Sei sulla pagina 1di 13

EXPERIMENTO N 2

Respuesta En Baja Frecuencia Ec Y Bc


Procedimiento:
1. Arme el circuito de la Fig.2-1.
V2
12V
+V
R3
1.2k

V1
-25m/25mV
1kHz

R1
18k
Q1
BC548A

+
R2
2.2k

R5
10k
+

C1
10uF

C3
10uF
+

R4
100

C2
220uF

2. Determine el punto Q midiendo las tensiones presentes en el

circuito con respecto a tierra.


VCEQ = 4.98v.
ICQ = 4, 82mA.
3. Determinar la ganancia del amplificador, inyectando una seal

senoidal de 50mVpp, a 1KHz.


AV = 137
4. Determine la impedancia de entrada, colocando el potencimetro en

serie con el generador. Para ello vare su resistencia hasta que la


seal en la base se reduzca a la mitad del valor que arroja el
generador en vaco.
a) Mida VIN con SW en 1 (V1):
VIN = V1 = 25mv.
b) Mida VIN con SW en 2, ajustando RP hasta que VIN = V1 / 2.

ZIN = RP + RG = 50 + 2K = 2050

5. Empleando el resultado anterior, determine el hie del transistor

utilizado.
hie = 252
6. Aumente la amplitud del generador, retirando el potencimetro, hasta

observar una notoria distorsin en V0.


Vi mx = 107mv.
V0 mx = 9.6v
7. Retire el condensador Ce y repetir los procedimientos anteriores a fin

de obtener:
Zin = ( 4.22k + 50 )
Av = 9.71
8. Determinar la respuesta en frecuencia del amplificador variando la

frecuencia del generador y llene la siguiente tabla:


f
10 20 50 100 200 500 1K 2K 5K 10K
(Hz)
V0
302 432 489 498 499 498 499 499 499 499
(V)
9. Colocando nuevamente el condensador Ce y verificando que en todo

momento Vi se mantenga constante, lar la tabla:


f
10 20 50 100 200 500 1K 2K 5K 10K
(Hz)
V0
289 420 455 488 489 488 489 489 489 489
(V)

10. Utilizando el mismo circuito, variar la configuracin a BC ( ver la

Fig. 2-2 ). Tener cuidado de colocar una resistencia de 1K en serie


para no cargar al generador con la baja impedancia del amplificador
en base comn.
V2
12V
+V

R3
1.2k
C1
10uF

R5
10k

Q1
BC548A

R2
2.2k
R4
100
V1
-25m/25mV

C3
10uF
+

R1
18k

C2
220uF

R6
1k

1kHz

Medir:
Zin b = 2K
Av b = 9.75
11. Al igual que en emisor comn, determinar la respuesta en frecuencia,

llenando una tabla similar:


f
10 20 50 100 200 500 1K 2K 5K 10K
(Hz)
V0
302 458 485 507 508 508 507 507 507 507
(V)
CUESTIONARIO:
1. Haga un anlisis completo del amplificador estudiado
experimentalmente indicando los resultados tericos y comentando
sobre la estabilidad y criterios de diseo. Efecte el anlisis para
cada caso.
Para cada caso de configuracin varia la ganancia y tambin las
impedancias.

Para este tipo de conexin solo es necesario encontrar la


combinacin correcta de R-C.
Los capacitares Cs, Cc y Ce estas son los que determinan la
respuesta a baja frecuencia.
Debido a que Cs esta conectado entre la fuente aplicada y el
dispositivo activo la forma general de la configuracin RC se
establece segn la forma del circuito cuya frecuencia de corte final
ser.

f1

1
2RC

Diseando y realizando Thevenin:


f LS

1
2 Z 0 Rs Cs

Ahora analizamos la influencia del condensador Cc:

Z 0 hoe // Rc

f LC

1
2 Z 0 RL Cc

Fl ser un 70% del valor determinado por la siguiente ecuacin:


Vi / med

RiVs1
Ri Rs

Analizamos la influencia del condensador CE:

Ib
f LE

Vs1
Zb Rb
1

2R E C E

R E R E // re

Rb= Rb//Rs

Rb

La ganancia mxima ser disponible cuando Re=0 a bajas


frecuencias con el capacitor de desvi Ce en su estado equivalente a
circuito abierto Re aparece en la ecuacin de ganancia y esta es una
ganancia maxima.
Conforme la frecuencia aumenta la reactancia del capacitor Ce
disminuye reduciendo la impedancia en paralelo.
El resultado maximo de la ganancia seria Av=-Rc/re
2. Comente acerca del metodo empleado para la medicion de la
impedancia de entrada de un amplificador.
Es un procedimiento adecuado y correcto ya que para el proceso
analizado en la primera etapa solo tenemos.
Zi = Ry + Rp

3. Compare los resultados tericos con los experimentales y justifique


las diferencias si las hubieran.
Los valores obtenidos son proximos o casi identicos.
Las diferencias radican en que los datos experimentales varian
debido a que los componetes no son 100% exactos en sus valores
nominales.

A comparacin de los valores teoricos que trabajan con datos


exactos.
Pero en conclusin los datos son muy similares solo se diferencian
en decimales.
4. Comente acerca de los valores maximos de V0 y vi y la distorsin
observada.
El voltaje de salida Vo esta definido segn la siguiente ecuacin
V0

RVi
R Xc

Para

Xc

1
2Rc

El voltaje de entrada se define por nuestra aumentacin.


Su amplificacin se da en casi cien veces pero eso solo es un valor
terico porque en la realidad solo amplifica hasta un 77% segn
ecuaciones de diseo.

5. Justifique el calculo de los condensadores, utilizando el criterio de


los polos dominantes. Determine la frecuencia de corte inferior,
Esboce las curvas tericas.
Condensador Cs:

Por definicin tenemos:


fl

f LS

1
2RC

1
2 Z i Rs Cs

Condensador Cc:

f LC

1
2 Z 0 RLCc

Condensador Ce:

f LE

1
2R E C E

Respuesta ne baja frecuencia para el circuito.


Para ganancia 20db respecto a una decada.

6. Comente sobre las diferencias entre las configuraciones ensayadas,


asi como sobre sus ventajas y desventajas.
Ec :
Las corrientes de cargas tienen una componente en CC y AC como se
ha puesto en un funcionamiento lineal las componentes de corriente
alterna y continua pueden tratarse separadamente.
BC:
Estas configuracin no produce ganancia de corriente.
Produce ganancia de tension.
No tiene propierdades utiles en bajas frecuencias.

No olvidemos que Cs, Cc, Ce afectaran la respuesta a baja


frecuencia.
A nivel de las frecuencias de la Banda media pueden insertarse los
equvalentes de corto circuito para los capacitares.
Indistintamente cada configuracin posee un distinto tipo de
ganancia ya sea para voltaje o corriente.
7. Anote en forma concreta sus observaciones y conclusiones sobre el
experimento realizado.
Un cambio de frecuencia por un factor de 2 equivalente a una octava
resultan un camboi de 6db en la relacion tal como se observa por el
cambio en ganancia de f1/2 a f1
Para un cambio de 10:1 en frecuencia equivalente a 1 decada hay un
cambio de 20db en la relacion como se seala en las frecuencias
f1/10 a f1
La ganancia maxima esta disponible obviamente cuando RE = 0
La ganancia es maxima cuando Av = -Rc/re
La frecuencia de corte mas alta determinara en escencia la frecuencia
de corte baja para el sistema completo
Las frecuencias de corte establecias estan diferenciadas y separadas
lo suficiente por cada condensador.

EXPERIMENTO N 3
RESPUESTA EN BAJA FRECUENCIA DEL AMPLIFICADOR EN
EMISOR COMN, CON ACOPLAMIENTO R-C
PROCEDIMIENTO:
1. Configure su generador como una fuente de corriente de

seal. Para ello intercale entre el generador y la entrada del


amplificador una resistencia de 10K.

2. Arme el amplificador diseado por UD en un tablero de


conexin (protoboard). Fig. 3-2

3. Alimente su circuito y aplquele la seal de la fuente de

corriente, cuidando que la tensin de salida sobre la carga R L


no presente distorsin. Seleccione una frecuencia
correspondiente a la gama de frecuencias medias. Anote sus
observaciones:
BRE

Reemplazando valores:
V0

XC

V0

RVi
R XC
1
fc
2Rc

RVi
1
R
2 Rs Ri Cs
V0 5.03

4. Haga un barrido de frecuencia para encontrar la region de

frecuencias muy bajas, Escoja una frecuencia del extremo y,


anotando la amplitud de la seal del generador, tome
conocimiento de la amplitud de voltaje de carga R L. Repita
esta medicin aumentando la frecuencia del generador de 1
Hz en 1 Hz hasta llegar a 10Hz, de 10Hz en 10Hz hasta llegar
a 100Hz, de 100 Hz en 100Hz hasta llegar a 1 KHz y asi
sucesivamente. Termine sus lecturas una vez que haya
alcanzado la gama de frecuencias medias.

V0

Vi
Xc
R XC

V0
Xc

Vi
R Xc

V0

Vi

V0

Vi

1
R
1
Xc

1
1
f2
1 R 2RC
2RC

1
f
1
f2

1 f
f2

20 log

5. Construya un grafico de la ganancia de corriente del circuito


versus frecuencia, encontrando la frecuencia de corte en
-3dB. Emplee papel semilogaritmico.
f1

1
2 ri Rb // hie hfe 1 Re Cc1

1
2 Rc RL Cc 2
1
f3
2 Re Ce
1
f4

Rb // ri
2 Re// hib
Ce
hfe 1

25
hie hfe
I EQ mA
f2

Adoptar:
IEQ = 15mA
f1 f 2

f 3 10 f 2

f 3db f 4

CONCLUSIONES Y RECOMENDACIONES:
Emita sus conclusiones y recomendaciones y no olvide incluir los
clculos de diseo de su circuito.
Clculos de diseo.
Empezaremos con las formulas:
BRE 100 2 K
BRE 200 k
BRE >>10Rz

= 100K

VB

R 2Vcc
10 K 20V

4V
R 2 R1 10 K 40 K

IE

VE
4V 0.7V

1.65mA
RE
2K

re

26mV
15.76 R
1.65mA

Av

V0 Rc // Rl 4k // 2.2k

90
Vi
re
15.76

Ze = Re = R1//R2//Bre
= 40K//10k//1.576
=1.32K
Vi

RiVs
Ri Rs

Vi
Ri
1.32k

0.569
Vs Ri Rs 1.32k 1k
AVs
f LS

V0
51.21
Vs

1
2 R1 Rs Cs

f LS

1
2 1k 1.32k 10uf

f LS 6.86 Hz

Anote sus observaciones y conclusiones.


Para un cambio de 10:1 en frecuencia equivalente a una dcada
hay un cambio de 20db en la relacin como se seala entre las
frecuencias f1/f10 f1.
Un cambio en frecuencia por un factor de 2 equivalente a una
octava resulto un cambio de 6 db tal como se observa por el
cambio en ganancia de f1/2 f1.
La ganancia de cualquier frecuencia se puede determinar a partir
de la grafica de frecuencia.
Av

V0
Avdb
10

Vi
20

Se utiliza para configurar el divisor de voltaje pero es aplicable a


cualquier BJT.
Si se ignora los efectos de Cs y Ce el voltaje de salida V 0 ser el
70.7% de su valor de banda media a fLC.
La ganancia mxima se da cuando Rc = 0.
A frecuencias bajas la disminucin de la ganancia se debe a la
presencia de las capacitancias CS, Cc y al desacoplamiento Ce.

Potrebbero piacerti anche