Sei sulla pagina 1di 6

UNIVERSIDAD NACIONAL INGENIERIA

FACULTAD DE INGENIERIA ELECTRICA Y ELECTRNICA


Curso: EE635 Sistemas Digitales I (Laboratorio)

LABORATORIO 1: COMPUERTAS CMOS y TTL


INTRODUCCIN:
El trmino Interface se usa en electrnica digital para hacer referencia a la interconexin eficiente de
dos dispositivos, circuitos o sistemas que no son compatibles, es decir, que poseen caractersticas
elctricas diferentes. Las interfaces que realizaremos en este laboratorio nos permitirn que dispositivos
de diferentes familias puedan comunicarse entre s y con dispositivos del mundo real.
OBJETIVOS:
Estudiar las caractersticas elctricas de las distintas familias lgicas.
Realizar circuitos de interfaz entre familias lgicas.
Excitar cargas de potencia desde dispositivos lgicos.
EQUIPO:
Generador de Funciones
Osciloscopio de 2 canales
Muchas veces es necesario interconectar dispositivos de diferentes familias lgicas con el objeto de
aprovechar las ventajas que ofrece cada tecnologa. Para que la interconexin sea eficiente es necesario
conocer las caractersticas de entrada y salida de cada familia lgica.
1. Interfases de Dispositivos TTL a CMOS
Una entrada CMOS es fcil de manejar desde una salida TTL cuando ambos operan a partir de una
misma fuente de 5V. Las corrientes de salida TTL son ms que suficientes para manejar una entrada
CMOS, solo debemos adaptar los niveles de tensin. Veremos a continuacin algunos circuitos para
interconectar una entrada CMOS a una salida TTL.
De las hojas de datos correspondientes extraiga las caractersticas de los siguientes dispositivos y
complete la tabla. Colocar las unidades correspondientes.
Vdcc

VOH

VOL

VIH

VIL

IOL

IOH

IIL

IIH

74LS00
CD4011
74LS07
CD4049
A. Armar la siguiente interface. Excitar la entrada (ENT) con niveles alto y bajo, medir las
tensiones en los puntos indicados (TP, Test Points) y anotarlos en la tabla adjunta. Al realizar las
mediciones comparar con los valores tericos esperados.

Ing. Mauricio Galvez Legua

UNIVERSIDAD NACIONAL INGENIERIA


FACULTAD DE INGENIERIA ELECTRICA Y ELECTRNICA
Curso: EE635 Sistemas Digitales I (Laboratorio)

Los puntos TP, son puntos de medida.


Tensin Medida
TP1
TP2
TP3

Entrada = 1

Entrada = 0

B. En este circuito por qu se puede excitar una entrada CMOS desde una salida TTL si tenemos
incompatibilidad en los niveles lgicos? Explique qu funcin cumple la resistencia R1?
C. Armar la siguiente interface, excitar las entradas con niveles alto y bajo, medir las tensiones
en los puntos indicados y anotarlos en la tabla adjunta.

Observar la conexin de la resistencia de Pull-Up del 74LS07.


Los puntos TP, son puntos de medida.
Tensin Medida
TP1
TP2
TP3
TP4
2

Entrada = 1

Entrada = 0

Ing. Mauricio Galvez Legua

UNIVERSIDAD NACIONAL INGENIERIA


FACULTAD DE INGENIERIA ELECTRICA Y ELECTRNICA
Curso: EE635 Sistemas Digitales I (Laboratorio)

D. Si la entrada del 74LS07 y la alimentacin poseen niveles TTL, porque se puede excitar la
entrada CMOS con este dispositivo?
E. En este circuito podemos omitir la resistencia R1? Justifique.
F. Se puede reemplazar el 74LS07 por un 74LS04? Justifique.
G. Armar la siguiente interface. Excitar las entradas con niveles alto y bajo, medir las tensiones
en los puntos indicados y anotarlos en la tabla adjunta.

Los puntos TP, son puntos de medida.


Tensin Medida
TP1
TP2
TP3

Entrada = 1

Entrada = 0

H. En este circuito explique la funcin que cumple el transistor BC337.


I. Qu caracterstica importante presenta esta interface a nivel lgico?
2. Interfases de dispositivos CMOS a TTL
Una salida CMOS puede excitar una entrada 74LSxx o 74Lxx si ambos dispositivos operan a partir de
una fuente de 5V. En el estado bajo, una entrada LS puede retornar hasta 400uA. Este es el valor
mximo de corriente que puede drenar una salida CMOS en ese estado.
A. Armar la siguiente interface CMOS TTL. Excitar las entradas con nivel alto y bajo, medir las
tensiones en los puntos indicados y anotarlos en la tabla adjunta. CD4049 es un CMOS buffer.

Ing. Mauricio Galvez Legua

UNIVERSIDAD NACIONAL INGENIERIA


FACULTAD DE INGENIERIA ELECTRICA Y ELECTRNICA
Curso: EE635 Sistemas Digitales I (Laboratorio)

Los puntos TP, son puntos de medida.


Tensin Medida
TP1
TP2
TP3
TP4

Entrada = 1

Entrada = 0

B. En este circuito, se puede alimentar el CD4049 con 9V en lugar de 5V? Porque?


3. Disear en Proteus el siguiente circuito:

Indicar del contador 74HC191, para que sirve los siguientes pines: E, D/U y PL
Implementarlo en el laboratorio y verificar si funciona bien.
Ing. Mauricio Galvez Legua

UNIVERSIDAD NACIONAL INGENIERIA


FACULTAD DE INGENIERIA ELECTRICA Y ELECTRNICA
Curso: EE635 Sistemas Digitales I (Laboratorio)

4. Disear en Proteus el siguiente circuito:

Describir para qu sirve el 74HC14. Es igual que un 7404?


Para que sirve los condensadores C1 y C2
Implementarlo en el laboratorio y verificar si funciona bien.

5. Circuito de conmutacin
Disear e implementar en Proteus un circuito de conmutacin de 3 puntos. Para la implementacin
considere como luminaria un led. Emplear el CI74266.
6. Implementar un circuito de arranque y parada de motor. Simular el circuito en Proteus.
Parada es un pulsador normalmente cerrado.
Inicio es un pulsador normalmente abierto.

Ing. Mauricio Galvez Legua

UNIVERSIDAD NACIONAL INGENIERIA


FACULTAD DE INGENIERIA ELECTRICA Y ELECTRNICA
Curso: EE635 Sistemas Digitales I (Laboratorio)

7. Simule el siguiente circuito en Proteus y responda:

o
o
o
o

Porque el circuito oscila?.


Qu caractersticas de la compuerta TTL se est empleando para generar la oscilacin?
Cul es la frecuencia de oscilacin?.
Si variamos el valor de R y C vara la frecuencia de oscilacin?

8. Simule el siguiente circuito en Proteus y responda:

o
o
o
o

Porque el circuito oscila?.


Qu caractersticas de la compuerta TTL se est empleando para generar la oscilacin?
Cul es la frecuencia de oscilacin?.
Qu ocurre si adicionamos un inversor ms al circuito. Oscilar?. Explique.

Ing. Mauricio Galvez Legua

Potrebbero piacerti anche