Sei sulla pagina 1di 5

CIRCUITOS SECUENCIALES SINCRONOS

Los circuitos secuenciales sncronos, slo permiten un cambio de estado en los instantes
marcados por una seal de sincronismo de tipo oscilatorio denominada reloj.
Con sto se pueden evitar los problemas que tienen los circuitos asncronos originados por
cambios de estado no uniformes en todo el circuito.1

Fig1: Esquema de bloques de un sistema secuencial sncrono


Las salidas de todos los elementos de memoria en un circuito se denomina el estado del
circuito. El estado de un circuito sncrono cambia slo en el pulso de reloj. Los cambios en la
seal requieren una cierta cantidad de tiempo para propagarse a travs de las puertas lgicas
combinacionales del circuito. Esto se denomina retardo de propagacin.2

Fig2: Circuito secuencial sncrono

1
2

http://es.scribd.com/doc/92329353/8-SISTEMAS-SECUENCIALES-SINCRONOS#scribd
http://campodocs.com/articulos-utiles/article_111574.html

BIESTABLES SINCRONOS
Las entradas sncronas dependen del reloj y estas controlan R,S ,J ,K ,T ,D3

Fig3: Biestables sncronos

El orden de prioridad es:

Entradas Asncronas
Entradas de Reloj
Entradas Sncronas

Fig4: Biestables sncronos


EL BIESTABLE D
El biestable D que puede funcionar de forma sncrona, de la siguiente manera: Si la
transicin de la seal de reloj es de bajo a alto (o sea, de 0 a 1) se traslada el dato D a
la salida, se dice que el biestable ha sido disparado por la seal de reloj. Si por el
contrario la transicin en el pulso del reloj es de estado alto a bajo (o sea, pasa de 1 a0)
el biestable no responde. En este caso, el ltimo valor permanece almacenado sin
cambios. 4

Fig5: Biestable Flip Flop tipo D

www.iuma.ulpgc.es/~jrsendra/Docencia/Electronica_Basica/download/transparencias/secuenciales.pdf
www.uhu.es/rafael.lopezahumada/descargas/tema7_fund_0405.pdf

FORMAS DE ACTUAR DE LOS CIRCUITOS SNCRONOS


Las variables de entrada en un sistema sncrono no actan directamente, lo hacen de dos
maneras:

Fig6: Formas de actuar de los circuitos sncronos

MEDIANTE NIVELES
Las variables de entrada actan en el sistema cuando el impulso esta en un
determinado nivel activo (cero o uno lgico)

Fig7: Biestable RS Sncrono activado por nivel


MEDIANTE FLANCOS
En este caso las variables de entrada actan sobre el sistema en el instante en
que el impulso cambia de nivel. El cambio de nivel o flanco activo puede ser de
subida, cuando cambia de cero a uno; o de bajada, cuando cambia de uno a
cero.5

MANDADO, Enrique. Sistemas Electrnicos Digitales, Maracombo, 2008. Barcelona, pg. 216-217

Fig8: Biestable RS sncrono activado por flanco

Fig9: Biestable JK sncrono activado por flanco

VENTAJAS DE LOS SISTEMAS SECUENCIALES SINCRONOS

Fciles de disear
Ms seguros de funcionamiento
Su estado permanece constate en cada ciclo de reloj: circuitos sncronos funcionarn de
forma estable6

DESVENTAJAS DE LOS SISTEMAS SECUENCIALES SINCRONOS


La frecuencia de la seal elctrica debe adaptarse a la velocidad de conmutacin del
dispositivo ms lenta.
La velocidad del reloj mxima posible se determina por la ruta lgica con el retardo de
propagacin ms largo, llamado la ruta crtica. As caminos lgicos que completan sus
operaciones de forma rpida estn inactivos la mayor parte del tiempo.
Otro problema es que la seal de reloj ampliamente distribuida requiere de mucha
energa, y se debe ejecutar si el circuito est recibiendo insumos o no.7
BIBLIOGRAFIA:
Electronica Unicom. (22 de Abril de 2010). Recuperado el 05 de Enero de 2015, de
http://www.unicrom.com/tut_multivibrador_monostable_555.asp

6
7

www.academia.edu/5135557/ANALISIS_Y_SINTESIS_DE_CIRCUITOS_SECUENCIALES_SINCRONOS
Ibid. http://campodocs.com/articulos-utiles/article_111574.html

Bermeo, J. (09 de Agosto de 2013). Campodocs.com. Recuperado el 05 de Enero de 2015, de


https://www.academia.edu/5135557/ANALISIS_Y_SINTESIS_DE_CIRCUITOS_SECUENCI
ALES_SINCRONOS
Gianotti, J. (13 de Febrero de 2007). Academia.edu. Recuperado el 05 de Enero de 2015, de
https://www.academia.edu/5135557/ANALISIS_Y_SINTESIS_DE_CIRCUITOS_SECUENCI
ALES_SINCRONOS
Lara, L. (21 de Agosto de 2010). Scribd. Recuperado el 05 de Enero de 2015, de
http://es.scribd.com/doc/92329353/8-SISTEMAS-SECUENCIALES-SINCRONOS#scribd
Mandado, E. (2008). Sistemas Electronicos Digitales. Barcelona: Marcombo.
Ramon, J. (06 de Marzo de 2010). Iuma. Recuperado el 05 de Enero de 2015, de
http://www.iuma.ulpgc.es/~jrsendra/Docencia/Electronica_Basica/download/transpar
encias/secuenciales.pdf

Potrebbero piacerti anche