Sei sulla pagina 1di 7

El divisor de frecuencia

Se llama divisor de frecuencia a un dispositivo electrnico que divide la frecuencia de


entrada en una relacin casi siempre entera o racional. La forma de la seal de salida
puede ser simtrica o asimtrica. La seal de entrada frecuentemente tiene forma de
una onda cuadrada pero tambin puede ser sinusoidal o de otras formas.
Suelen estar formados por contadores digitales. Se pueden obtener relaciones de
frecuencia no enteras utilizando contadores de mdulo variable, por ejemplo, si a cada
pulso de salida se cambia el mdulo del contador entre 2 y 3, se obtiene una relacin de
frecuencias de 5:2.

El divisor digital elemental.


Vamos a describir aqu, cmo se comporta un divisor de frecuencias.
Trataremos de frecuencias (en lugar de pulsos individuales que lleguen al azar
a intervalos), si aplicamos un tren de pulsos de frecuencia fija a un contador
comenzamos a notar algunas caractersticas interesantes y algunas relaciones
tiles, entre la seal de entrada
y la seal de salida.
Consideremos un flip-flop con
una sucesin continua de
pulsos de reloj y con una
frecuencia fija, como el que se
muestra a la derecha. Notamos
tres hechos tiles sobre las
seales de salida, vistas en Q
y Q':

Las seales, estn exactamente invertidas una de la otra.


Las seales, son ondas cuadradas perfectas, rendimiento del 50 %.
Las seales, tienen una frecuencia justamente la mitad del tren de
impulsos de entrada.
El divisor digital, ms simple es el compuesto por una bscula o flip-flop,
elemento ste que puede estar formado por dos transistores y unos pocos
componentes o por dos puertas lgicas conectadas en realimentacin. En
primer lugar, al tratar con flip-flops, alguien errneamente, puede pensar que
una frecuencia, slo se puede dividir por nmeros pares, la divisin de una
frecuencia por un nmero impar tambin es posible, como veremos ms
adelante.
Este es, un ejemplo sencillo de un divisor de impulsos, puede observarse que
de cada dos impulsos introducidos en A, en la salida Q, nos entrega la mitad, la
puerta I es un inversor que se ha dispuesto en esa posicin para evitar en lo

posible los estados indeterminados que suelen aparecer en este tipo de


bsculas cableadas.
Otro ejemplo de un divisor
sencillo es, la bscula D
con puertas NOR que se
muestra a la izquierda,
slo tiene una entrada de
datos, debido a haber
aplicado un inversor entre
las entradas R y S, stas,
siempre estarn en
oposicin, lo que evitar
la posibilidad de
indeterminacin, adems
se le ha dotado de una
entrada de seal de reloj.
Observamos que la salida
Q = 1, cuando en la seal
de reloj est a nivel lgico
1 y al mismo tiempo D =
1. Pasa a Q = 0 cuando
haya cado D a 0 lgico y simultneamente la seal de reloj pasa de nuevo a 1,
es decir, la salida se presenta con el nivel alto de la seal de reloj, lo que se
llama nivel activo de reloj .
El estado de salida se presenta nicamente en el instante en que la seal de
reloj pasa de nivel lgico bajo a alto. Como vemos, la bscula D es una
modificacin de la bscula R-S, que mediante un inversor intercalado entre sus
entradas R-S, elimina la posibilidad de indeterminacin que presenta aquella.
El circuito de un flip-flop tipo D, es algo ms que el circuito de una bscula tipo
D, aunque parece muy similar, tambin tiene una nica entrada de datos y una
de reloj. Es bastante ms complicado, la diferencia bsica est en la nueva
forma de utilizar la seal de reloj.
A veces, en los circuitos digitales, interesa asegurar que no pueda cambiar un
dato de entrada durante el intervalo de ser transferido este dato a la salida
entonces, se utiliza lo que se conoce como la tcnica de 'flanco de disparo'. Por
consiguiente, llamaremos bscula a los elementos que utilicen el nivel activo de
reloj y flip-flop a los que utilicen el flanco de subida o disparo.

Fig. 5-10 - Sinptico del Flip-Flop D


Un flip-flop tipo D, est constituido por dos bsculas como entradas y una
tercera bscula para la salida. Las bsculas de entrada estn interconectadas
entre s de forma que, al pasar la seal de reloj del nivel lgico bajo al nivel
alto, se produce la entrada de estados complementarios de la bscula de
salida.
A la derecha se muestra el smbolo del flip-flop J-K. El
flip-flop J-K generalmente es el ms utilizado, por ser
el ms verstil y sofisticado. Es similar a la bscula RS, dispone de dos entradas de preseleccin stas
denominadas J-K, as como una entrada de reloj para
su sincronizacin. La particularidad ms genrica de
los flip-flop J-K es que suelen estar controlados por el
flanco descendente o de bajada de la seal de reloj,
justo al contrario que lo hacen los flip-flop tipo D.
Nota. Las entradas negadas en los smbolos,
generalmente se representan con un pequeo circulo junto al cuerpo del
smbolo. En este caso, el dato se transferir a la salida y se indica con el circulo
por el flanco de bajada del CLK.
Para conectar los flip-flop J-K, disponemos de dos formas de configurar su
activacin:

Disparo por flanco; el datos de la entrada se transfiere a la salida con


la transmisin predeterminada de la seal de reloj.
Disparo Maestreo-Esclavo; el dato de entrada se carga con el nivel alto
de la seal de reloj y se transfiere a la salida con el flanco de bajada de
la seal de reloj. En este caso, el dato de entrada no debe cambiar
mientras la seal de reloj es alta.

El flip-flop J-K, acta como se indica: si una de sus entradas tienen un nivel
lgico 1 y la otra un nivel lgico 0, la salida Q se pondr a 1 o a 0 con el flanco
de bajada de la seal de reloj y permanecer en este estado de salida, al igual
que ocurre con la bscula R-S. Si ambas entradas estn a nivel lgico 0,
cuando lleguen los impulsos de reloj no cambiar, sin embargo si sus dos
entradas estn a nivel lgico 1, el flip-flop cambiar sus salidas con cada
bajada del impulso de reloj; esto es lo que se llama trabajar en modo
'balanceo' (toggle en ingls). Este modo de trabajar es debido a que los niveles
de las entradas J-K, se almacenan durante el trnsito del impulso de reloj, no

cambiando durante ese tiempo su estado el biestable, una vez llega el


siguiente flanco de bajada es cuando los datos almacenados hacen balancear
el flip-flop.
Resumiendo, el funcionamiento del filp-flop J-K (maestro-esclavo), cuando J =
K = 1, invierte el estado de las salidas Q y /Q con cada impulso de la seal de
reloj. Este efecto, requiere de dos pasos de la seal de reloj para que el nivel
de Q vuelva al estado inicial, esto realmente ha dividido la seal de reloj por
dos. Todos estos son descritos con sobriedad en las lecciones de electrnica
digital.
Un contador digital como es el circuito integrado 74LS393 es un divisor algo
ms complejo, se trata de un dispositivo constituido por un doble contador
binario en su interior, cada uno formado por cuatro flip-flop Maestro-Esclavo,
conectados de modo que nos permite realizar contadores de 4 bits (se pueden
considerar dos 74LS93 en una cpsula) .

Fig. 02- 74LS393

2.3.1. DETECTORES DE CRUCE POR CERO

Muchos circuitos electrnicos operan con doble polaridad, el detector de cruce por cero 'sensa' cuando s

Algo un poco ms difcil es detectar el 'cruce por cero' de una seal electrnica de una sola polaridad, en
continua' la cual dar el 'nivel de cero', y luego el circuito operar con tal nivel para 'sensar' cuando la se

Algo aun ms difcil es cuando la seal no posee 'nivel de continua' porque se lo ha filtrado. En tal caso e
integrando la seal y luego determinar el punto de cruce para determinar cuando la seal esta por debajo
tal nivel.

Pero todas las explicaciones anteriores que 'claramente' explican los tipos de detectores por cruce por ce
verdadera pregunta.

Los detectores de cruce por cero se utilizan para detectar los tipos de seales, o diferentes significados d
una seal que 'en su parte positiva' indicar un 'uno lgico' y en su parte negativa un 'cero lgico'. El dete
deteccin 'por nivel' para determinar si se ha recibido un 'uno' o un 'cero'.
Con seales analgicas los detectores de cruce por cero operan con formas de ondas mucho mas varian
para determinar el tipo de la forma de onda, el nivel promedio de la seal, ayudar a integrar o diferenciar
Toda aquella 'funcin matemtica' a aplicar a la seal que requiera determinar el 'nivel de cero' de tal se

EJEMPLO DE USO:

El uso ms comn de un detector de cruce de cero es para gobernar la aplicacin de corriente alterna a u
intensidad de una bombilla (dimmer): la corriente alterna es una onda senoidal que va circulando en un s
segundo, entonces cada medio perodo pasa por cero, es decir su intensidad es cero. En circuitos de cor
carga, se detecta el cruce de cero, se toma una pausa y se dispara un TRIAC; durante la pausa, la carga
carga se enciende y permanece encendida hasta que el volltaje pasa por cero apagando automticamen
60 ciclos/segundo es de 16.67 milisegundos, cada 8.3 milisegundos cruza por cero; si un circuito detecta
milisegundos entonces la carga se ve disminuida a la mitad.

Hay un circuito muy simple para detectar cruce de cero que es el opto-aislante TIL111 al cual se le agreg

Los hechos

En una grfica de ondas, el cruce por cero es la lnea recta que bisecta
la onda. En electrnica, el cruce por cero identifica donde la funcin de
onda cambia de positivo a negativo o viceversa. En un interruptor
atenuante de luz, por ejemplo, un detector de cruce por cero permite
ajustes del nivel de poder en la corriente elctrica, ya que esos puntos
no tienen voltaje. La interrupcin de la corriente en cualquier otro
punto del circuito elctrico crea un pico de poder potencialmente
daino.

Funcin

Los detectores de cruce por cero son vitales en la transmisin de


seales digitales a travs de los circuitos de corriente alterna, tal como
los mdems u otros aparatos digitales. La ausencia de este componente
explica por qu el audio digitalmente controlado produce ruido cuando
el usuario sube muy rpido el volumen. Cuando la ganancia slo se
aumenta en los puntos de cruce por cero, no hay entrada ni ruido de
seal.

transmisin de seales digitales a travs de la corriente alterna , o AC , resulta


imposible sin detectores de cruce por cero - circuitos elctricos que detectan
cuando la corriente alcanza el punto de cruce por cero de la onda . Los Hechos

En un grfico de forma de onda , el cruce por cero es la lnea recta que divide en
dos la onda. En electrnica , un paso por cero identifica donde la ola de funcin
pasa de positivo a negativo o viceversa . En un regulador de intensidad de luz ,
por ejemplo , un detector de cruce por cero permite a los ajustes de nivel de
potencia de corriente en tensin , como los puntos no tienen tensin . La
interrupcin de la corriente en el resto del ciclo de onda crea un poder
potencialmente

dainos

pico

Funcin
Cero detectores de cruce son vitales para la transmisin de seales digitales a
travs de circuitos de corriente alterna , como en los mdems y otros
dispositivos digitales . La ausencia de un circuito detector de cruce por cero
explica por qu dispositivos de audio controlados digitalmente producen ruido
cuando un usuario sube el volumen demasiado rpido . Cuando la ganancia slo
aumenta a cero puntos de cruce , no hay entrada y no hay ruido de la seal

comparadores
Cero detectores de cruce suelen trabajar en conjunto con los comparadores . - dispositivos elctricos que comparan intensidad de la seal ( voltaje o corriente
) y la salida de conmutacin basndose en la seal ms fuerte . Mientras que los
comparadores analgicos amplificadores operacionales son ampliamente
utilizados , fichas comparador de tensin dedicados funcionan mejor para los
dispositivos digitales.

Potrebbero piacerti anche