Sei sulla pagina 1di 51

Repblica Bolivariana De Venezuela

Ministerio Del Poder Popular Para La Educacin Superior


Universidad De Carabobo
Ctedra Electrnica y Comunicaciones
Laboratorio de Electrnica III
Naguanagua-Carabobo






Practica Nro. 2
Configuraciones Bsicas de los
OpAmp.




Alumnos:
Nick Torrealba
C.I. 20.731.683
Richard Moreno
C.I. 20.512.870
Naguanagua, Enero 2012
Introduccin
El nombre de amplificador operacional proviene de una de las utilidades bsicas
de este, como son la de realizar operaciones matemticas en computadores analgicos
(caractersticas operativas).
Originalmente los amplificadores operacionales (AO) se empleaban para realizar
operaciones matemticas entre seales como lo son Suma, Resta, Multiplicacin,
Divisin, Integracin, Derivacin, etc.
El amplificador operacional es un dispositivo lineal de propsito general el cual
tiene la capacidad de manejo de seal desde f=0 Hz hasta una frecuencia definida por el
fabricante, tiene adems limites de seal que van desde el orden de los nV, hasta unas
docenas de voltio (especificacin tambin definida por el fabricante).
El amplificador operacional (AO) es un amplificador de alta ganancia
directamente acoplado, que en general se alimenta con fuentes positivas y negativas, lo
cual permite que tenga excursiones tanto por arriba como por debajo de tierra (o el
punto de referencia que se considere).
El objetivo de este informe es interpretar y aprender las diversas formas de uso
de un amplificador operacional, sus funciones y conexin, as como tambin observar la
seal de salida que se produce en terminales de este, dependiendo de la conexin, ya
que depende de la misma si la seal obtenida a la salida(que depende esencialmente de
la entrada) se invierte, se amplifica, se deriva, es una suma de dos seales, etc.
Para entender bien como funcionan los amplificadores operacionales se da un
breve anlisis en las pginas siguientes de este informe.











Resumen.
En esta prctica se analizaron distintos tipos de conexin para los amplificadores
operacionales, tales como amplificador inversor, amplificador integrador, amplificador
sumador, entre otros. Es esta informe se almacenan los datos y graficas obtenidas tanto
en la prctica como en las simulaciones.

Marco Terico
1. Definicin de Amplificador Operacional.
Un amp op es un amplificador diferencial que puede ser modelado por un
circuito de dos puertos. Como el que se muestra a continuacin:
Lo que lo caracteriza como un amplificador operacional es su elevada ganancia
de voltaje una A de 100000 o superior. Por lo tanto, slo se requieren aproximadamente
50 V en vi para producir v0 = 5 V.
En la siguiente figura aparece el smbolo correspondiente a un amplificador
operacional. A diferencia del modelo, el amplificador operacional no est en realidad
conectado a tierra. Sin embargo, s est conectado a una fuente de voltaje positivo y
negativo, estableciendo en efecto una tierra aproximadamente a mitad entre los
suministros. Estos son tpicamente de +15 V y -15 V, puro pueden ser de +5 V y -5V.
Los terminales ms y menos a la entrada del amplificador operacional indican la
polaridad de vi que hace positivo a v0.

Las conexiones de la fuente de energa con frecuencia no aparecen en los
smbolos de los amplificadores operacionales. Los voltajes exactos de funcionamiento
no son importantes para la operacin de los amplificadores operacionales, en tanto el
voltaje de seal no exceda de los suministrados.
Un amplificador operacional ideal tendra ganancia infinita y ninguna corriente
de entrada, y la salida v0 no sera afectada por ninguna carga. Estas propiedades pueden
resumirse como
A = ", Rentr.= ", Rsal..= 0
Un amp op ideal tiene otras propiedades, tales como un ancho de banda
infinito, un intervalo de voltajes infinito a la entrada y la salida. Pero la propiedad ms
importante para simplificar las ideas de diseo es A infinito. En la prctica esto no
puede lograrse, pero el anlisis basado en un modelo con ganancia infinita conduce a un
acuerdo excelente en cuanto a la actuacin real en la mayora de los casos.
El Amplificador Operacional ideal se caracteriza por:
Resistencia de entrada, (Ren), tiende a infinito.
Resistencia de salida, (Ro), tiende a cero.
Ganancia de tensin de lazo abierto, (A), tiende a infinito.
Ancho de banda (BW), tiende a infinito.
Notacin
El smbolo de un amplificador es el mostrado en la siguiente figura:

Los terminales son:
V
+
: entrada no inversora
V
-
: entrada inversora
V
OUT
: salida
V
S+
: alimentacin positiva
V
S-
: alimentacin negativa
Los terminales de alimentacin pueden recibir diferentes nombres, por ejemplos en
los A.O. basados en FET V
DD
y V
SS
respectivamente. Para los basados en BJT son
V
CC
y V
EE
.
Normalmente los pines de alimentacin son omitidos en los diagramas elctricos por
claridad.






Tabla de Caractersticas Ideales y Reales
Parmetro Valor ideal Valor real
Zi 10 T
Zo 0 100
Bw 1 MHz
Av 100.000
Ac 0



Configuracin Interna de un Amplificador Operacional.
Internamente el AO contiene un gran numero de transistores, resistores,
capacitares, etc.
Hay varios tipos de presentaciones de los amplificadores operacionales, como el
paquete dual en lnea (DIP) de 8 pines o terminales. Para saber cual es el pin 1, se ubica
una muesca entre los pines 1 y 8, siendo el numero 1 el pin que esta a la izquierda de
una muesca cuando se pone integrado. La distribucin de los terminales del
amplificador operacional integrado DIP de 8 pines es:
Pin 2: entrada inversora (-)
Pin 3: Entrada no inversora (+)
Pin 6: Salida (out)
Para alimentar un amplificador operacional se utilizan 2 fuentes de tensin:
Una positiva conectada al Pin 7
Una negativa conectada al Pin 4
Tambin existe otra presentacin con 14 pines, en algunos casos no hay muesca,
pero hay un circuito pequeo cerca del Pin numero 1.




Esquema de la configuracin interna del Amplificador Operacional:

Algunos usos y tipo de conexin de los amplificadores operacionales.
Seguidor de voltaje.
Es aquel circuito que proporciona a la salida la misma tensin que a la entrada.

Se usa como un buffer, para eliminar efectos de carga o para adaptar
impedancias (conectar un dispositivo con gran impedancia a otro con baja impedancia y
viceversa)
Como la tensin en las dos patillas de entradas es igual: V
out
= V
in

Z
in
=
Presenta la ventaja de que la impedancia de entrada es elevadsima, la de salida
prcticamente nula, y puede ser til, por ejemplo, para poder leer la tensin de un sensor
con una intensidad muy pequea que no afecte apenas a la medicin. De hecho, es un
circuito muy recomendado para realizar medidas de tensin lo ms exactas posibles,
pues al medir la tensin del sensor, la corriente pasa tanto por el sensor como por el
voltmetro y la tensin a la entrada del voltmetro depender de la relacin entre la
resistencia del voltmetro y la resistencia del resto del conjunto formado por sensor,
cableado y conexiones.



No inversor

Como observamos, la tensin de entrada, se aplica al pin positivo, pero como
conocemos que la ganancia del amplificador operacional es muy grande, el voltaje en el
pin positivo es igual al voltaje en el pin negativo y positivo, conociendo el voltaje en el
pin negativo podemos calcular la relacin que existe entre el voltaje de salida con el
voltaje de entrada haciendo uso de un pequeo divisor de tensin.

Z
in
= , lo cual nos supone una ventaja frente al amplificador inversor.
Sumador inversor

La salida est invertida
Para resistencias independientes R
1
, R
2
,... R
n


La expresin se simplifica bastante si se usan resistencias del mismo valor
Impedancias de entrada: Z
n
= R
n





Restador Inversor

Para resistencias independientes R
1
,R
2
,R
3
,R
4
:

Igual que antes esta expresin puede simplificarse con resistencias iguales
La impedancia diferencial entre dos entradas es Z
in
= R
1
+ R
2
+ R
in
, donde
R
in
representa la resistencia de entrada diferencial del amplificador, ignorando las
resistencias de entrada del amplificador de modo comn.
Integrador ideal

Integra e invierte la seal (V
in
y V
out
son funciones dependientes del tiempo)

V
inicial
es la tensin de salida en el origen de tiempos
Nota: El integrador no se usa en la prctica de forma discreta ya que cualquier
seal pequea de DC en la entrada puede ser acumulada en el condensador hasta
saturarlo por completo; sin mencionar la caracterstica de offset del mismo operacional,
que tambin es acumulada. Este circuito se usa de forma combinada en sistemas
retroalimentados que son modelos basados en variables de estado (valores que definen
el estado actual del sistema) donde el integrador conserva una variable de estado en el
voltaje de su condensador.

Derivador ideal

Deriva e invierte la seal respecto al tiempo

Este circuito tambin se usa como filtro
NOTA: Es un circuito que no se utiliza en la prctica porque no es estable. Esto se debe
a que al amplificar ms las seales de alta frecuencia se termina amplificando mucho el
ruido.




Simulaciones En el Pspice
Experimento Nro. 1
a) Circuito Implementado


b) Seal de Salida (Verde) y Entrada (Rojo).(con Rf= 22k)

c) Seal de Salida (Verde) y Entrada (Rojo). (con Rf= 33k)

d) Ancho de Banda del Opamp. (con Rf= 22k)

e) Ancho de Banda del Opamp. (con Rf= 33k)



Experimento Nro. 2
a) Circuito Implementado

b) Seal de Salida (Roja) y Entrada (Verde).



c) Ancho de banda del OpAmp.


Experimento Nro. 3
a) Circuito Implementado

b) Seal de Salida (Roja) y Entrada (Verde).



Experimento Nro. 4
a) Circuito Implementado

b) Seal de Salida (Azul), seal de entrada (Verde) y seal V1 (Roja).


Experimento Nro. 5
a) Circuito Implementado (V1VA y V2VB)

b) Seal de Salida (Azul), seal en el nodo Va (Verde) y en el nodo Vb (Roja).



c) Circuito Implementado (V1Vb y V2Va)

d) Seal de Salida (Azul), seal en el nodo Va (Verde) y en el nodo Vb (Roja).




e) Circuito Implementado (V1Va y V1Vb)

f) Seal de Salida (Azul), seal en el nodo Va (Verde).


Experimento Nro. 6
a) Circuito Implementado

b) Seal de Salida (Rojo) y Entrada (Verde).(Con RL= 1k)

c) Seal de Salida (Rojo) y Entrada (Verde).(Con RL= 470)

d) Seal de Salida (Rojo) y Entrada (Verde).(Con RL= 5.6k)



Experimento Nro. 7
a) Circuito Implementado

b) Seal de Salida En dB, para ubicar el polo de la zona amplificadora, que
est ubicado a -3dB, de la ganancia a frecuencias inferiores en una dcada o
ms.

c) Circuito Implementado

d) Seal de Salida (Rojo) y Entrada (Verde).(Con una seal de entrada
cuadrada de frecuencia de f=16Hz.)



e) Seal de Salida (Rojo) y Entrada (Verde).(Con una seal de entrada
cuadrada de frecuencia de f=1600Hz.)



Experimento Nro. 8
a) Circuito Implementado

b) Seal de Salida (Rojo) y Entrada (Verde).


Experimento Nro. 9
a) Circuito Implementado

b) Seal de Salida (Verde) y Entrada (Roja).


Resultados de la prctica de Laboratorio.
Experimento No 1:

Vin: 2 Vpico @ 1KHz
Ri: 10 K
Rf: 22 K y 33 K
R: 6,8 K
RL: 1 K
A741

Con Rf= 22k
1) Seales observadas en el Osciloscopio.

Fig. 1. Voltaje de entrada del circuito Vin

Fig. 2. Voltaje de salida del circuito Vo. (Con Rf=22k)

2) Resultados Varios
Valor Medido Valor Terico
Ganancia de tensin -2 -2.2
Desfasaje @ f= 1KHz 180 180
Ancho de Banda(KHz) 330k 312.5

3) Mxima amplitud de la seal Vo puede suministrar, a la frecuencia de
media potencia, sin exceder el valor del slew rate.

Se tiene que la frecuencia de media potencia, es la mitad de la frecuencia
de plena potencia del amplificador, en ese valor el mximo error que puede
generar a dicha frecuencia es dividir la ganancia del circuito entre , por ende
el mximo valor que puede suministrar la salida del circuito Vo, es ese valor
dividido entre .
Vo=3.11[V]





Con Rf= 33k
1) Seales observadas en el Osciloscopio.

Fig. 3 .Voltaje de salida del circuito Vo.(Con Rf=33k)
2) Resultados Varios
Valor Medido Valor Teorico
Ganancia de tensin -3.3 -3.3
Desfasaje @ f= 1KHz 180 180
Ancho de Banda(KHz) 240 232.558

3) Mxima amplitud de la seal Vo puede suministrar, a la frecuencia de
media potencia, sin exceder el valor del slew rate.
Se tiene que la frecuencia de media potencia, es la mitad de la frecuencia
de plena potencia del amplificador, en ese valor el mximo error que puede
generar a dicha frecuencia es dividir la ganancia del circuito entre , por ende
el mximo valor que puede suministrar la salida del circuito Vo, es ese valor
dividido entre .
Vo=4.66[V]



Experimento No 2:

Vin: 2 Vpico @ 1KHz
Ri: 10 K
Rf: 22 K
RL: 2,2 K
A741
1) Seales observadas en el Osciloscopio.

Fig. 4. Voltaje de entrada del circuito Vin

Fig. 5. Voltaje de salida del circuito Vo.
2) Resultados Varios
Valor Medido Valor Teorico
Ganancia de tensin 3 3.2
Desfasaje @ f= 1KHz 0 0
Ancho de Banda(KHz) 330 312.5

3) Mxima amplitud de la seal Vo puede suministrar, a la frecuencia de
media potencia, sin exceder el valor del slew rate.

Se tiene que la frecuencia de media potencia, es la mitad de la frecuencia
de plena potencia del amplificador, en ese valor el mximo error que puede
generar a dicha frecuencia es dividir la ganancia del circuito entre , por ende
el mximo valor que puede suministrar la salida del circuito Vo, es ese valor
dividido entre .
Vo=4.66[V]







Experimento No 3:

Vin: 2 Vpico @ 1KHz
RL: 2,2 K
A741
1) Seales observadas en el Osciloscopio.

Fig. 6. Voltaje de entrada del circuito Vin.

Fig. 7 .Voltaje de entrada del circuito Vo.

2) Resultados Varios
Valor Medido Valor Teorico
Ganancia de tensin 1 1
Desfasaje @ f= 1KHz 0 0
Ancho de Banda(KHz) 1200 1370

3) Mxima amplitud de la seal Vo puede suministrar, a la frecuencia de
media potencia, sin exceder el valor del slew rate.
Se tiene que la frecuencia de media potencia, es la mitad de la frecuencia
de plena potencia del amplificador, en ese valor el mximo error que puede
generar a dicha frecuencia es dividir la ganancia del circuito entre , por ende
el mximo valor que puede suministrar la salida del circuito Vo, es ese valor
dividido entre .
Vo=0.7[V]








Experimento No 4:

Vin: 2 Vpico @ 1KHz
Rf: 22 K
R1: 10 K
R2: 10 K
RL: 1 K
A741 (2 integrados)
1) Seales observadas en el Osciloscopio.

Fig. 8. Voltaje de entrada del circuito Vin.

Fig. 9 .Voltaje de salida del circuito Vo.

2) Resultados Varios
Valor Medido Valor Teorico
Voltaje pico de Vi 2[V] 2[V]
Voltaje pico de V1 2[V] 2[V]
Voltaje pico de Vo 8.8[V] 8.8[V]
Desfasaje @ f= 1KHz 180 180

3) Mxima amplitud de la seal Vo puede suministrar, a la frecuencia de
media potencia, sin exceder el valor del slew rate.
Se tiene que la frecuencia de media potencia, es la mitad de la frecuencia
de plena potencia del amplificador, en ese valor el mximo error que puede
generar a dicha frecuencia es dividir la ganancia del circuito entre , por ende
el mximo valor que puede suministrar la salida del circuito Vo, es ese valor
dividido entre .
Vo=6.22[V]

4) Cmo se conseguira usar este circuito como restador?
Se cambiara la configuracin de seguidor por una configuracin amplificadora
inversosa, ya sea de ganancia unitaria y se puede ajustar su ganancia para el caso
deseado.







Experimento No 5:

Vin: 2 Vpico @ 1KHz
Ri: 10 K
Ria: 10 K
Rf: 22 K
Rfa: 22 K
RL: 1 K
A741
1. Conectando V1 con VA y V2 con VB, se tomaron nota de los siguientes
valores.

Valor Medido Valor Terico
Voltaje pico de VA 2[V] 2[V]
Voltaje pico de VB 0.8[V] 0.825[V]
Voltaje pico de Vo 2.4[V] 2.585[V]
Desfasaje @ f= 1KHz 180 180


Fig. 10. Voltaje de salida del circuito Vo.
2. Conectando V2 con VA y V1 con VB, se tomaron nota de los siguientes
valores.

Valor Medido Valor Terico
Voltaje pico de VA 0.8[V] 0.825[V]
Voltaje pico de VB 2[V] 2[V]
Voltaje pico de Vo 2.4[V] 2.585[V]
Desfasaje @ f= 1KHz 0 0


Fig. 11 .Voltaje de salida del circuito Vo.

3. Conectando V1 con VA y V1 con VB, se tomaron nota de los siguientes
valores.

Valor Medido Valor Terico
Voltaje pico de VA 2[V] 2[V]
Voltaje pico de VB 2[V] 2[V]
Voltaje pico de Vo 0[V] 0[V]
Desfasaje @ f= 1KHz 0 0


Fig. 12 .Voltaje de salida del circuito Vo.

4. Con los resultados obtenidos, se obtuvieron los siguientes datos.

Valor Medido Valor Terico
Ganancia Diferencial 2 2.2
Ganancia en modo comn 0 0
R.R.M.C/C.C.M.R







Experimento No 6:

Vin: 2 Vpico @ 1KHz
R1: 1 K
R2: 1 K
R3: 10 K
R4: 10 K
RL: 1 K, 470 , 5,6k
A741

1) Resultados Varios
Valor Medido Valor Terico
Voltaje pico de Vi 2[V] 2[V]
Voltaje pico de Vo 0.2[V] 0.2[V]
Corriente pico en IRL. 2m[A] 2m[A]
Desfasaje (Vo/Vi) 180 180


2) Seales observadas en el Osciloscopio (Con Distintas Resistencia de Carga).


Fig. 13.Voltaje de salida del circuito Vo, con Rl=1k .


Fig. 14. Voltaje de salida del circuito Vo, con Rl=470.


Fig. 15. Voltaje de salida del circuito Vo, con Rl=5.6k .


3) Resultados Varios.
RLa RLb RLc
1k 470 5.6k

Valor Medido Valor Terico
Valores de
Rl
Rla Rlb Rlc Rla Rlb Rlc
Voltaje pico
de Vi
2[V] 2[V] 2[V] 2[V] 2[V] 2[V]
Voltaje pico
de Vo
0.2[V] 0.08[V] 1.2[V] 0.2[V] 0.094[V] 1.12[V]
Corriente
pico en IRL.
0.2m[A] 0.14m[A] 0.21m[A] 0.2m[A] 0.16m[A] 0.2m[A]
Voltaje pico
de VL.
180 180 180 180 180 180



Experimento No 7:

R1: 1 K
R2: 10 K
C: 0,1 F
RL: 1 K
A741

1) Calcular la frecuencia correspondiente al polo, que separa la zona
amplificadora de la integradora.
La frecuencia correspondiente al polo que separa dichas zonas es la
frecuencia que se genera por el circuito externo (Resistor y Capacitor), que
forman una impedancia.
Dicha impedancia en el plano S, ser:


La frecuencia entonces ser
Wp=1/R2.C=1/(10k)(0.1)=1000rad/s
Fp=Wp/2 =159.15Hz




2) Seales observadas en el osciloscopio con una frecuencia 10 veces menor
que la del polo calculada anteriormente.

Fig. 16 .Voltaje de entrada del circuito Vp= 1[V], f=16hz y a 1600 Hz.

Fig. 17 .Voltaje de salida del circuito.

3) Seales observadas en el osciloscopio con una frecuencia 10 veces mayor
que la del polo calculado anteriormente.

Fig. 18 .Voltaje de salida del circuito.

4) Seal observada en el osciloscopio para un barrido de frecuencias de 100
Hz a 10 kHz.
Se observa una seal triangular como la mostrada en la figura anterior.

Experimento No 8:

Vin: 2 Vpico @ 1KHz
D: 1N4148
C: 0,01 F
RL: 10 K
A741 (2 integrados)

1) Seales observadas en el Osciloscopio.

Fig. 19 .Voltaje de entrada del circuito.


Fig. 20. Voltaje de salida del circuito.

2) Coinciden los resultados prcticos grficos con los tericos?
Si coinciden los resultados, el circuito respondi antes los fundamentos
tericos, detecto los picos de las distintas seales de entrada que se le colocaron.
3) Disminuya la tensin de entrada Vin, porque varia Vo.
La tensin Vo no vara debido a que el capacitor se carga y no tiene
acoplado ninguna resistencia para descargarse, por ende la tensin de salida se
mantiene en su mismo valor.
La nica manera que Vo vari es que se aumente el valor pico de la seal
de entrada, as el capacitor se cargara al nuevo valor de voltaje.

Experimento No 9:

Vin: 2 Vpico @ 1KHz
D1: 1N4148
D2: 1N4148
R1: 10 K
R2: 33 K
RL: 1 K
1) Seales observadas en el Osciloscopio.

Fig. 21 .Voltaje de entrada del circuito.

Fig. 22.Voltaje de salida del circuito.

2) Coinciden los resultados prcticos grficos con los tericos?
Si coinciden, los fundamentos tericos nos indican que si se introduce una seal
alterna, dicha seal ser rectificada y amplificada media onda pero solo la parte
negativa, la parte positiva quedara rectificada.
3) Disminuya la tensin de entrada Vin, porque vara Vo.
Varia porque se est aumentando la tensin de entrada y Vo, para el semiciclo
positivo, es proporcional a la tensin de entrada.















Conclusin.
En esta prctica se pudo observar la gran utilidad de los amplificadores
operacionales, ya que si tenemos una seal y necesitamos esa misma seal pero con
menor voltaje o invertida podemos recurrir a estos y lograr el objetivo, no solo eso
tambin se observo otros cambios que se le pueden hacer a las seales con el uso de
amplificadores operacionales.
En esta sesin se realizaron diversas conexiones de los amplificadores
operacionales de los cuales concluiremos por separado a continuacin.
Experimento 1.
Amplificador inversor: En ella se observo cmo se puede obtener la seal de
entrada invertida y con un factor de ganancia que puede ser mayor o menor que una
dependiendo le las resistencias utilizadas.
Experimento 2
Amplificador no inversor: Para esta configuracin mostrada se observo que se
puede obtener la seal de entrada amplificada, y a diferencia de la configuracin
inversora, este siempre posee ganancia mayor que la unidad, es decir no atena la seal
solo la amplifica.
Experimento 3
Seguidor de tensin: en esta configuracin se aprecia como el voltaje pico de la
entra es igual al voltaje de salida. El objetivo de esta configuracin que parece bsica y
que no realiza ninguna alteracin en la secuencia del circuito es fundamentalmente
evitar el efecto de carga de la fuente, esta configuracin tiene sus desventajas y una de
ella tiene que ver con la resistencia de salida del amplificador y la resistencia de la
fuente, ya que si la resistencia del amplificador es mayor a la de la fuente se tendr un
efecto de carga mayor.
Experimento 4
Sumador inversor: como se aprecia en el circuito se uso la conexin en cascada
de los amplificadores, es este se uso un seguidor de voltaje y un amplificador inversor
con una conexin tal que al terminal inversor se le aplican 2 distintos valores de tensin
y por la configuracin utilizada la salida ser la suma invertida de los dos potenciales
aplicados multiplicado por la ganancia.
Experimento 5
Amplificador diferencial: se puede apreciar que por la configuracin mostrada la
seal de salida ser la resta de los voltajes aplicador al terminal no inversor y al terminal
inversor, al invertir los terminales, es decir, al conectar el terminal V1 con Vb y V2 con
Va la seal de salida ser la misma que la primera conexin pero invertida, esto se debe
a que la ganancia vista desde V1 es igual a la vista desde V2.
Experimento 6
Amplificador de corriente: se pudo observar que el circuitos cumple con la
funcin de amplificador de corriente, dando resultados esperados.
Experimento 7
Amplificador integrador mejorado: en este circuito se habla de integrador
mejorado debido a que el amplificador integrador no posee la resistencia en paralelo con
el capacitor. La idea de la resistencia se debe, en el caso del no mejorado, que el
capacitor para bajas frecuencias se carga y desgarga y no me dara la respuesta esperada
sino que la seal de salida seria la seal de carga y descarga del capacitor. Con la
resistencia, amplificador integrador mejorado, el circuito poseer una frecuencia de
polo, donde, si la frecuencia de trabajo esta una dcada o mas por debajo de esta
frecuencia de polo, la salida del amplificador ser la seal de entrada al mismo invertida
multiplicado por la ganancia de el amplificador inversor (como si el capacitor no
estuviese). En cambio cuando la frecuencia es cercana a la frecuencia del polo se
empieza a introducir el desfasaje. Luego para frecuencias elevadas el amplificador se
comportara como un simple amplificador integrador.
Experimento 8
Detector de picos: este es una conexin, considerada por los elaboradores de esta
prctica la ms importante, se implementa como su nombre lo indica para detectar los
mximos de las seales introducidas al seguidor de voltajes (primer amplificador del
circuito). El funcionamiento se describe a continuacin explicado para seal senoidal
pero funciona para cualquier tipo de seal:
En el primer cuarto ciclo positivo de la seal de entrada el seguidor de tensin
coloca este potencia al capacitor, este se carga a dicho potencial. Luego cuando se
alcaliza el pico de la seal y esta empieza a disminuir, como el voltaje en el capacitor no
cambia rpidamente, entonces el voltaje el en terminal inversor ser mayor que el
voltaje en el terminal no inversor producindose un Vd negativo, en consecuencia de
ello la seal de salida del amplificador ser negativa y el diodo abrir, con lo cual el
capacitor quedara cargado al valor de dicho mximo de la seal de entrada.
Experimento 9
Rectificador de media onda: se pudo observar que la seal de salida Vo es solo
el semiciclo positivo de la seal de entrada, para el semiciclo negativo de la seal de
entrada la salida Vo es cero.


Bibliografa
Abel S. Sedra & Kenneth C. Smith, "Microelectronics Circuits", Oxford
University Press, 4th. Edition, 1998.
Allan R. Hambley, "Electrnica", Pearson Educacin S.A., 2da. Edicin,
2001
Gua terica practica del laboratorio de electrnica III.
Libro de circuitos elctricos autor; Sadiku

Potrebbero piacerti anche