Sei sulla pagina 1di 17

ELECTRNICA 2

LABORATORIO NMERO 2





JEAN EDUAR SANCHEZ CAON
21105053



M4B

PABLO ENRIQUE GOMEZ VARGAS






ESCUELA TECNOLOGICA INSTITUTO TECNICO CENTRAL
BOGOT D.C
SEPTIEMBRE-2013.
Tabla de contenido

Introduccin 3
Objetivos 4
Materiales 5
Marco terico 6
Laboratorio virtual en clase 9
Parte A del laboratorio virtual 9
Parte B del laboratorio virtual 10
Parte C del laboratorio virtual 30
Conclusiones 36
















Introduccin

Esta prctica es la realizacin fsica de la prctica anterior. En esta prctica, se
utiliza el sumador 74283 para sumar nmeros binarios. El 74283 es un circuito
integrado TTL. La informacin ms importante sobre TTL es la siguiente:
-Las conexiones a la fuente de alimentacin reciben el nombre de Vcc y tierra. Vcc
siempre se conecta a +5 V, mientras que la tierra se conecta a 0 voltios.
-En las terminales de salida un cero lgico puede variar entre 0 V y 0,4 V, mientras
que un uno lgico puede oscilar entre 2,4 V y 5 V.
-Cuando una terminal de entrada no se conecta, el CI toma esta entrada como un
nivel lgico de uno. En esta prctica, las seales de entrada se conectan a +5 V
para indicar un uno lgico, y a tierra para denotar el cero lgico.
Como se mencion en la prctica anterior el CI 74283 hace la suma de dos
nmeros de cuatro bits, A3 A2 A1 A0 y B3 B2 B1 B0, ms un acarreo de entrada
Co (C in) que proviene de una suma previa:



+

Estas entradas se proporcionan +5V para 1.0V para un 0

Las entradas que quedan flotando (esto es, sin conectar) son interpretadas por el
CI como unos. Si no se desea un acarreo hacia la primera columna (Co=0),
entonces debe conectarse a tierra. Las salidas son el resultado de la suma, y se
conectan a los LEDs para observarlas. Un 1 en la salida debe encender el LED,
mientras que un O no debe hacerlo. El Co es un acarreo que viene de una suma
previa. Los acarreos C1, C2 y C3 los maneja el CI internamente, y C4 (Cout)
representa el sobre flujo o acarreo hacia la columna siguiente. Las otras salidas se
marcan con (sigma) y denotan la suma. 3, 2, 1 y 0 representan las
sumas de las columnas 4, 3, 2 y 1 respectivamente.

La suma quedara:



+

C4 3 2 1 0

El 74283 est diseado para realizar la operacin de suma A+B=Z. Si se requiere
de otra operacin como la resta de A-B, entonces el valor de B de ser negativo A+
(-B)=A-B. El valor negativo de B se puede representar en complemento a 1
complemento a 2.


















Objetivo

- Se debe utilizar una tablilla de pruebas y conectar un circuito integrado
sumador (74283 7483) para realizar sumas y restas de nmeros binarios en los
formatos complemento a 1 y complemento a 2.

- Realizar las operaciones que se mostraran en el siguiente informe par logra
entender la metodologa del integrado (sumador 74LS83A o 73LS283)





















Material utilizado

1. Tablilla de experimentacin (protoboard) tablilla de pruebas IDL-800 Digital
Lab
1. CI 74283 ( 7483)
9. Interruptores (dip-switch)
9. Resistencias de 1 K
5. LED
5. resistencias de 330 K
1. Punta lgica
1. Pinzas de corte
1. Pinzas de punta
Alambres














Marco Terico
Un sumador es un circuito combinacional que forma la suma aritmtica de tres
bits. Tiene tres entradas y dos salidas. Dos de las variables de entrada, denotadas
por A y B, representan los dos bits que se sumarn. La tercera entrada C_IN
representa el acarreo de la posicin significativa inmediata inferior. Se requieren
de dos salidas porque la suma aritmtica de tres dgitos binarios puede tener
valores de salida entre 0 y 3y el nmero 2 o 3 binario requieren de 2 dgitos. Las
dos salidas se denominan Suma y Acarreo. La variable binaria Suma da el valor
del bit menos significativo de la suma. La variable binaria Acarreo da el acarreo
de la salida, Como en todos los casos que se est viendo una funcin es ms
sencillo apreciar el funcionamiento mostrando la funcin en una tabla de verdad.


















1. Procedimiento
Dibuje la distribucin de terminales del circuito sumador utilizado, incluyendo
nmero y nombre de terminal, as como Vcc y tierra. Indique el nmero del circuito
integrado (CI)

Esquema elctrico de proteus Figura 1.1
Polarice el circuito sumador. Conecte la terminal Vcc del CI a 5 V y la terminal de
tierra a GND de la tablilla (protoboard) de pruebas.
Conecte el CI como se muestra en la figura 1.1. Si se utiliza la tablilla de pruebas
las entradas se conectan directamente a los interruptores y las salidas a LEDs.
Se debe tener en cuenta que el acarreo tiene un interruptor lgico aparte de los 8
datos como se puede apreciar en la figura 1.1 realizada en proteus ya que en
tablilla (protoboard) se debe utilizar 9 dip-switch.
Al escribir un nmero binario siempre el bit ms significativo se pone a la izquierda
y el bit menos significativo a la derecha. De esta forma deben ordenarse los LEDs
y los interruptores, esto ayuda a identificar el numero binario ms fcilmente.

2 Cmo realizar las sumas luego de la conexin?
Luego de realizar las conexiones en la tablilla (protoboard) segn la figura 1.1 se
realizara cinco sumas de nmeros positivos segn la tabla 1.2 que a continuacin
se mostrara en forma decimal y en forma binaria puesto que en esta ltima se
debe configurar las entradas de los interruptores del integrado.

Forma decimal Forma binaria
A B Cin A B Cin Cout
8 7 1 16 1000 0111 1 1 0000
9 5 0 14 1001 0101 0 0 1110
11 3 1 15 1011 0011 1 0 1111
7 6 0 13 0111 0110 0 0 1101
6 5 1 12 0110 0101 1 0 1100
5 5 0 10 0101 0101 0 0 1010
Tabla 1.2
A continuacin se explica cuales son las entradas A y B y el carry de entrada y el
de salida.


Luego de explicar el diagrama se realizara las primeras tres sumas con el
simulador y que en la tablilla se vera de la misma forma.
Primera suma: 8+7=15+el carry de entrada =16 anotamos la forma binaria de la
entrada mostrada de la tabla 1.2
Para luego dar el siguiente resultado

Entrada A
Entrada B
Cin acarreo de
entrada

Cout acarreo de
salida
Sumas

Como podemos observar el resultado de la primera suma es el mismo de la tabla
1.2 en binario (1000+0111+1=acarreo a la salida 1 y sumatoria 0000)
Segunda suma: 9+5=14 sin acarreo a la entrada.
Anotando su forma binaria obtendremos lo siguiente.

Como podemos apreciar la segunda suma cumpli la tabla 1.2 en binario
(1001+0101+cero de acarreo a la entrada=0 de acarreo a la salida y de sumatoria
1110)
Tercera suma: 11+3+1de acarreo a la entrada=15 anotamos la forma binaria en la
plantilla o en el simulador para obtener el siguiente resultado.

Como se puede apreciar la tercera suma satisface la respuesta de la tabla 1.2 en
binario (1011+0011+1de acarreo a la entrada= 0 de acarreo a la entrada y una
sumatoria de 1111)

3 Cmo realizar restas en complemento a uno?
Como en la suma se realizara seis operaciones de resta de nmeros en
complemento a uno utilizando la forma A-B=. Donde B es el complemento a uno
de B. A continuacin se mostrara una tabla con las restas de complemento a 1.
Forma decimal Forma binaria
A - B Cin A B CA 1 de B
10 - 1 0 9 1010 0001 1110 11000
13 - 6 0 7 1101 0110 1001 10110
3 - 10 0 -7 0011 1010 0101 01000
5 - 11 0 -6 0101 1010 0100 01001
6 - 9 0 -3 0110 1001 0110 01100
4 - 7 0 -3 0100 0111 1000 01010
Tabla 1.3
A continuacin se probara los resultados a travez de la tablilla o en este caso con
el simulador para verificar los resultados de la tabla 1.3
Nota: Se deja el acarreo de entrada en cero y se escribe B en complemento a
uno en la entrada del integrado
Primera resta con complemento a uno: 10-1=9 anotamos la forma binaria en las
entradas teniendo en cuenta que ve esta en complemento a uno y obtendremos.


Como podemos apreciar la primera resta con complemento a uno cumpli la tabla
1.3 en binario (1010+1110=11000)

Segunda resta con complemento a uno: 13-6=7 anotamos la forma binaria en las
entradas teniendo en cuenta que ve esta en complemento a uno y obtendremos.

Como podemos observar el resultado de la segunda resta con complemento de la
tabla 1.3 logro el mismo resultado en binario (1101+1001=10110)
Ahora se escoger un resta al azar de la tabla 1.3: 4-7=-3 anotamos la forma
binaria en las entradas teniendo en cuenta que ve esta en complemento a uno y
obtendremos.


En esta representacin podemos observar que el resultado se indica en dos
posiciones de la tabla 1.3 esto quiere decir que se cumple con las expectativas del
resultado de la tabla 1.3 y la simulacin en binario (0100+1000=01100)

4 Cmo realizar restas en complemento a dos?
Como en los anteriores puntos se realiza un nueva tabla para lograr entender el
procedimiento de resta a complemento a dos, de la forma A-B=. Donde B es el
complemento a dos.
Forma decimal Forma binaria
A - B Cin A B CA 1 de B
10 - 1 0 9 1010 0001 1110 11000
13 - 6 0 7 1101 0110 1001 10110
3 - 10 0 -7 0011 1010 0101 01000
Tabla 1.4
Nota como el anterior ejercicio no se utiliza el acarreo de entrada puesto que
este afectara el resultado y se utiliza el binario de entrada para B el
complemento a dos

Primera resta con complemento a dos: 12-4=8 anotamos la forma binaria en las
entradas teniendo en cuenta que ve esta en complemento a dos y obtendremos.

Como podemos apreciar la primera resta con complemento a dos cumpli la tabla
1.4 en binario (1100+1100=11000)

Segunda resta con complemento a dos: 7-5=2 anotamos la forma binaria en las
entradas teniendo en cuenta que ve esta en complemento a dos y obtendremos.

Como podemos apreciar la segunda resta con complemento a dos cumpli la tabla
1.4 en binario (0111+1011=10010)

Tercera resta con complemento a dos: 6-13=-7 anotamos la forma binaria en las
entradas teniendo en cuenta que ve esta en complemento a dos y obtendremos.

Como podemos apreciar la segunda resta con complemento a dos cumpli la tabla
1.4 en binario (0110+1101=10011)

5. Preguntas o dudas
a) Si el resultado obtenido en el circuito alambrado en el laboratorio es incorrecto,
cmo se puede detectar en que parte del circuito esta la falla?
Para responder esta pregunta se podran dividir en varios aspectos las cuales
serian:
Al mantener los interruptores en estado lgico cero ninguno de los LEDs se debe
prender y si se prenden es posible que en la entrada este invertido el sentido y
que se encuentre en estado lgico uno o que el acarreo no est llevado a tierra y
que no se mantenga una configuracin para cambiar de estados.
Al intentar sumar o al prender los leds no tenga sentido el resultado deseado,
posibles causas no se tuvo en cuenta el orden de la cifra ms o menos
significativa y este sea el problema, no mantener el orden de conexin en la
entrada del integrado, si este es el problema la solucin de este seria revisar el
orden de conexin, alimentacin de la compuerta y que el integrado este
recibiendo los estados necesarios (bajo y alto).

2. Qu sucede si el acarreo de la entrada no se conecta ni a tierra ni a Vcc?
Visto que en el laboratorio se experimento con una compuerta sumadora
74LS283, al desconectar el acarreo de entrada este generaba a la salida una
respuesta uno lo que se quiere decir es que ya se estaba sumando uno antes de
iniciar las sumas a sus entradas.
3. Si el circuito integrado no se polariza Qu resultado se obtiene a la salida del
circuito sumador?
La respuesta es cero puesto que la informacin no logra pasar de la entrada a la
salida.















CONCLUSIONES

Con el presente laboratorio se logr demostrar el funcionamiento de un sumador
completo y su complemento para asi poder realizar operaciones de sumas y la
diferencia del sumador.

Se puede decir muy ciertamente que los sumadores son la base de las
computadoras ya que se pudo observar la etapas y como transmiten sus datos en
distintos estados para varias secuencias de activacin, adems aprendimos a
demostrar las caractersticas operativas y el funcionamiento de la ALU (unidad
aritmtica lgica) que como su nombre lo indica es la unidad encargada de realizar
todas las operaciones aritmticas y lgicas