Sei sulla pagina 1di 8

ELECTRNICA Y AUTOMATISMOS

Instalaciones Electromecnicas Mineras 2 Curso


Problemas de electrnica digital


Parte I: Circuitos combinacionales

Problema 1:
Disear, empleando el menor nmero posible de puertas, el circuito lgico necesario para controlar los
segmentos c, e y g de un display de siete segmentos a partir de un nmero del 0 al 9 codificado en BCD.
Considerar que cada segmento se enciende con un 1 y se apaga con un 0 lgico.
Realizar el circuito de control del segmento e empleando nicamente puertas NOR de dos entradas.

Problema 2:
Se desea controlar dos bombas B1 y B2 de acuerdo con el nivel de liquido existente en un depsito. Su
funcionamiento ha de ser tal como se indica a continuacin.
Cuando el nivel de lquido se encuentra comprendido entre los dos sensores c y d, debe funcionar la
bomba B1 ( o B2 si la temperatura de su motor alcanza un cierto lmite prefijado), y se para cuando se
activa el sensor d.
Si el nivel de lquido se encuentra por debajo de c se deben de activar ambas bombas.
En caso de funcionamiento anormal de los sensores del depsito (se active d cuando no lo est c),
ambas bombas se pararn.
Adems, ambas bombas cuentan con sendos detectores de temperatura a y b para B1 y B2
respectivamente, de forma que si la temperatura de su motor supera un cierto lmite, el detector se activar
y la correspondiente bomba se debe parar de forma automtica.

Se pide disear el circuito de control segn el orden siguiente:
1) Obtener la tabla de verdad.
2) Expresar las funciones en forma de minterms y simplificarlas por Karnaugh.
3) Implementar el circuito de control de la seal B1con puertas NAND.
4) Implementar el circuito de control de la seal B2 con puertas NOR.
Problema 3:
Para la realizacin de un sistema de votacin rpida en una cmara con un presidente y tres vocales se
desea instalar un sistema de cuenta electrnica de los votos. Todos los miembros de la cmara disponen de
dos pulsadores: uno para votar a favor y otro en contra. El esquema de la figura muestra los bloques que
componen el sistema de votacin.
Disear el bloque de control del nmero de votos de forma que cumpla las siguientes especificaciones:
- En caso de que la mayora de votos sean a favor la seal resultado deber ponerse a 1.
- En caso de que la mayora de votos sean en contra la seal resultado deber ponerse a 0.
- En caso de empate la salida empate se pondr a 1 y la seal resultado tomar el valor que indique
el voto del presidente.
- En caso de que no exista empate la salida empate permanecer a valor 0
Realizar el diseo del empleando el menor nmero posible de puertas NAND de dos entradas.
Sistema
a disear
S
R
Q
Si
No
+V
CC
S
R
Q
S
R
Q
S
R
Q
+V
CC
+V
CC
+V
CC
+V
CC
+V
CC
+V
CC
+V
CC
Si
No
Si
No
Si
No
Resultado Empate
Presidente

Problema 4:
El esquema de la figura representa el sistema de llenado de dos depsitos de combustible. Para el control
de este sistema se dispone de una electrovlvula de cierre y otra de seleccin de depsito gobernadas por
las seales digitales X e Y respectivamente. Cuando la seal X est a 0 la electrovlvula de entrada se
abre y cuando est a 1 se cierra. La electrovlvula de seleccin de depsito dirige todo el caudal de
entrada al depsito 1 cuando la seal Y est a 0 y al depsito 2 en caso contrario.
Para el control del nivel de los depsitos se han dispuesto cuatro detectores de nivel a, b, c y d. Estos
detectores proporcionan una seal digital que toma valor 1 cuando el nivel de combustible sube por
encima de la posicin del sensor y permanece a 0 en otro caso. Los detectores a y c indican el nivel
mnimo de los depsitos y b y d el nivel mximo.
El comportamiento deseado para el sistema de control debe cumplir las siguientes reglas:
Si ambos depsitos estn por debajo del mnimo el caudal de entrada debe dirigirse al depsito 1.
Si ambos depsitos estn a medias (por encima del mnimo y por debajo del mximo) el caudal de
entrada debe dirigirse tambin al depsito 1.
Si se alcanza el nivel mximo en los dos depsitos se debe cerrar la electrovlvula de entrada.
En caso de que el nivel detectado en un depsito sea superior al del otro el caudal de entrada se
dirigir al depsito ms vaco.
En caso de deteccin anmala de nivel (nivel por encima del mximo y por debajo del mnimo
simultneamente en alguno de los depsitos) se cerrar la electrovlvula de entrada por seguridad.
Cuando la electrovlvula de entrada est cerrada el valor de la seal de seleccin de depsito es
irrelevante.
Determinar la tabla de verdad del circuito necesario para el gobierno de las seales X e Y a partir de los
niveles de a, b, c y d. Realizar el circuito de control empleando para ello multiplexores del menor nmero
posible de lneas de seleccin (y puertas NOT si fuera necesario).
X
Y
b
a
dep. 1 dep. 2
c
d

Problema 5:
Obtener la tabla de verdad del circuito de la figura. Representar un circuito equivalente empleando el
menor nmero posible de puertas NOR.
D
0
D
1
D
2
D
3
S
1
S
0
Q
D
0
D
1
D
2
D
3
S
1
S
0
Q
B A
1
0
C
D
Y


Problema 6:
Determinar la tabla de verdad del circuito de la figura y proponer un circuito ms sencillo para su
implementacin mediante puertas lgicas.

Decodificador
Q
0
A B
Y
Q
1
Q
2
Q
3
S
0
S
1
X
Codificador
D
0
D
1
D
2
D
3
S
1
S
0

Problema 7:
Determinar la tabla de verdad del circuito de la figura y realizar la funcin lgica empleando un
multiplexor de dos lneas de seleccin y un inversor.


Problema 8:
Para el circuito de la figura se pide:
1. Determinar la tabla de verdad.
2. Obtener las formas cannicas en suma de productos y producto de sumas.
3. Obtener la funcin lgica simplificada mediante diagramas de Karnaugh.
4. Implementar un circuito lgico equivalente empleando nicamente puertas NAND de dos entradas.
5. Realizar la funcin lgica mediante un decodificador y una puerta OR.
6. Realizar la funcin lgica mediante un multiplexor de dos entradas de seleccin y una puerta NOT.

Problema 9:
Representar la tabla de verdad de un demultiplexor de una lnea de seleccin y realizar un circuito
equivalente empleando puertas lgicas.

Problema 10:
Dada la siguiente funcin lgica:
A ) A C ( ) D B A ( ) D , C , B , A ( f + + + + =
Se pide:
- Determinar la tabla de verdad.
- Simplificarla empleando el mtodo de Karnaugh.
- Implementar la funcin empleando:
1) nicamente puertas NAND.
2) Un multiplexador de tres lneas de seleccin y un inversor.
3) Un decodificador y una puerta OR.
Problema 11:
Si las dos puertas lgicas del circuito representado en la figura son TTL de colector abierto determinar la
tabla de verdad de la seal Y en funcin de las entradas A, B y C.
A
B
+V
CC
Y
c.a.
c.a.
C

Problema 12:
Determinar la tabla de verdad correspondiente al circuito de la figura. Obtener la funcin lgica
equivalente (Y=f(A,B,C)) y realizar el circuito empleando nicamente puertas NAND.
Y
C
B A
1
0
S
1
S
0
I
0
I
1
I
2
I
3

Parte II: Circuitos secuenciales
Problema 13:
Para las seales de entrada A y B indicadas determinar la evolucin de la seal Y en los siguientes
circuitos con biestables. Considerar que inicialmente las salidas Q estn a 0

J
K
Q A
B
Y

(a)
J
K
Q
A
B Y
1

(b)


A
B

D
CLK
Q
A
B Y

(c)
S
R
Q
A
B Y

(d)
Problema 14:
Determinar la evolucin de las seales A, B, C y D para la seal de entrada CLK indicada. Suponer que
los biestables tienen inicialmente sus salidas Q a 0.
J
K
Q
Q
J
K
Q
Q
J
K
Q
CLK
1
1
A
B
C
D
CLK

Problema 15:
Determinar de forma razonada la evolucin de las seales A, B y C para la seal de entrada CLK indicada
suponiendo que las salidas de los biestables se encuentran inicialmente a 0.

J
K
Q J
K
Q
J
K
Q
A B
C
1 1
CLK
CLK

Problema 16:
Empleando contadores de dcadas como el que se muestra en la figura disear un circuito que divida por
60 la frecuencia de una seal de reloj CLK.

D C B A
Contador de decadas
0 - 9
RESET

Problema 17:
Para el circuito de la figura determinar de forma razonada la evolucin en el tiempo de la seal X para la
seal de reloj indicada suponiendo que todos los biestables tienen inicialmente sus salidas Q a 0.



Problema 18:
Para el circuito de la figura representar la evolucin en el tiempo de las seales A, B y C para la seal de
reloj indicada suponiendo que todos los biestables tienen inicialmente sus salidas Q a 0.


Problema 19:
Para el circuito de la figura determinar la evolucin de las seales de salida A, B, C y D para la entrada de
reloj indicada suponiendo que los cuatro biestables tienen inicialmente sus salidas Q a 0.

Problema 20:
Dibujar la evolucin en el tiempo de las siguientes seales (Q0, Q1, Q2 y Q3) si las salidas de todos los
biestables estn inicialmente a cero.
J
K
Q J
K
Q
Q
J
K
Q
Q
A B C
CLK

Problema 21:
Para el circuito de la figura determinar de forma razonada la evolucin de las seales A y B sabiendo
que las salidas Q de los tres biestables se encuentran inicialmente a 0.

E