Sei sulla pagina 1di 9

Universidad Politcnica de Victoria

Compuertas Lgicas



Profesor:
M.C Susana Viridiana Gutirrez Martnez

Materia:
Fundamentos de Electrnica


Integrantes:
Rubn Castillo Olgun







Contenido
1. Objetivo ............................................................................................................................................................. 2
2. Desarrollo .......................................................................................................................................................... 2
2.2. Tipos de compuertas lgicas ..................................................................................................................... 2
2.3. Comprobacin de tablas de verdad. ......................................................................................................... 4
2.3.1. Compuerta NOT................................................................................................................................. 4
2.3.2. Compuerta AND. ............................................................................................................................... 4
2.3.3. Compuerta OR ................................................................................................................................... 5
2.3.4. Compuerta NAND. ............................................................................................................................. 5
2.3.5. Compuerta NOR. ............................................................................................................................... 6
2.3.6. Compuerta OR exclusiva. .................................................................................................................. 7
2.3.7. Compuerta NOR exclusiva. ................................................................................................................ 8
3. Conclusin ......................................................................................................................................................... 9


1. Objetivo

Adquirir los conocimientos bsicos del funcionamiento de las diferentes compuertas lgicas
bsicas de la categora TTL.
2. Desarrollo
2.2. Tipos de compuertas lgicas
Existen diferentes tipos de compuertas lgicas, en la figura 2.2.1 se ilustran las compuertas
comnmente utilizadas en circuitos digitales.


Figura 2.2.1. Compuertas lgicas


Estas compuertas estn funcionan solo con dos niveles de voltaje, alto y bajo los cuales se
pueden interpretar como 1 y 0 respectivamente. Estos dos niveles tienen parmetros en cuanto al
voltaje de operacin, el voltaje en alto corresponde 4V-5V y el voltaje en bajo corresponde de
0.2V-3V. Esto puede variar de acuerdo a las especificaciones de fabricante, ya que algunos
circuitos integrados funcionan con menor o mayor voltaje.


Los TTL son compuertas lgicas las cuales operan con 5V y son denominadas mediante los
prefijos 74 o 54 seguidos por una letra que indican la serie y un nmero que indica el tipo de
dispositivo lgico de la serie.
En la figura 2.2.2. se muestra el encapsulado tpico de un circuito integrado, el encapsulado
DIP (Dual-In-Line Package).

Figura 2.2.2. Encapsulado DIP de 14 pines.
En la figura 2.2.3. se muestra la configuracin para algunas de las compuertas integradas de
funcin fija mas comunes.


Figura 2.2.3. Configuracin de compuertas integradas.





2.3. Comprobacin de tablas de verdad.
2.3.1. Compuerta NOT.

En la figura 2.3.1 se muestra una compuerta NOT. Se desarroll la tabla de verdad de dicha
compuerta utilizando los componentes correspondientes en protoboard.

Figura 2.3.1. Compuerta NOT.
En la tabla 1 se muestran los resultados obtenidos de las mediciones en la compuerta NOT.

0 1
1 0
Tabla 1. Tabla de verdad NOT.
El inversor realiza la operacin de complemento. El inversor cambia un nivel lgico a nivel
opuesto, cambiando un 1 por un 0, y un 0 por un 1, en trminos de bits.

2.3.2. Compuerta AND.

Una compuerta AND puede tener dos o ms entradas y realiza operaciones que se conoce
como multiplicacin lgica. En la figura 2.3.2 se muestra un circuito con una compuerta
AND.

Figura 2.3.2. Compuerta AND.
Con el apoyo de un protoboard se construy el circuito de la figura anterior. Las mediciones
dieron como resultado los siguientes valores mostrados en la tabla 2.

A B X
0 0 0
0 1 0
1 0 0
1 1 1
Des des 1
Tabla 2. Tabla de verdad AND

En una entrada AND de dos entradas, la salida X es un nivel ALTO si A y B estn a nivel
ALTO; y X es un nivel BAJO si A es un nivel BAJO, o si B es un nivel BAJO, o si A y B
estn a nivel BAJO.
2.3.3. Compuerta OR
Una compuerta OR realiza la operacin que se conoce como suma lgica. Una compuerta
OR genera un nivel ALTO a la salida cuando cualquiera de sus entradas est a nivel ALTO. La
salida se pone a nivel BAJO slo cuando todas las entradas estn a nivel BAJO.
En la figura 2.3.3 se muestra el circuito realizado.

Figura 2.3.3. Compuerta OR.
A B X
0 0 0
0 1 1
1 0 1
1 1 1
Des des 1
Tabla 3. Tabla de verdad OR
Esta tabla de verdad puede extenderse a cualquier nmero de entradas e independientemente
del nmero de entradas, la salida es un nivel ALTO cuando una o ms estn a nivel ALTO.
2.3.4. Compuerta NAND.
En una compuerta NAND de dos entradas, la salida x es un nivel BAJO si las entradas A y
B estn a nivel ALTO; X es un nivel ALTO si A o B estn a nivel BAJO o si ambas, A y B,
estn a nivel BAJO. En la Figura 2.3.4. se muestra un circuito con la compuerta NAND la
cual se elabor en protoboard.


Figura 2.3.4.1. Compuerta NAND.
A B X
0 0 1
0 1 1
1 0 1
1 1 0
Des des 0
Tabla 4. Tabla de verdad NAND

Figura 2.3.4.2. Circuito NAND en protoboard
La figura 2.3.4.2. Muestra el dip-switch en tres donde las entradas estn en ALTO y la salida
en BAJO.
2.3.5. Compuerta NOR.
La compuerta NOR se puede usar en combinacin para implementar las operaciones AND,
OR e inversor.
La puerta NOR genera una salida a nivel Bajo cuando cualquier de sus entradas est a nivel
ALTO. Solo cuando todas sus entradas estn a nivel BAJO, la salida se pondr a nivel ALTO.

Figura 2.3.5.1. Compuerta NOR.




A B X
0 0 1
0 1 0
1 0 0
1 1 0
Des des 0
Tabla 3. Tabla de verdad NOR

2.3.6. Compuerta OR exclusiva.
La salida de una puerta OR-exclusiva (XOR) se pone en ALTO slo cuando las dos entradas
estn a niveles lgicos opuestos. Esta operacin se puede expresar en funcin de dos entradas
A y B y una salida X.
Se muestra en la figura 2.3.5.2. la tabla de verdad de la compuerta XOR.

Figura 2.3.6.1. Tabla de verdad XOR.

Para el desarrollo de esta compuerta se opt por el mtodo de mini trminos. Se consider
las filas con un nivel ALTO de salida, de esta forma las entradas de dichas filas que tienen un
nivel BAJO se tomaron como inversas; y aquellas entradas con nivel ALTO se tomaron como
compuerta YES.
De acuerdo al mtodo se lleg a la siguiente ecuacin:

C +







Desarrollando la formula se obtiene el circuito que se muestra en la figura 2.3.6.2.

Figura 2.3.6.2. Compuerta XOR

Figura 2.3.6.3. Circuito en protoboard

2.3.7. Compuerta NOR exclusiva.
Cuando dos niveles lgicos de entrada son opuestos, la salida de la compuerta NOR exclusiva
(XNOR) es un nivel BAJO. En la figura 2.3.7.1 se muestra la tabla de verdad y smbolo de la
compuerta XNOR.

Figura 2.3.7.1. Tabla de verdad XNOR



De acuerdo al mtodo se lleg a la siguiente ecuacin:


Desarrollando la formula se obtiene el circuito que se muestra en la figura 2.3.7.2.

Figura 2.3.7.2. Compuerta XNOR

3. Conclusin

Se pudo observar las operaciones de las compuertas bsicas y en base a estas compuertas se
puede realizar una infinidad de combinaciones de tal forma de obtener compuertas lgicas ms
complejas como la son la XOR y XNOR. Estas compuertas se pueden desarrollar por medio de
miniterminos y maxiterminos.

Potrebbero piacerti anche