Sei sulla pagina 1di 19

CENTRO UNIVERSITARIO DE BELO HORIZONTE

DEPARTAMENTO DE CINCIAS EXATAS E DE TECNOLOGIA









BRUNO LUIZ DE ARAJO COSTA
GLADER RAMALHO REIS
GLAUCIO MENDES MOTA
GLAUCO VINCIUS PRAES LOURES
GUILHERME FABRCIO BATISTA DOS SANTOS
HUDSON TADEU COELHO CALADO
MARCELO FERREIRA GODINHO






Conversor Buck







BELO HORIZONTE
Junho 2014



























1. CONVERSOR CC-CC
Um conversor CC-CC um circuito eletrnico que converte uma tenso CC para
diferentes nveis de tenso CC, fornecendo uma tenso regulada na sada.
Um Conversor chaveado um circuito conversor de tenso em que um transistor
funciona com uma chave eletrnica em dois estados: completamente ligada ou
completamente desligada. O chaveamento peridico do transistor resulta em uma
tenso pulsante, conforme mostrado na figura:

A componente mdia da tenso na sada :

A componente da tenso na sada controlada pelo ajuste da razo cclica D, que a
frao do perodo de chaveamento em que a chave permanece fechada. Sendo f a
frequncia de chaveamento, temos:

2. O CONVERSOR BUCK
O conversor buck um conversor abaixador de tenso, ou seja, a tenso de sada
menor de que a de entrada. Como o objetivo fornecer uma sada que puramente
CC, inserimos um filtro passa-baixas LC aps a chave e um diodo roda livre em
paralelo com a fonte para proporcionar um caminho para a corrente do indutor quando
a chave estiver aberta.
Considerando o filtro passa-baixas ideal, a tenso na sada a mdia da tenso de
entrada para o filtro. Quando a chave est fechada, a tenso de entrada do filtro V
s
e
zero quando a chave est aberta. Como a chave fechada periodicamente numa
razo cclica D, temos que a tenso mdia de entrada para o filtro V
s
D. Se a
conrrente no indutor permanece positiva durante todo o perodo de chaveamento
dizemos que o conversor est trabalhando no modo de conduo contnua. O modo
de condio descontnua caracterizado pela corrente no indutor retornar a zero a
cada perodo.
2.1 ETAPAS DE FUNCIONAMENTO DO CONVERSOR
O funcionamento do conversor Buck pode ser dividido em duas etapas.
A primeira etapa se d com a chave S fechada (Figura 2). Nesta etapa o diodo
encontra-se bloqueado e a corrente que sai da fonte (is) a mesma corrente que
percorre o indutor (iL), carregando a carga. Este intervalo tem durao de t
C
(tempo de
conduo da chave S) segundos.

Na segunda etapa, etapa de roda livre, a chave S se abre (Figura 3); com isso o diodo
passa a conduzir entregando a energia armazenada no indutor a carga. Nessa etapa a
corrente que circula no diodo (id) igual a que circula pelo indutor (iL). Este intervalo
tem durao de t
a
(tempo de abertura da chave S) segundos.

Define-se a razo cclica D como a razo entre o tempo de conduo da chave S (t
c
) e
o perodo de chaveamento (T). As duas etapas descritas acima podem ser modeladas
atravs das equaes:


As equaes acima tem como sulues, repectivamente:


onde Di
L
e D Di
D
representam a variao de corrente no indutor e no diodo,
respectivamente.

2.2 PRINCIPAIS FORMA DE ONDA

As formas de onda tericas do Conversor Buck so apresentadas na figura abaixo:


Durante o tempo de conduo da chave (tc) , pode-se notar que:

a corrente no indutor crescente (A)
o diodo no conduz; a corrente no diodo nula (B)
a chave S est fechada; a corrente na chave tem a mesma forma de onda da
corrente no indutor (C)
tenso no diodo igual tenso na fonte (D)
Durante o tempo de abertura da chave (ta) , pode-se notar que:

a corrente no indutor decrescente (E)
o diodo conduz; a corrente no diodo igual corrente no indutor (F)
a chave S est aberta; a corrente na chave nula (G)
a tenso no diodo nula (diodo em conduo) (H)

Como h o capacitor de filtro na carga, considera-se que a tenso na sada
constante.

3. PROJETO DO CONVERSOR BUCK

O conversor foi projetado para operar no modo de conduo contnua.

3.1 ESPECIFICAES

O conversor buck projetado tem as seguintes especificaes:

Vi = 12V
Vo = 6V
Po= 100W
fs = 150kHz
Ondulao mxima de corrente na sada: 10%
Ondulao mxima de tenso de carga: 1%

3.2 RAZO CCLICA



3.3 CORRENTE MDIA DE SADA



3.4 RESISTOR DE CARGA



3.5 VARIAO MXIMA DA CORRENTE NO INDUTOR



3.6 INDUTOR

Considerando o pior caso (D= 0,5), temos:



3.7 ONDULAO DE TENSO DE SADA



3.8 CAPACITOR DE FILTRO



3.9 FREQUNCIA DE CORTE DO FILTRO DE SADA



3.10 CORRENTE MDIA NA ENTRADA



3.11 CORRENTE MNIMA NO INDUTOR



3.12 CORRENTE MXIMA NO INDUTOR



3.13 ESFORO NA CHAVE



3.14 ESFORO NO DIODO D


3.15 PROJETO FSICO DO INDUTOR






3.16 CLCULO DO NCLEO CLCULO DA REA AEAW


Ncleo escolhido: NEE-30/15/7

3.17 DADOS DO NCLEO



3.18 CLCULO DO NMERO DE ESPIRAS



3.19 CLCULO DO ENTREFERRO



3.20 CLCULO DA BITOLA DO CONDUTOR

3.20.1 REA NECESSRIA DO COBRE



3.20.2 PROFUNDIDADE DE PENETRAO DA CORRENTE



3.20.3 rea efetiva de cobre





3.20.4 DENSIDADE PARCIAL EFETIVA DE CORRENTE



Diante disto escolheu-se a utilizao de dois condutores paralelos:


O condutor escolhido foi o 34 AWG

3.21 ESPECIFICAES DO CONDUTOR



3.21.1 DENSIDADE EFETIVA DE CORRENTE



3.21.2 COMPRIMENTO DO CHICOTE



3.21.3 COMPRIMENTO TOTAL DE FIO



4. AVALIAO DE VIABILIDADE DE EXECUO DO PROJETO

4.1 REA TOTAL OCUPADA PELO ENROLAMENTO



4.2 COEFICIENTE DE EXECUO



A execuo vivel pois o coeficiente de execuo menor que 1.
5. CLCULOS TRMICOS

5.1 PARMETROS DOS NCLEOS IP-12, DA THORTON



5.2 CLCULO DA POTNCIA PERDIDA NO NCLEO DO INDUTOR



5.3 CLCULO DA POTNCIA PERDIDA NO ENROLAMENTO DO INDUTOR



5.4 POTNCIA TOTAL PERDIDA NO INDUTOR:



5.5 ELEVAO DA TEMPERATURA NO INDUTOR















6. CIRCUITO DE COMANDO

6.1 MODULAO PWM

PWM a abreviao de Pulse Width Modulation ou Modulao de Largura de Pulso.
Os controles de potncia, fontes chaveadas e muitos outros circuitos utilizam a
tecnologia do PWM.Existem varios componentes preparados para realizar essa
modulao.
No projeto realizado o componente selecionado foi o CI UC3524. Ele gera uma tenso
controlada, modulada em PWM com freqncia fixa. O regulador do CI opera com
freqncia determinada pela constante RT e CT do circuito, que determina a rampa de
carga e descarga do capacitor. Esta rampa, que se aproxima de uma reta forma uma
onda dente de serra. O CI tambm gera uma onda constante que junto onda
triangular serve de entrada do comparador.
A modulao PWM realizada atravs da comparao de um sinal dente-deserra com
o sinal de erro. No inicio da varredura do dente-de-serra, o sinal de sada que controla
a conduo do transistor de chaveamento disposto em nvel baixo, mantendo-se
neste nvel enquanto o nvel do sinal dente-de-serra estiver abaixo do sinal de erro.
Quando o sinal dente-de-serra ultrapassar o sinal de erro, o sinal de sada disposto
em nvel alto fazendo conduzir o transistor de chaveamento. A figura abaixo mostra o
diagrama de blocos do circuito eltrico interno do UC3524.

importante mencionar que esse CI possui dois transistores internos que servem de
driver, principalmente para aplicaes em conversores push-pull. Eles saturam
alternadamente e amplificam a corrente do sinal liberado pelos comparadores.

6.2 CLCULO DOS COMPONENTES DO CIRCUITO DE COMANDO

Ento para calcular as constantes RT e CT usa se a frmula abaixo concedida pelo
datasheet do componente.





Ento:





6.3 O DRIVER
O driver utilizado pelo fato da corrente de gate do IRF540 ser maior que 50 mA,
corrente essa mxima fornecida dos terminais do CI modulador. A corrente de sada
do UC 3524 polariza as bases de Q1 (transistor NPN 2N2222) e Q2
(transistor PNP 2N2907), cujos emissores tem corrente igual a Ie = Ib(1+b), onde b
maior que zero, sendo assim, a corrente Ie amplificada. A alimentao da carga
feita com a soma das correntes de emissor dos dois transistores. Dois resistores so
indispensveis: o Rg, que limita a corrente de gate e o Rgs, que junto ao diodo zener
limita a tenso gate-source. A figura abaixo representa o circuito do driver:

6.3.1 CLCULO DOS COMPONENTES DO CIRCUITO DRIVER

Primeiro necessrio o clculo da corrente de gate (ig) baseada nos dados do mosfet
encontrados no datasheet, Ciss = 1,7nF e t f = 43 ns. Atravs tambm do = 15 que
a variao da tenso de sada do UC3524.








Assim, pode se calcular a resistncia no gate Rg :











Rg ser um resistor varivel pelo fato de no encontrar um resistor desse valor. Para
Rgs indicado na figura 2 usa se um resistor com valor de 10 K tipicamente utilizado
em paralelo com o diodo zener. A figura abaixo mostra o desenho do circuito de
comando e driver.










7. SIMULAO DO CONVERSOR UTILIZANDO O PSIM

Na figura abaixo, pode-se observar o circuito do conversor projetado com seus
componentes reais.


As figuras abaixo apresentam respectivamente as formas de onda da tenso na chave
e na sada, corrente na chave e na sada, corrente no indutor, tenso e corrente no
diodo, respectivamente.







8.
9.

Potrebbero piacerti anche