Sei sulla pagina 1di 5

Pgina 5

INSTITUTO POLITCNICO NACIONAL


CENTRO DE ESTUDIOS CIENTFICOS Y TECNOLGICOS
JUAN DE DIOS BTIZ PAREDES



CARRERA DE TCNICO EN SISTEMAS DIGITALES


ASIGNATURA: Electrnica Digital


No DE PRCTICA: 2


NOMBRE DE LA PRCTICA: Memorias de solo lectura.




NOMBRE DEL ALUMNO:

TURNO: Matutino GRUPO: No. DE BOLETA:



OBJETIVO

El alumno construir un circuito programador de memoria de solo lectura; lo utilizar para programar una
EEPROM que resuelva el problema de aplicacin planteado.

MARCO TERICO

La memoria de solo lectura o ROM (Read Only Memory) es un arreglo de celdas de memoria para acceso
aleatorio y directo. La operacin normal con la memoria consiste en leer la informacin almacenada. Para
algunas ROMs los datos que estn almacenados tienen que integrarse durante el proceso de manufactura;
para otras ROMs los datos pueden almacenarse elctricamente. El proceso de almacenar datos se conoce
como programacin de la ROM. Algunas ROMs no pueden alterar sus datos una vez que se hayan
programado; otras pueden borrarse y reprogramarse con la frecuencia que se desee. La ventaja de la
memoria ROM es que la informacin almacenada no se pierde si se corta el suministro de energa elctrica.
Por ejemplo los programas de las microcomputadoras se encuentran almacenados en una ROM, ya que la
ROM es no voltil y por lo tanto siempre estarn disponibles al energizar la microcomputadora. Las memorias
ROM de semiconductor se dividen en tres grupos: En las ROM de mscara programada y ROM de eslabn
fusible se produce un cambio permanente e irreversible en la estructura de interconexin por medio de un
impulso elctrico. En las ROM alterables se induce elctricamente un cambio reversible en las caractersticas
de dispositivo activo.






Pgina 6



INSTITUTO POLITCNICO NACIONAL
CENTRO DE ESTUDIOS CIENTFICOS Y TECNOLGICOS
JUAN DE DIOS BTIZ PAREDES



CARRERA DE TCNICO EN SISTEMAS DIGITALES

MATERIAL Y HERRAMIENTAS A UTILIZAR EQUIPO A EMPLEAR

1 M28C16 CI 2K x 8 EEPROM 1 Multimetro digital de 3.5 digitos.
1 74LS04 1 Fuente regulada de 5V.
2 74LS244 1 Manual tcnico de especificaciones.
1 74LS393
1 NE555
1 Resistor de 1K
38 Resistores de 330
1 Capacitor de 220F a 16V.
1 Capacitor de 0.1F
2 Push Buttons
1 DIP Switch de ocho
interruptores.

2 DIP Switch de 2 interruptores.
1 Display nodo comn.
16 LEDs






DESARROLLO

1. Construya el circuito programador del diagrama anexo.
2. La tensin de polarizacin es 5V. Nota: En el diagrama se indican separadamente las tensiones de
polarizacin de los CIs, no olvide energizarlos.
3. Los LEDs D7 a D0 son los indicadores de los datos y los LEDs A3 a A0 los de direccin.
4. Resuelva el siguiente problema:

Construya un sumador de dos nmeros binarios de dos bits cada uno; los nmeros binarios se
introducirn mediante DIP Switch. A travs de un display de siete segmentos de nodo comn muestre
el resultado de la suma expresada en decimal. Utilice una memoria EEPROM para almacenar los datos
necesarios para implementar el circuito.
Auxliese del siguiente diagrama para determinar los datos y sus direcciones; considere A
3
=Y
1
, A
2
=X
1
,
A
1
=Y
0
, A
0
=X
0
y D
7
=p, D
6
=a, D
5
=b, D
4
=c, D
3
=d, D
2
= e, D
1
=f, D
0
=g.






Pgina 7



INSTITUTO POLITCNICO NACIONAL
CENTRO DE ESTUDIOS CIENTFICOS Y TECNOLGICOS
JUAN DE DIOS BTIZ PAREDES



CARRERA DE TCNICO EN SISTEMAS DIGITALES



5. Registre en la tabla los datos a programar en la memoria.




















Direccin (A3-A0) DATO(D7-D0)
(0000)
2

(0001)
2

(0010)
2

(0011)
2

(0100)
2

(0101)
2

(0110)
2

(0111)
2

(1000)
2

(1001)
2

(1010)
2

(1011)
2

(1100)
2

(1101)
2

(1110)
2

(1111)
2






Pgina 8



INSTITUTO POLITCNICO NACIONAL
CENTRO DE ESTUDIOS CIENTFICOS Y TECNOLGICOS
JUAN DE DIOS BTIZ PAREDES



CARRERA DE TCNICO EN SISTEMAS DIGITALES

6. Programe la memoria utilizando el circuito programador, una vez programada instlela en el siguiente
circuito para comprobar que realiza la suma de los nmeros.



A
0
8
A
1
7
A
2
6
A
3
5
A
4
4
A
5
3
A
6
2
A
7
1
A
8
2
3
A
9
2
2
A
1
0
1
9
C
E
1
8
O
E
2
0
W
E
2
1
D
0
9
D
1
1
0
D
2
1
1
D
3
1
3
D
4
1
4
D
5
1
5
D
6
1
6
D
7
1
7
V C C
2 4
G N D
1 2
U
1
2
8
1
6
T
i
t
l
e
S
i
z
e
D
o
c
u
m
e
n
t

N
u
m
b
e
r
R
e
v
D
a
t
e
:
S
h
e
e
t
o
f
<
D
o
c
>
2
.
0
<
T
i
t
l
e
>
A
4
1
1
T
h
u
r
s
d
a
y
,

A
u
g
u
s
t

2
3
,

2
0
0
7
+
5
V
p
3
3
0
+
5
V
c b af e dg
+
5
V
3
3
0
1
2
4
3
N
U
M

X
+
5
V
1
A
1
2
1
A
2
4
1
A
3
6
1
A
4
8
2
A
1
1
1
2
A
2
1
3
2
A
3
1
5
2
A
4
1
7
1
G
1
2
G
1
9
1
Y
1
1
8
1
Y
2
1
6
1
Y
3
1
4
1
Y
4
1
2
2
Y
1
9
2
Y
2
7
2
Y
3
5
2
Y
4
3
V C C
2 0
G N D
1 0
U
2
7
4
L
S
2
4
4
+
5
V
3
3
0
3
3
0
X
0
X
1
Y
0
Y
1
3
3
0
1
2
4
3
N
U
M

Y
X
0
Y
1
Y
0
X
1





Pgina 9



INSTITUTO POLITCNICO NACIONAL
CENTRO DE ESTUDIOS CIENTFICOS Y TECNOLGICOS
JUAN DE DIOS BTIZ PAREDES



CARRERA DE TCNICO EN SISTEMAS DIGITALES


CONCLUSIONES

D
7
A
0
D
7
+
5

V
D
0
<
D
o
c
>
<
R
e
v
C
o
d
e
>
<
T
i
t
l
e
>
A
4
1
1
T
i
t
l
e
S
i
z
e
D
o
c
u
m
e
n
t

N
u
m
b
e
r
R
e
v
D
a
t
e
:
S
h
e
e
t
o
f
R1
K
U
1
2
8
1
6
8 7 6 5 4 3 2 1 2
3
2
2
1
9
1
8
2
0
2
1
9
1
0
1
1
1
3
1
4
1
5
1
6
1
7
A
0
A
1
A
2
A
3
A
4
A
5
A
6
A
7
A
8
A
9
A
1
0
C
E
O
E
W
E
D
0
D
1
D
2
D
3
D
4
D
5
D
6
D
7
7
4
L
S
2
4
4
-
-
>
2
0
=
V
c
c

;

1
0
=
G
N
D
2
8
1
6
-
-
-
-
-
-
-
-
>
2
4
=
V
c
c

;

1
2
=
G
N
D
7
4
L
S
0
4
-
-
-
-
>
1
4
=
V
c
c
;




7
=
G
N
D
7
4
L
S
3
9
3
-
-
-
>
1
4
=
V
c
c
;



7
=
G
N
D
N
E
5
5
5
-
-
-
-
-
>



8
=
V
c
c
;



1
=
G
N
D
D
I
R
E
C
C
I

N
S
W

P
U
S
H
B
U
T
T
O
N
R3
3
0
+
5

V
U
5
N
E
5
5
5
25
376
4
T
R
C
V
Q
D
I
S
T
H
R
R
R3
3
0
R3
3
0
P
R
O
G
R
A
M
A
R
S
W

P
U
S
H
B
U
T
T
O
N
+
5

V
D
0
U
2
7
4
L
S
2
4
4
2468
1
1
1
3
1
5
1
71
1
9
1
8
1
6
1
4
1
2
9753
1
A
1
1
A
2
1
A
3
1
A
4
2
A
1
2
A
2
2
A
3
2
A
4
1
G
2
G
1
Y
1
1
Y
2
1
Y
3
1
Y
4
2
Y
1
2
Y
2
2
Y
3
2
Y
4
+
5

V
C
1
0
.
1

m
i
c
r
o
F
C
2
2
2
0

m
i
c
r
o
F
U
4
A
7
4
L
S
0
4
1
2
R3
3
0
R3
3
0
A
3
S
1S
W

D
I
P
-
8
1
2
3
4
5
6
7
8
1 6
1 5
1 4
1 3
1 2
1 1
1 0
9
U
3
A
7
4
L
S
3
9
3
1 2
3 4 5 6
A
C
L
R
Q
A
Q
B
Q
C
Q
D
+
5

V
P
r
o
g
r
a
m
a
d
o
r

d
e

E
E
P
R
O
M

Potrebbero piacerti anche