Sei sulla pagina 1di 15

UNIVERSIDADE FEDERAL DO CEAR

CENTRO DE TECNOLOGIA
DEPARTAMENTO DE ENGENHARIA ELTRICA
CIRCUITOS ELTRICOS II







PRTICA N 8:
COMPENSAO DE REATIVOS














Danilo Estevam Coelho - 335411
Filipe Ribeiro Parente Garcia - 347881
Gabriel Costa L. Monteiro Vieira - 337891
Fortaleza, 13 Maio de 2014.
!"#$%&'

!" !#$%&'()*&"""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""+,
!!" ./$0%!/1 ($!1!2/'&""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""+,
!!!" &340$!5&6""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""+,
!5" !#$%&'()*& $07%!8/"""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""+9
5" :%&80'!.0#$&; %06(1$/'&6 0 '!68(66*&""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""+<
5!" =(06$>06"""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""?,
5!!" 8&#81(6*&""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""""?@
5!! "%0A0%B#8!/ 3!31!&C%DA!8/""""""""""""""""""""""""""""""""" """"""""""""""""""""""""""""""""""""""""""""""""""""""?@

OBJETIVOS
Determinar a potncia complexa de cargas tipicamente indutivas e capacitivas;
Realizar compensao de reativos.
MATERIAL UTILIZADO
Variac 0-240V
Banco de Resistores Mod. 111A432
Valor Nominal 125 10%
Tenso de Alimentao 80V
Banco de Indutores Mod. 111A434
Valor Nominal 1,47H 10%
Tenso de Alimentao 220V
Banco de Capacitores Mod. 111A433
Valor Nominal 9,22 10%
Tenso de Alimentao 220V
Voltmetro CA 0 - 250V
Ampermetro CA
Wattmetro
INTRODUO TERICA
Com o intuito de minimizar os efeitos de reativos capacitivos ou indutivos em
um sistema eltrico, introduz-se no circuito considerado um componente que compense
a potncia reativa, assim aumentando o fator de potncia. Para um reativo indutivo,
inclui-se um componente capacitivo e vice-versa. Essa tcnica chamada de
Compensao de Reativos.
A causa do baixo fator de potncia est ligada principalmente a caracterstica
fsica dos circuitos magnticos, que possuem natureza indutiva, como, por exemplo, os
motores de induo em geral, transformadores, reatores para lmpadas fluorescentes,
lmpadas de descarga, fornos de induo, entre outros. Por isso, o mtodo mais usual de
compensao por meio de banco de capacitores em paralelo com essa carga. Esse
mtodo, porm, nem sempre a melhor soluo. preciso detectar a origem do baixo
fator de potncia para, ento, determinar a melhor soluo. Motores funcionando a
vazio, por exemplo, causam um baixo fator de potncia, sendo a soluo para esse caso
apenas uma elevao da carga para um valor prximo ao nominal.
Para a compensao dos reativos, preciso considerar a potncia complexa do
circuito. A potncia total do sistema dada pela soma das potncias individuais de cada
componente. Assim, para diminuir a potncia reativa gerada pelo indutor, tem-se que
encontrar uma potncia reativa capacitiva que, somada com a indutiva, d o fator de
potncia desejado. Assim:
= + .
(potncia para um circito RL)
= .
(potncia para o banco de capacitores)
= + = + ( )
(potncia resultante da compensao de reativos)

[1]
[2]
[3]
Logo, o fator de potncia dado por:
=
+ ( )

Assim, pode-se ver que quanto menor for (Q
L
Q
C
), maior ser o fator de
potncia do circuito. Graficamente, pode-se ver a compensao da seguinte forma:

Figura 01 Potncia complexa total para uma compensao de reativos com banco de
capacitores.
possvel ver que o mdulo da potncia total (S
T
) menor do que a potncia
original do circuito, sem o banco capacitivo (S
L
). Logo, para uma mesma tenso de
alimentao a corrente menor para o sistema com maior fator de potncia e,
consequentemente, as perdas por efeitos Joule nas linhas de alimentao sero
reduzidas.






Fonte: Nilsson, James W., Reidel, Susan A., Circuitos Eltricos, LTC, 6a Edio, 2003
[4]
PROCEDIMENTO, RESULTADOS E DISCUSSO
O circuito proposto para a prtica est ilustrado a seguir:

Figura 02 Circuito analisado em prtica.
Inicialmente, montou-se o circuito da Figura 1 com o banco capacitivo
desabilitado. Fizeram-se os clculos necessrios para encontrar os valores tericos que
preenchessem as tabelas necessrias, de modo a poder comparar os resultados obtidos.
1) Como se considerou um banco de resistores com 6 resistores em paralelo e 9
indutores em paralelo, sendo estes dois arranjos em srie um com o outro, obteve-se
que:
1
=
1
125
+
1
125
+
1
125
+
1
125
+
1
125
+
1
125
=
6
125

=
125
6
= 20,83
1
=
1
1,47
9 =
1,47
9
= 0,163
Sabe-se que = = 2 = 2 60 0,163 = 61,45
Da, = + = 20,83 + 61,45 = 20,83 + 61,45
,
,
=
64,88 <71 ,27
Fonte: Relatrio de Prticas de Circuitos Eltricos
=>
<
Assim, como = e = 80<0 , ento:
=
80<0
64,88<71 ,27
= 1,23< 71,27
Nota-se que a corrente est atrasada em relao tenso de entrada, o que j era
esperado, devido s caractersticas indutivas do circuito.
Como | | = |
*
| = | 800 1,2371 ,27 | = | 98,64<71 ,27 | , ento | | =
98,64 .
Da:
= 98,64 ( 71,27 ) = 31,68
= 98,64 ( 71,27 ) = 93,42
FP = cos( 71,27 ) = 0,321 atrasado
(j que a corrente est atrasada em relao tenso).

= + = 31,68 + 93,42
De posse dos valores tericos obtidos, montou-se a tabela abaixo:
TABELA 1 - Dados tericos relativos ao item 1.
Condio
de carga
V (V) It (A) |SL| PL FPatras QL (var) SL = PL + jQL
(VA)
6R + 9L 80 1,23 98,64 31,68 0,321 93,42 31,68 + j93,42

Utilizando-se os equipamentos disponveis na bancada do laboratrio, mediu-se os
mesmos valores calculados anteriormente.
Fonte: Tabela Feita Pelos Alunos da Bancada.
Com os dados obtidos atravs das medies realizadas, montou-se a tabela a
seguir:
TABELA 2 - Dados medidos relativos ao item 1.
Condio
de carga
V (V) It (A) |SL| PL FPatras QL (var) SL = PL + jQL
(VA)
6R + 9L 80 0,92 73,6 25 0,34 69,22 25 + j69,22


2) A seguir, efetuou-se os clculos para a situao em que = 0,9 atrasado, o que
feito com acrscimo de capacitores:
Como =
| |
= , ento 0,9 = . Logo: = ( 0,9) = 25,84 . E,
como a potncia til no muda, j que os capacitores s alteram a potncia reativa (e,
portanto, a potncia complexa e aparente), ento: = 25 . Da:
| | = =
25
0,9
= 27,78
Tem-se que = = 25 ( 25,84 ) = 12,11
Logo: = 25 + 12,11.
Como se conhece o valor de e

, tem-se que:
| | = 69,22 12,11 = 57,11
Essa variao na potncia reativa deve-se ao acrscimo de capacitores, logo:
=

= =
80
= 78,08 = 112,1
Mas, = = . Da:
Fonte: Tabela Feita Pelos Alunos da Bancada.
1
2 60
= 112,1 = 2,367 10 = 23,7
Esta , portanto, a capacitncia que se deve acrescentar para corrigir o fator de potncia.
Com os valores calculados obtidos, registrou-os na tabela a seguir:

TABELA 3 Valores calculados para a capacitncia C e a potncia complexa total S
T

do circuito para FP = 0,9 atrasado.
C (F) 23,67
ST = PT + jQT 25 + j12,11


3) O valor de capacitncia equivalente mais prximo consistiria em uma associao em
paralelo de: i) 2 capacitores em paralelo, ii) 2 capacitores em srie. Isso resultaria em
uma capacitncia equivalente de = 23,05 . No entanto, essa configurao
demasiadamente complexa para a preciso requerida, de modo que se optou por usar
apenas trs capacitores em paralelo, obtendo-se = 27,66 .
Assim: = = =
,
= 95,90 => X = j 95,90. Portanto:
| | =
| |
| |
=
,
= 66,74
Logo, = + ( ) = 25 + ( 69,22 66,74) = 25 + 2,48 =
25,12<5 ,66 . De modo que, = = cos( 5,66 ) = 0,99, que est acima do
esperado devido ao valor da capacitncia escolhido no ter sido o calculado.
Assim como no item 2, mediu-se os dados especificados pela tabela do novo
circuito, agora com elementos capacitivos em paralelo carga anterior.


Fonte: Tabela Feita Pelos Alunos da Bancada.
TABELA 4 - Dados medidos relativos ao item 3.
Condio de
carga
V (V) CEQ
(F)
It (A) PL |SL| FPatras SL = PL + jQL
(VA)
(6R + 9L)//CEQ 80 27,66 0,32 25 25,6 0,98 25 + j5,51
Percebeu-se que os valores obtidos foram prximos aos tericos calculados
previamente. Entretanto, devido grande diferena de capacitncia utilizada, o fator de
potncia tornou-se muito mais prximo de 1 que o proposto de 0,9.

4) Como = + ( ) = 80<0
*
, = 31,68 , = 93,42 e =
=
,
=
,
(j que n capacitores em paralelo de 9,22 resultam
em uma capacitncia equivalente de 9,22 10 .
Tem-se que = =
,
= 22,25 .
Disto:
25 + ( 69,22 22,25 ) = 80<0
*

=
25 + ( 69,22 22,25 )
80
< (
69,22 22,25
25
)
=
25 + ( 69,22 22,25 )
80
< (
69,22 22,25
25
)
Assim, fazendo n=1,2,...,9, tem-se os valores mostrados na tabela abaixo.
Tambm calculou-se a corrente no capacitor, considerando que = =

,
<
= 0,28 <90. Substituindo n (de 1 a 9) nessa expresso, obteve-se os valores
indicados na tabela que segue.
Fonte: Tabela Feita Pelos Alunos da Bancada.
Para o clculo da potncia aparente, usou-se que | | = + ( ) =
25 + ( 69,22 22,25 ) . Nesse caso, os resultados obtidos tambm foram dispostos
na tabela.
Como j explanado: = =
,
= 22,25 . Logo, pode-se obter os valores de
cada potncia reativa capacitiva, desde n=1 a n=9.

O fator de potncia tambm foi calculado, conforme segue: =
(
, ,
) . Para arctg(
, ,
) positivo, o fator de potncia
atrasado (nota-se que a corrente correspondente ao valor de n est atrasada em relao
tenso. Para arctg(
, ,
) negativo, o fator de potncia adiantado (nota-se que a
corrente correspondente ao valor de n est adiantada em relao tenso.

TABELA 5 - Dados tericos do item 4.
N
Cap
V
(V)
( ) ( ) ( ) | | ( )

( )
=
( )
FPT
1
80
0,66 0,28 25 53,21 22,25 25 + j46,97
0,47
atrasado
2 0,44 0,56 25 35,16 44,5 25 + j24,72
0,71
atrasado
3 0,31 0,83 25 25,12 66,75 25 + j2,47
0,99
atrasado
4 0,40 1,11 25 31,88 89 25 - j19,78
0,78
atrasado
5 0,61 1,39 25 48,90 111,25 25 - j42,03
0,51
adiantado
6 0,86 1,67 25 68,97 33,5 25 - j64,28
0,36
adiantado
7 1,12 1,95 25 90,07 155,75 25 - j86,53
0,28
adiantado
8 1,39 2,22 25 111,62 178 25 - j108,78
0,22
adiantado
9 1,67 2,50 25 133,39 200,25 25 - j131,03
0,19
adiantado
Fonte: Tabela Feita Pelos Alunos da Bancada.
Em laboratrio, mediu-se os valores representados pelos parmetros da tabela
acima. Com os dados obtidos, montou-se a tabela a seguir:

TABELA 6 - Dados medidos relativos do item 4.
N
Cap
V
(V)
( ) ( ) ( ) | | ( )

( )
=
( )
FPT
1
80
0,65 0,2 25 52 23,62 25 + j45,6
0,48
atrasado
2 0,45 0,6 25 36 43,32 25 + j25,9
0,69
atrasado
3 0,32 0,92 25 25,6 63,71 25 + j5,51
0,98
atrasado
4 0,52 1,2 25 41,6 102,47 25 j33,25
0,6
atrasado
5 0,72 1,5 25 57,6 121,11 25 j51,89
0,44
adiantado
6 1,00 1,8 25 80 145,21 25 j76,0
0,31
adiantado
7 1,30 2,1 25 104 170,17 25 j100,95
0,24
adiantado
8 1,60 2,4 25 128 194,75 25 j125,53
0,19
adiantado
9 1,90 2,7 25 152 219,15 25 j149,93
0,16
adiantado

Em suma, os valores medidos foram prximos aos tericos calculados. As
variaes, entretanto, podem ser justificadas pela tolerncia dos componentes utilizados
em prtica, assim como justificadas pelo envelhecimento destas, que pode ter alterado o
valor destas.
Uma dificuldade em relao s medies pde ser dada ao fundo de escala
exagerado do ampermetro utilizado para medir a corrente nos capacitores, o que pode
ter prejudicado a preciso dos valores obtidos.

Fonte: Tabela Feita Pelos Alunos da Bancada.
QUESTES
1. Explicar segundo os valores obtidos na Tabela 6 o que acontece com a corrente
total do circuito IT e com a corrente no capacitor IC ao serem introduzidos os
capacitores em paralelo com a carga tipicamente indutiva.
Resposta: Ao adicionar-se capacitores, inicialmente, como a carga tipicamente
indutiva, a corrente total diminuir devido correo do fator de potncia, pois toda a
componente reativa da potncia complexa do circuito est sendo diminuda, enquanto a
potncia real permanece constante.
Entretanto, aps adicionar um nmero demasiado de capacitncia, o circuito
passa ento a possuir caractersticas capacitivas, pois a potncia reativa do circuito
torna-se capacitiva, e sua corrente total torna-se adiantada da tenso de entrada, e
portanto, o mdulo da corrente total torna-se a aumentar.
A corrente nos capacitores, entretanto, caracteristicamente crescente, visto que
esta pode ser calculada pela diviso da tenso de entrada (constante) pela reatncia
capacitiva, que inversamente proporcional capacitncia. Logo, quanto maior a
capacitncia utilizada, menor ser a reatncia, e, portanto, maior ser o mdulo da
corrente que conduzida pelos capacitores.

2. Analisar o que acontece com as potncias aparente S e ativa P durante a
compensao. Comentar se houve diferena entre as potncias ativa PT e PL.
Resposta: Com a adio de capacitores, a potncia aparente do circuito, inicialmente,
diminui, devido correo do fator de potncia, pois a potncia aparente tender a se
aproximar do valor da potncia real ou ativa P. Mas, como explicado anteriormente, o
nmero em excesso de capacitores diminuir o fator de potncia, causando um aumento
da potncia aparente.
Como a adio de capacitores foi feita em paralelo em relao carga de
caracterstica indutiva, a corrente que passa pelo ramo da carga original constante,
logo, a potncia real tender a ser a mesma, a menos que os capacitores apresentem
componentes resistivos pelo fato de no serem ideais. Entretanto, no foi possvel medir
alteraes na potncia real nesta prtica.

3. Analisar o comportamento da potncia complexa ST e do fator de potncia total
FPT do circuito. O fator de potncia da carga tipicamente indutiva sofre alterao
durante a compensao? Por qu?
Resposta: medida que adiciona-se capacitores, inicialmente, o fator de potncia,
devido caracterstica indutiva da carga, era atrasado, e portanto, quanto maior a
capacitncia adicionada, o fator de potncia tenderia a se tornar unitrio. medida em
que o fator de potncia aumenta, a componente reativa da potncia complexa S
T

diminui.
Com a adio de capacitores em excesso, o fator de potncia total do circuito,
antes atrasado, torna-se adiantado, diminuindo seu valor em mdulo. Assim, a
componente reativa da potncia complexa torna-se negativa, indicando que o circuito
tornou-se tipicamente capacitivo.
Se considerar-se somente o ramo onde est localizado a carga tipicamente
indutiva, ignorando os capacitores, no h alterao do fator de potncia neste com a
adio de novos capacitores, pois estes esto postos em paralelo em relao ao ramo,
no alterando, portanto, a corrente que passa pelo ramo da carga tipicamente indutiva.
CONCLUSO
Nesta prtica, foi possvel fazer a determinao da potncia complexa dos
circuitos dados. Observou-se o efeito do acrscimo de capacitores ao circuito e conclui-
se que estes, por agir em oposio ao indutor, podem ser utilizados para alterar o fator
de potncia. A isto denominou-se compensao de reativos, justamente porque se
observou que medida que se acrescenta capacitores o efeito reativo indutivo vai
diminuindo, at que se equilibre com o efeito reativo capacitivo. Contudo, o contnuo
acrscimo de capacitores pode levar a uma situao indesejvel, que o excedente de
reatncia capacitiva. Isso faz com que a corrente do circuito, que inicialmente diminua
com a compensao de reativos, torne a aumentar, o que no interessante. Viu-se
tambm que os resultados encontrados experimentalmente estavam, em sua maioria,
dentro do esperado, sendo bem prximos dos valores encontrados teoricamente, quando
se considera a margem de erro aceitvel. No entanto, devido ao fundo de escala
inadequado em algumas situaes, percebeu-se o quo difcil pode se tornar uma
medio e mesmo ineficiente. Isso contribuiu para que houvesse certas discrepncias de
valores.
Foi possvel tambm determinar o fator de potncia das cargas monofsicas para
cada configurao dada e compar-las.
Por fim, pode-se concluir que, no geral, a prtica atingiu os resultados esperados.

REFERNCIA BIBLIOGRFICA

Nilsson, James W., Reidel, Susan A., Circuitos Eltricos, LTC, 6 Edio, 2003

Potrebbero piacerti anche