Sei sulla pagina 1di 15

Pgina 1

NDICE GENERAL

1. Introduccin.2

2. Objetivos ......3

3. Fundamento Terico..4

3.1 Multiplexor....4

4. Materiales y equipo.... 8

5. Procedimiento.. 9

5.1 Experiencia 1: Sin Multiplexor.......10
5.2 Experiencia 2: Utilizando Multiplexor..

5.2.1 Rectificador de media onda..
5.2.2 Rectificador de onda completa

6. Resultados y discusiones..
7. Conclusiones..
8. Bibliografa..











Pgina 2

CAPTULO 1

INTRODUCCIN

El presente informe se refiere al tema de los Multiplexores, que se puede definir
como un circuito combinacional que selecciona informacin binaria de una de
muchas lneas de entrada para dirigirla a una sola lnea de salida. Daremos a
conocer un resumen de lo visto en el laboratorio.
Finalmente veremos alguna informacin detallada sobre los demultiplexores.


















Pgina 3

CAPTULO 2

OBJETIVOS

2.1 Conocer y aplicar los multiplexores y demultiplexores para el manejo
de la informacin y generacin de funciones lgicas.





















Pgina 4

B
Tabla 1 Tabla de verdad del Semisumador
AB
CAPTULO 3

FUNDAMENTO TERICO

4.1 Multiplexor

Multiplexar significa transmitir una gran cantidad de unidades de
informacin por un nmero pequeo de canales o lneas.



Un multiplexor se llama tambin un selector de datos, ya que selecciona
una de muchas entradas y gua la informacin binaria a la lnea de salida.


La tabla 1 muestra la tabla de verdad de un semisumador:
-







Los mapas de Karnaught son:

Para el Acarreo:

In Out
A B Acarreo
0 0 0 0
0 1 0 1
1 0 0 1
1 1 1 0


0

1

0


Pgina 5

AB
B







Acarreo = AB

Para :





= AB + AB
= A B


El diseo de un semisumador es:













1
1


0

1

0
1

1
1
A
A
Figura 1 - Diseo de un Semisumador

Pgina 6

BCin
AB
AB
BCin







5.2.1. Mapas de Karnaught

Para Cout:










Cout = AC + BC + AB







Para :








= ABC + ABC + ABC + ABC


00

01

11

10

0
1

1
1 1 1


00

01

11

10

0
1 1

1
1 1
A
A

Pgina 7

= A (BC + BC) + A (BC + BC)

= A (B C) + A (B C)

= A B C


5.2.2. Diseo





























Figura 2 Diseo de un sumador completo de 1 bit
Cout


Pgina 8







CAPTULO 4

MATERIALES Y EQUIPO

1 Protoboard.
1 Regulador de tensin 5V - LM7805.
1 Circuito Integrado TTL 7483, 7447, 7486.
1 Display nodo Comn.
1 m. de cable PAR telefnico o cable UTP.
1 Manual TTL/CMOS.
1 Diodo LED rojo.
3 Dip swith de 4p.
2 Resistencias de 330 .
9 Resistencias de 1K











Pgina 9

Tabla 2 Tabla de verdad de 4 componentes






CAPTULO 5

PROCEDIMIENTO

Generacin de funciones lgicas:
5.1 Experiencia N01: Sin multiplexor

Implementamos el circuito con la siguiente funcin:



5.1.1. Tabla de la Verdad



A B C D S
0 0 0 0 0 1
1 0 0 0 1 0
2 0 0 1 0 1
3 0 0 1 1 0
4 0 1 0 0 1
5 0 1 0 1 1
6 0 1 1 0 1
7 0 1 1 1 0
8 1 0 0 0 0
9 1 0 0 1 0
10 1 0 1 0 1
f
m
= { 0, 2, 4, 5, 6, 10, 13 }

Pgina 10























5.1.2. Simplificar

i. Mapas de Karnaugh












ii. Componentes: Diseo


11 1 0 1 1 0
12 1 1 0 0 0
13 1 1 0 1 1
14 1 1 1 0 0
15 1 1 1 1 0

Pgina 11







5.1.3. Implementacin

















5.2 Experiencia N02: Utilizando multiplexor

Implementamos el circuito utilizando un multiplexor de 4x1, con la siguiente
funcin:




5.2.1. Tabla de verdad






f
m
= { 0, 2, 4, 5, 6, 10 }

Pgina 12
















CAPTULO 6
RESULTADOS Y DISCUSIONES

Diseo de un Multiplicador







Pgina 13















CAPTULO 7

CONCLUSIONES


Conocer y aplicar los multiplexores y demultiplexores para el manejo de la
informacin y generacin de funciones lgicas.





Pgina 14















BIBLIOGRAFA










Pgina 15

Potrebbero piacerti anche