Sei sulla pagina 1di 2

Electrnica Digital

1 curso de Ingeniero Tcnico Industrial. Esp. Electrnica Industrial

Convocatoria de Febrero (30-01-2007)

1 (1.5 puntos).- Partiendo de un cdigo Gray de 3 bits, realizar las siguientes tareas: a) Generar un cdigo de Hamming. (1 punto) b) Indicar el modo en que se chequearan las combinaciones en dicho cdigo. Aplicar el procedimiento sobre cuatro combinaciones (dos correctas y dos errneas) y comentar los resultados obtenidos. (0.5 puntos) 2 (6 puntos).- Dado el circuito de la figura:

X
Y

S
Z

c) Realizar un anlisis estacionario del mismo, representando la expresin de la funcin y su tabla de verdad con el siguiente orden en las variables: XYZW. (1 punto) d) Realizar un anlisis transitorio del mismo, indicando todos los posibles azares (tanto estticos como dinmicos), determinando el camino crtico (para el que se indicarn cules son las combinaciones de entrada que lo siguen) y calculando la duracin mxima del rgimen transitorio. (2 puntos) Nota: Los retardos de las diferentes puertas son los siguientes: TNOT = 6 ns, TAND = 8 ns, TOR = 8 ns, TNAND = 10 ns. e) A partir de la tabla de verdad del apartado c, representar la expresin cannica conjuntiva de la funcin F en forma numrica y a partir de ella obtener una implementacin mnima SSI de S libre de azares, representando el diagrama lgico correspondiente. (1 punto) f) Representar un circuito con la misma funcionalidad que S que conste nicamente de puertas NAND. (0.5 puntos) g) Representar un circuito con la misma funcionalidad que S que conste nicamente de puertas NOR. (0.5 puntos) h) Implementar un circuito con la misma funcionalidad que S usando decodificadores con un tamao mximo de ocho salidas (activas a nivel alto) y puertas lgicas de 4 entradas como mximo. (0.5 puntos) i) Implementar un circuito con la misma funcionalidad que S en tecnologa NMOS. (0.5 puntos)

3 (2.5 puntos).- Un circuito recibe combinaciones expresadas en cdigo Biquinario, procedentes de un sistema de transmisin en el que la posibilidad de que se produzcan errores en ms de un bit de una combinacin se considera nula. Cuando la combinacin recibida sea correcta, se deber visualizar en un display de siete segmentos el valor decimal correspondiente. Por el contrario, si es errnea el display deber permanecer apagado. j) Empleando una PLA y sin simplificar las funciones, implementar un circuito que convierta el cdigo de entrada a BCD natural, representando el diagrama lgico y la estructura interna del circuito una vez programada. (1 punto) k) Representar mediante un diagrama de bloques la estructura de un sistema MSI que reciba tanto el cdigo de entrada como la salida del circuito anterior y realice las operaciones necesarias para que el funcionamiento del sistema sea el descrito anteriormente. (0.5 puntos) l) Haciendo uso de los circuitos MSI y SSI necesarios, obtener el diagrama lgico de un sistema que se corresponda con el diagrama de bloques del apartado anterior. (1 punto)

Potrebbero piacerti anche