Sei sulla pagina 1di 13

Diseo de un amplificador multietapas con TBJ

Para explicar el diseo de un amplificador multietapas de audio, se plantear un problema: Se desea amplificar la seal de salida de auriculares de un discman para excitar parlantes. Para ello se usar un pre-amplificador de audio, el que excitar una etapa amplificadora de potencia. Se solicita el diseo de la etapa preamplificadora, la que deber tener las siguientes caractersticas: Amplitud de la seal de entrada 5 !m" #anancia de tensi$n A% & ' (mpedancia de entrada )in & 5 * (mpedancia de salida )out+ 5 ,recuencia de corte inferor f-. / 01 ,recuencia de corte superior f023 *01 Resolucin Como se necesita una ganancia mayor a 100, seguramente se necesitar ms de una etapa para lograrlo, puesto que los amplificadores de ganancia grande son inestables. Por este moti o, se debe pensar en colocar dos etapas id!nticas en cascada para lograr que la ganancia total sea mayor a 100, como lo solicitado, y una tercera etapa cuya impedancia de salida sea c"ica. #ntonces, el diagrama de bloques total ser:

Eleccin de la fuente de alimentacin Para comen$ar con el diseo se elegir el alor de la tensi%n de la fuente de alimentaci%n, con el siguiente criterio: Como la seal que excitar el amplificador es de &0m' y se solicita que la ganancia sea de 100, entonces el alor de pico de la seal de salida ser: ( 100 x&0 10 [" ] = & ["

])

*a tensi%n sinusoidal de salida, se desarrollar alrededor del punto de polari$aci%n 'C#, el l+mite superior estar dado por el alor de 'CC y el l+mite inferior por la tensi%n de saturaci%n de colector , emisor 'C# -./. #sto se puede obser ar en la figura de aba0o:

#n base a lo arriba descrito, entonces la tensi%n de fuente deber ser mayor o igual que el doble de la tensi%n de pico. 1 sea :
"44 2 3 x& [" ] 2 10 ["

Por lo tanto se adopta:

"44 = 13 [" ]

Clculos
Clculo de la primera etapa . continuaci%n se elige una configuraci%n de amplificador. -e propone:

#sta configuraci%n es elegida por sus conocidas caracter+sticas de estabilidad y linealidad. *as caracter+sticas principales de esta configuraci%n son: 4anancia c"ica e impedancia de entrada y de salida grande.

Para comen$ar el diseo de la etapa amplificadora propuesta, se elegir el elemento acti o. Para ello se tendr en cuenta el rango de frecuencia en el que debe traba0ar. #n base a ello se elige el 5C&675, cuyos parmetros son: 89 "fe 9 ((0, "ie 9 (300, "re 9 0) 1:"oe9 0. . continuaci%n se adoptar: ';C 9 <='>) para garanti$ar mxima excursi%n de salida ?C 9 & =m.>) ya que ?C mx 9 300=m.> seg@n "o0as de dato Con estos dos alores se calcula 53 :
5( = "5 ( = 1.3 * (4

Clculo de la ganancia de la primera etapa Como se solicita que la ganancia total del preAamplificador es de 100 y se conoce que el tipo de configuraci%n elegida es muy estable pero su ganancia no es muy grande, entonces, se deber poner dos etapas id!nticas en cascada, para que ganen como m+nimo 100 entre ambas. Por lo tanto cada una de ellas, debe ganar como m+nimo 10 eces o 30d5. -e calcula la ganancia de esta etapa. Para ello se dibu0a el modelo para pequeas seales:

#n !l se puede er que:

. continuaci%n se plantea la malla externa:

Como: ( p 53 = "67 + ( 4 56 reempla$ando por el alor de (p, se obtiene:


53 B 7&70 , por lo tanto adopto 53 = C300

;eempla$ando en D3E se obtiene: 51 = C3000

#sta etapa debe excitar a otra etapa id!ntica por lo tanto el modelo es:

Como se obser a, la impedancia de entrada de la segunda etapa es la carga de la primera y por lo tanto influir en el clculo de la ganancia de la primera etapa, ya que se pone en paralelo con la resistencia que est en colector ;(. .l reali$ar el modelo "+brido de la primera etapa cargada, este queda:

Por esto, es imprescindible calcular la impedancia de entrada de la segunda etapa, pero como la primera y la segunda etapas son id!nticas: Fi19 Fi3. Gel modelo "+brido:

)i =

i D 5 :: 5 ::D 8 + D1 + 8 E 5 "s EE 3 ie fe 6 is = s 1 is
)i = &C00

;eempla$ando por los alores correspondientes, se obtiene:

Como se di0o, esta impedancia, se pone en paralelo con ;( y la ganancia de la primera etapa queda: 5 :: ) i A" = ( 56 .l reali$ar los clculos: A" = H.H Clculo de la segunda etapa *a segunda etapa, ser excitada por la salida de la primera etapa. . esta, no es necesario calcularla ya que ser id!ntica a la primera, pero la ganancia ser distinta por que la carga de esta etapa es distinta, a ello se ol er luego de disear la tercera etapa. Clculo de la tercera etapa

*a tercera etapa debe proporcionar una impedancia de salida ba0a, su ganancia no es importante ya que el requisito de ganancia ser cumplido por la primera y la segunda etapa. Por esto se elige la siguiente configuraci%n:

Para el diseo de esta etapa, se traba0ar con el mismo elemento acti o que en las anteriores. -e adopta: 'C# 9 <='> ?C 9& =m.>
59 9 1300

-e plantea una malla:

"5 < = " 67 + "5 C = 0.C + < = <.C[" ]

Como las corrientes de colector son iguales en las tres etapas, las corrientes de polari$aci%n tambi!n los sern:
5< =
5 &=

"5 < (p

= 66 *

"44 " 5 < = (& * (p

Ina e$ calculados los componentes del circuito es necesario calcular la impedancia de entrada, para recalcular la ganancia de la etapa 3, y la impedancia de salida a fin de erificar lo solicitado. Para el clculo de la ganancia de tensi%n y de la impedancia de entrada, se reali$a el modelo del circuito:

Clculo de la impedancia de salida: Para ello, se coloca un generador '1 en la salida, de amplitud conocida y se cortocircuita la entrada ya que en ese nodo "ab+a un generador de tensi%n.

Por lo tanto se erifica lo solicitado en el enunciado Clculo de la ganancia total: Con el alor de la impedancia de entrada de la tercera etapa se calcula la ganancia de la etapa 3. -e recuerda que este es caso es id!ntico al planteado para el clculo de la ganancia de la etapa 1.
A" 3 = 5( :: ) i ( 56

A" 3 = 11

Por lo tanto la ganancia total del preAamplificador ser:


A" = A" 1 . A" 3 . A" ( = 107.H = 60.C6d6

-e obser a que se cumple con el requisito de ganancia. Clculo de los capacitores de desacople Para el capacitor de entrada el circuito que se e es:

Cs y Fi1 configuran un filtro pasa alto, que la seal senoidal "s debe pasar. *a caracter+stica aproximada de este filtro es:

Como se di0o, "S es una seal senoidal cuyas frecuencias estn comprendidas entre 30 J$ y (0 KJ$. Gebido a la respuesta del filtro las frecuencias altas no tendrn problema en sobrepasarlo, pero las ba0as s+. Por ende, se debe disear el filtro para que la m+nima frecuencia pase, o sea:

#l capacitor de desacople, ubicado entre las etapas 1 y 3 ser de id!ntico alor al ya calculado, por que Fi19 Fi3. #l capacitor de desacople ubicado entre las etapas 3 y ( tambi!n ser igual. Con esto concluye el diseo del preamplificador. #l circuito total queda:

2.2.- 7xcite el circuito con una seal senoidal "s : . 5 !"; < frecuencia de ' *01. =btenga la cur%a A" %s f. "erifique el rango de frecuencia en el que el amplificador puede operar. .l reali$ar el barrido en frecuencia del preAamplificador se obtienen los siguientes grficos:

#n el grfico de amplitud se obser a que: L *a ganancia es de 60 d5 en la $ona de planicie L *os puntos de media potencia DA(d5E estn en aproximadamente en &J$ y 3MJ$, los que determinan el anc"o de banda. Gentro de este rango no existir distorsi%n de frecuencia.

#n el grfico de fase, se obser a que la fase es de (<0N, en el inter alo de 60 J$ a 600 KJ$.

Ouienes determinan el anc"o de banda son principalmente los capacitores de desacople y el elemento acti o. Para anali$ar la influencia de los capacitores se cambiarn en el circuito por otros de menor alor. -i se cambia el capacitor de entrada por uno de alor 1PQ, se obtiene:

#n el grfico de ganancia se obser a que la frecuencia de corte inferior aument% a (0J$, mientras que la de corte superior se mantiene en 3 MJ$. #n el grfico de fase se e que la fase es de (<0N desde los (00J$ "asta los 600 KJ$ aproximadamente. #n ambos grficos la ariaci%n se dio en las frecuencias inferiores. -i se reali$a una ariaci%n de este capacitor desde 0.1PQ a 10PQ, se obtiene:

-e nota en el grfico de ganancia que cuanto menor es el capacitor de entrada mayor es la frecuencia de corte inferior, mientras que la frecuencia de corte superior no sufre modificaciones puesto que !sta es fi0ada por el elemento acti o. -i se cambia adems los otros dos capacitores, de acople, por 1PQ, y se mantiene el de entrada en 10PQ, se obtiene:

-e obser a que el alor de estos, influye de la misma manera que el capacitor de entrada, aumentando el alor de la frecuencia de corte superior y por lo tanto disminuyendo el anc"o de banda. 2.3.- 4alcule < mida los %alores de )in < )o. *os clculos de impedancia de entrada y de salida se reali$aron en los puntos anteriores. *os alores calculados fueron:

)i = &C00 y

) o = H.C

-i se reali$a un grfico de la impedancia de entrada en funci%n de la frecuencia, se logra:

*oas alores obtenidos son pr%ximos a los calculados. -i se cambian los capacitores por otros de alor 1PQ, la grfica cambia de la siguiente manera:

Gonde se e, que la impedancia cambi% en el rango de las frecuencias ba0as. #n cuanto a la impedancia de salida, el grfico es:

-e obser a que efecti amente esta es pequea, del orden de los H, seg@n lo medido y en concordancia con lo calculado.

Potrebbero piacerti anche