Sei sulla pagina 1di 17

Lista de Exerccios de Arquitetura de Computadores

1. Considere as informaes abaixo, sobre a Arquitetura de Von Neumann: I. Dados e instrues so colocadas em mem rias de leitura e escrita diferentes II. III. A execuo de instrues ocorre, !ia de re"ra, de modo seq#encial $ conte%do da mem ria & acessado sem're 'ela sua 'osio, inde'endentemente do ti'o de dado nela encontrado

(sto corretas as informaes: a. I, II e III b. I e II c. II e III d. I e III ). *obre a or"ani+ao interna da C,-, & correto afirmar que: a. As o'eraes aritm&ticas so reali+adas diretamente 'ela -nidade de Controle b. .odos os re"istradores da C,- so !is/!eis ao usu0rio c. $ re"istrador ,C cont&m o endereo da instruo a ser buscada d. $ re"istrador 1A2 cont&m uma 'ala!ra de dados a ser escrita na mem ria ou a 'ala!ra mais recentemente lida 3. Analise as se"uintes informaes acerca dos modos de endereamento: I. II. $ modo de endereamento direto & aquele no qual o o'erando se encontra 'resente na instruo $ modo de endereamento indireto 'ermite um es'ao de endereamento maior, quando com'arado ao modo de endereamento direto $ modo de endereamento 4 'il5a &, na !erdade, uma es'eciali+ao do modo de endereamento indireto !ia re"istrador

III.

*o !erdadeiras as informaes: a. b. c. d. I, II e III I e II II e III I e III

). (x'lique "raficamente como funcionam as tr6s modalidades de endereamento 'or deslocamento 3. Descre!a "raficamente os conceitos de ,27 e ,8* IND(9A:;$ <. 1ostre, atra!&s de esboo "r0fico, que quanto mais est0"ios conti!er um 'i'eline ideali+ado, maior ser0 o n%mero de instrues executadas no final de um 'er/odo. Considere 'ara tal uma seq#6ncia de < slots de tem'o, um caso inicial sem a adoo de 'i'eline e 'i'elines de ), 3 e < est0"ios. =. $ 'i'eline referente 4 questo anterior & um 'i'eline ideali+ado. Cite dois moti!os 'elos quais, na 'r0tica, no se obt&m o resultado ilustrado na questo anterior >. Analise as informaes abaixo acerca das mem rias: I. II. III. -m exem'lo t/'ico de dis'ositi!o de mem ria que o'era se"undo o m&todo de acesso direto & a fita ma"n&tica $ m&todo de acesso aleat rio 'ossui esse nome ao 'ermitir um tem'o de acesso aleat rio Considerando?se uma mesma ca'acidade de arma+enamento, o disco r/"ido 'ossui um custo 'or bit su'erior ao de um dis'ositi!o de mem ria semicondutor

(sto corretas as informaes: a. b. c. d. I e II II II e III Nen5uma das informaes est0 correta

). Ainda sobre mem rias, & correto afirmar que: a. $ estado de uma mem ria *2A1 & mantido diretamente com o aux/lio de ca'acitores

b. c.

$ conte%do de mem rias ((,2$1 & a'a"ado 'or ex'osio 4 radiao ultra!ioleta Volatilidade & uma caracter/stica associada 4 'erman6ncia ou no dos dados na aus6ncia de alimentao do dis'ositi!o de mem ria 1em rias D2A1 so ti'icamente mais r0'idas do que mem rias *2A1

d.

3. Dese@a?se construir um dis'ositi!o de mem ria baseado em tecnolo"ia de semicondutores. $s requisitos so: taman5o da 'ala!ra i"ual a 1 A e ca'acidade de arma+enamento i"ual a 1> A. (sboce dois 'ro@etos de construo 'ara este dis'ositi!o, considerando que: a. b. em um 'ro@eto, o arran@o f/sico das c&lulas de mem ria & i"ual ao arran@o l "ico das 'ala!ras, tal qual & 'ercebido 'elo 'rocessador no outro 'ro@eto, as c&lulas so dis'ostas fisicamente em matri+es quadradas, com metade dos bits do endereo selecionando uma lin5a da matri+ e a outra metade selecionando a coluna da matri+. Considere tamb&m a utili+ao de um circuito de multi'lexao externo 4 mem ria.

*u'ondo que cada um dos 'ro@etos fosse im'lementado em um c5i', que obser!aes 'oder/amos fa+er com relao 4 quantidade de 'inos de endereamento necess0rios em cada casoB <. (x'lique "raficamente a !anta"em, em termos de aumento na ca'acidade de arma+enamento, do arran@o de c&lulas de mem ria se"undo matri+es quadradas quando se insere um 'ino de endereo adicional. *u"esto: considere inicialmente o 'ro@eto de um dis'ositi!o de mem ria baseado em tecnolo"ia de semicondutores cu@os requisitos se@am: taman5o da 'ala!ra i"ual a x bits e ca'acidade de arma+enamento i"ual a < 'ala!ras. 2eali+e 'ro@etos considerando as alternati!as descritas na questo anterior. (m se"uida, insira um 'ino de endereo adicional em cada caso e !erifique o acr&scimo na ca'acidade de arma+enamento =. Considere uma D2A1 cu@os dados de!em ser re"enerados >< !e+es 'or milisse"undo. Cada o'erao de re"enerao requer 1=C nsD um ciclo de mem ria requer )=C ns. Eual & a 'orcenta"em do tem'o total de o'erao da mem ria que & consumida na re"enerao dos dadosB >. *u'on5a que uma 'ala!ra de dados de F bits arma+enada na mem ria ten5a conte%do 11CCCC1C. -sando o al"oritmo de Gammin", determine os bits de !erificao que seriam arma+enados na mem ria com essa 'ala!ra de dados.

H. $s bits de !erificao arma+enados com a 'ala!ra de F bits CC111CC1 so C111. *u'on5a que, quando a 'ala!ra & lida na mem ria, os bits de !erificao so calculados como 11C1. Eual & a 'ala!ra de dados que foi lida na mem riaB F. Euantos bits de !erificao so necess0rios se o c di"o de correo de erros de Gammin" for usado 'ara detectar erro em um %nico bit de 'ala!ras de 1.)C< bitsB I. Desen!ol!a um c di"o *(C 'ara uma 'ala!ra de dados de 1> bits. Jere o c di"o 'ara a 'ala!ra de dados C1C1CCCCCC111CC1. 1ostre que o c di"o identifica erros corretamente no quarto bit de dados. 1C.-ma mem ria cac5e associati!a 'or con@untos cont&m >< lin5as a"ru'adas em con@untos de quatro lin5as. A mem ria 'rinci'al cont&m <K blocos de 1)F 'ala!ras cada um. 1ostre o formato dos endereos da mem ria 'rinci'al. 11.,ara os endereos 5exadecimais da mem ria 'rinci'al 111111, >>>>>> e AAAAAA, mostre as se"uintes informaes, em formato 5exadecimal: a. $s !alores dos cam'os de r tulo, lin5a e 'ala!ra, 'ara uma mem ria cac5e com ma'eamento direto, usando o formato definido no exem'lo mostrado nos slides L*istemas de 1em riaL $s !alores dos cam'os de r tulo e 'ala!ra, 'ara uma mem ria cac5e associati!a, usando o formato definido no exem'lo mostrado nos slides L*istemas de 1em riaL $s !alores dos cam'os de r tulo, con@unto e 'ala!ra, 'ara uma mem ria cac5e associati!a 'or con@untos de duas lin5as, usando o formato definido no exem'lo mostrado nos slides L*istemas de 1em riaL

b.

c.

1).Considere um micro'rocessador de 3) bits, com uma mem ria cac5e interna 4 'astil5a de 1> KA, or"ani+ada com ma'eamento associati!o 'or con@untos de quatro lin5as. *u'on5a que o taman5o da lin5a da mem ria cac5e se@a de quatro 'ala!ras de 3) bits. Desen5e um dia"rama de blocos dessa mem ria cac5e, mostrando sua or"ani+ao e como os diferentes cam'os do endereo so usados 'ara determinar um acerto ou fal5a na mem ria cac5e. $nde a 'ala!ra de mem ria AACD(FMF & ma'eada na mem ria cac5eB 13.*u'on5a as se"uintes es'ecificaes 'ara uma mem ria cac5e interna: ma'eamento associati!o 'or con@untos de quatro lin5asD taman5o da lin5a i"ual a duas 'ala!ras de 1> bitsD ca'a+ de acomodar um total de <K 'ala!ras de 3) bits da mem ria 'rinci'alD uitili+ada com um

'rocessador de 1> bits que "era endereos de )< bits. ,ro@ete a estrutura da mem ria cac5e com todas as informaes 'ertinentes e mostre como ela inter'reta os endereos en!iados 'elo 'rocessador 1<.Considere uma m0quina com mem ria endereada bNte a bNte, com taman5o de )O1> A e taman5o de bloco i"ual a F A. *u'on5a que se@a utili+ada uma mem ria cac5e com ma'eamento direto, com'osta de 3) lin5as. a. b. Como o endereo de mem ria de 1> bits & di!idido em r tulo, n%mero de lin5a e n%mero de bNteB (m que lin5as seriam arma+enados os bNtes com os se"uintes endereos: CCC1 CCC1 CCC1 1C11 11CC CC11 CC11 C1CC 11C1 CCCC CCC1 11C1 1C1C 1C1C 1C1C 1C1C *u'on5a que o bNte de endereo CCC1 1C1C CCC1 1C1C este@a arma+enado na mem ria cac5e. Euais os endereos dos bNtes na mesma lin5aB Eual o total de bNtes Pcom e sem os r tulosQ que 'odem ser arma+enados na mem ria cac5eB ,or que o r tulo tamb&m & arma+enado na mem ria cac5eB

c.

d. e.

1=.,or que no fa+ sentido se falar em al"oritmos de substituio em mem rias cac5e onde 5a@a ma'eamento diretoB 1>.Descre!a as 'rinci'ais 'ol/ticas de atuali+ao da mem ria 'rinci'al com relao 4 mem ria cac5e 1H.Descre!a dois moti!os 'elos quais o aumento indiscriminado no taman5o da lin5a em mem rias cac5e no le!a necessariamente a um aumento do desem'en5o 1F.As cac5es atuais so unificadas ou se'aradasB Rustifique a res'osta

http://grupos.ist.utl.pt/livro-ac/html/exerciciosresolvidos.htm

1. O que um dispositivo de memria?

Um dispositivo de memria qualquer dispositivo onde so armazenados programas e dados. 2. O que memria principal? A memria principal a parte do computador onde o processador busca e escreve as instrues a serem executadas e os dados necessrios execuo. ormalmente! esta memria constitu"da pela memria #A$ %#andom Access $emor& ' memria de acesso rand(mico). A memria principal o sistema de memria interna mais importante do computador. *ada posio da memria principal tem um endereo +nico e a maioria das instrues de mquina re,ere-se a um ou mais endereos da memria principal. 3. Quais as operaes executadas em um dispositivo de memria? .eitura e escrita na memria. 4. Qual o tipo de memria mais utilizada e que est! presente em todos os computadores modernos e em "rande parte de outros dispositivos eletr#nicos? A memria #/$ $. %omo podemos de&inir a memria 'O(? 0 uma memria que no se perde quando a energia cortada! ou se1a! uma memria no voltil. *ontm programas de a1ustes ou de inicializao de algum circuito. ). %omo podemos de&inir a memria '*(?

0 uma memria considerada principal em qualquer sistema de computao. 2e to importante! c3ega a tornar algumas arquiteturas incompat"veis entre si. +. %omo podemos de&inir a memria ,las-? A memria 4las3 permite armazenar dados por longos per"odos! sem precisar de alimentao eltrica. .. %omo podemos de&inir a memria %*%/0? 5sse tipo de memria con3ecida como esttica! pois no depende de ,lip-,lops e nem tem re,res3. 1. O que s2o dispositivos de memria est!tica? 6o dispositivos em que seus conte+dos so conservados enquanto 3ouver ,ornecimento de energia7 segundos! minutos! 3oras e at mesmo dias. 13. *nalise as se"uintes a&irmaes relacionadas a conceitos 4!sicos de arquitetura de computadores. 8. a memria *A*95 uma memria vanta1osa em termos de velocidade de acesso. 88. U6: %Universal 6erial :us) um tipo de conexo que permite conectar de ,orma prtica e rpida! sem a necessidade de desligar o computador! diversos tipos de peri,ricos! como impressoras! mouse! c;mera e modem. 888. A $emria U6: 4las3 2rive! con3ecida em alguns casos como de pendrive! um dispositivo de armazenamento constitu"do por uma memria ,las3 e um adaptador U6: para inter,ace com o computador. A capacidade de armazenamento destes dispositivos 1 ultrapassa < =:&te.

5ndique a op2o que conten-a todas as a&irmaes verdadeiras. a - 6omente 8 b - 8 e 88 c - 8 e 888 d - 88 e 888 e- >odos esto corretas. x 6i4lio"ra&ia7 ?@erguntas <!A!B e CD3ttp7EEFFF.,ortium.com.brE,aculdade,ortium.com.brEvitorDan drezoEmaterialE.ista5xerciciosArq*om-<oAGGC-Ho:DIAJ<aBK.pd, 2isciplina Arquitetura de *omputadores ' <o 6emestre de AGGC @ro,essores I"tor =. Andrezo *. e $arcelo #oen ?@erguntas H!K!L!M e ND Apostila %Arquitetura de *omputadores $dulo 888 ' 4lvio 4err& de /liveira $oreira) ?@ergunta <GD 3ttp7EE,orum.clubedo3ardFare.com.brEarquiteturacomputadoresEBKBCNC <) / que so dispositivos 3"bridosO #. 6o peri,ricos de entrada e sa"da ao mesmo tempo. A) /s dispositivos de entrada e sa"da so responsveis pelo queO #. @ela comunicao 3omem-computador! comunicao 3omem com meio ambiente e armazenamento de dados.

B) Pulgue as a,irmativas abaixo em I para verdadeiro e 4 para 4also7 %I) / teclado o principal dispositivo de entrada nos computadores pessoais. %4) / pendrive um dispositivo de entrada apenas. %I) A impressora e o mouse so dispositivos de sa"da e entrada respectivamente. %I) / monitor o dispositivo de sa"da mais popular que existe. H) / que se entende por dispositivos de entradaO #. 5ntende-se como um sistema que permite introduzir dados do exterior num computador ou outro sistema in,ormtico com intuito de process-los. K) Jual a di,erena de dispositivo de entrada! sa"da e dispositivo 3"bridoO #. 5ntrada7 8ntroduz dados em um computador. 6a"da7 5xibe ou imprime os resultados do processamento. 9"brido7 >anto pode introduzir quanto retirar in,ormaes. L) Jual a preocupao do 6istema /peracional em relao aos dispositivos de entrada e sa"daO % ) *om o ,uncionamento interno do 3ardFare. % ) *om a ,orma como constru"do o 3ardFare. %x) *om a programao e utilizao desses 3ardFares. % ) o se preocupa com nada re,erente ao 3ardFare. M) Assinale a opes em que todos dispositivos so 3"bridos7 % ) >eclado! mouse e pen drive. % ) 8mpressora! *2 #/$ e micro,one. % ) >eclado! impressora e multi,uncional. %x) *arto de memria! monitor %touc3 screen) e

multi,uncional.

N) 2e,ina um peri,rico7 #. @ode ser visto como qualquer dispositivo conectado a um computador de ,orma a possibilitar sua interao com o mundo externo. C) @or que o teclado considerado o principal dispositivo de entradaO #. @orque ele permite a entrada de dados na maioria das aplicaes computadorizadas atualmente. 5ssa ,acilidade devido ao grande n+mero de teclas dispon"veis no prprio. <G)Juais exemplos comuns de dispositivos de entrada e sa"daO #. /s controladores de dispositivos de armazenamento e dispositivos de comunicao entre computadores.

1. O que um dispositivo de memria? Um dispositivo de memria qualquer dispositivo onde so armazenados programas e dados. 2. O que memria principal? A memria principal a parte do computador onde o processador busca e escreve as instrues a serem executadas e os dados necessrios execuo. ormalmente! esta memria constitu"da pela memria #A$ %#andom Access $emor& ' memria de acesso rand(mico). A memria principal o sistema de memria interna mais

importante do computador. *ada posio da memria principal tem um endereo +nico e a maioria das instrues de mquina re,ere-se a um ou mais endereos da memria principal. 3. Quais as operaes executadas em um dispositivo de memria? .eitura e escrita na memria. 4. Qual o tipo de memria mais utilizada e que est! presente em todos os computadores modernos e em "rande parte de outros dispositivos eletr#nicos? A memria #/$ $. %omo podemos de&inir a memria 'O(? 0 uma memria que no se perde quando a energia cortada! ou se1a! uma memria no voltil. *ontm programas de a1ustes ou de inicializao de algum circuito. ). %omo podemos de&inir a memria '*(? 0 uma memria considerada principal em qualquer sistema de computao. 2e to importante! c3ega a tornar algumas arquiteturas incompat"veis entre si. +. %omo podemos de&inir a memria ,las-? A memria 4las3 permite armazenar dados por longos per"odos! sem precisar de alimentao eltrica. .. %omo podemos de&inir a memria %*%/0?

5sse tipo de memria con3ecida como esttica! pois no depende de ,lip-,lops e nem tem re,res3. 1. O que s2o dispositivos de memria est!tica? 6o dispositivos em que seus conte+dos so conservados enquanto 3ouver ,ornecimento de energia7 segundos! minutos! 3oras e at mesmo dias. 13. *nalise as se"uintes a&irmaes relacionadas a conceitos 4!sicos de arquitetura de computadores. 8. a memria *A*95 uma memria vanta1osa em termos de velocidade de acesso. 88. U6: %Universal 6erial :us) um tipo de conexo que permite conectar de ,orma prtica e rpida! sem a necessidade de desligar o computador! diversos tipos de peri,ricos! como impressoras! mouse! c;mera e modem. 888. A $emria U6: 4las3 2rive! con3ecida em alguns casos como de pendrive! um dispositivo de armazenamento constitu"do por uma memria ,las3 e um adaptador U6: para inter,ace com o computador. A capacidade de armazenamento destes dispositivos 1 ultrapassa < =:&te. 5ndique a op2o que conten-a todas as a&irmaes verdadeiras. a - 6omente 8 b - 8 e 88 c - 8 e 888 d - 88 e 888 e- >odos esto corretas. x *'Q859098'* :0 %O(;89*:O'0<

PROCESSADORES
1- Qual a difere !a e tre o cac"e L1 e o cac"e L#$ Por que existe esta separa!%o$ ,or limitaes no n%mero de trans/stores que & 'oss/!el colocar dentro de um 'rocessador. A'esar de a@udar muito na 'erformance, o cac5e S1 ocu'a muito es'ao, so necess0rios !0rios trans/stores 'ara cada bit de dados. *e fosse adicionada uma quantidade muito "rande, o 'rocessador se tornaria muito "rande, dif/cil e caro de se 'rodu+ir. ,or ser mais lento, o cac5e S) tem uma densidade maior, ou se@a, so necess0rios menos trans/stores 'ara cada bit de dados. 7 'or isso que mesmo 5o@e em dia, onde a maioria dos 'rocessadores tra+em tanto cac5e S1 quanto cac5e S) inte"rados, o cac5e S) & sem're mais lento, e 'or isso existe em maior quantidade. -m At5lon .5underbird 'or exem'lo, tem de es'erar I ciclos cada !e+ que for acessar o cac5e S), contra a'enas 3 ciclos quando acessa o cac5e S1. *e 'recisar acessar a mem ria 2A1 a coisa desanda, so 'recisos <C, >C ciclos, de'endendo da freq#6ncia do 'rocessador. Al&m dos cac5es, o 'rocessador tamb&m conta com os re"istradores, que so 'equenas 0reas de mem ria que arma+enam dados que esto sendo 'rocessados. .udo funciona de modo que enquanto es'era os 3 ciclos 'ara acessar o cac5e S1, o At5lon 'ossa manter?se ocu'ado 'rocessando dados que esto arma+enados nos re"istradores. (le 'erde um tem'o consider0!el a'enas quando 'recisa acessar a mem ria 2A1. #- Por que um &'( mais le to do que um Pe tium do mesmo cloc)* Cite pelo me os dois moti+os* (m 'rimeiro lu"ar, o <F> 'rocessa a'enas uma instruo 'or ciclo, de forma seq#encial, enquanto o ,entium 'rocessa duas. $ ,entium tem mais cac5e S1, o barramento com o cac5e & mais lar"o, o acesso 4 mem ria 2A1 & feito a >< bits, contra 3) bits no <F>, no ,entium a mem ria 2A1, @unto com o cac5e S) da 'laca me o'eram a >C ou >> 1G+, de'endendo da !erso, enquanto no <F> o'eram a )=, 3C, 33 ou <C 1G+, de'endendo da !erso. $ co'rocessador aritm&tico do ,entium tamb&m & muito mais r0'ido, se"undo informaes da Intel c5e"a a ser de = a > !e+es mais r0'ido que o co'rocessador que equi'a o <F>D9.

,- Qual a difere !a e tre as i stru!-es ../ e as i stru!-es ,D-0o12 criadas pela A.D$ Ambos os con@untos de instrues !isam a'ro!eitar mel5or os recursos do 'rocessador, 'ermitindo executar mais instrues 'or ciclo. A diferena entre as duas & que as instrues 119 a@udam em instrues en!ol!endo n%meros inteiros, 'ontos de ima"em em um 'ro"rama "r0fico )D 'or exem'lo, enquanto as instrues 3D?NoTU a@udam em @o"os e outros a'licati!os que mani'ulam "r0ficos tridimensionais ou c0lculos cient/ficos, que mani'ulam c0lculos que en!ol!am maior 'reciso. $s 'rocessadores A1D, a 'artir do K>?) su'ortam tanto o 119 quanto o 3D?NoTU, o At5lon trouxe al"umas instrues 3DNoTU no!as, mel5orando um 'ouco a efici6ncia do con@unto, enquanto os ,entium III e ,entium < tra+em as instrues **(, um con@unto bem mais com'lexo, que combina instrues de inteiros e de 'onto flutuante, al&m de contarem tamb&m com as !el5as instrues 119, que 5o@e em dia no ser!em 'ra muita coisa de qualquer forma. &- O Pe tium3 assim como a maioria dos processadores posteriores3 acessa a mem4ria a (& 5its* 6sto permite classifica-lo como um processador de (& 5its$ 7ustifique* No, 'ois o que conta & a quantidade de dados que o 'rocessador 'ode mani'ular, no a !elocidade de acesso 4 mem ria. Na !erdade, como a mem ria 2A1 & muito mais lenta que o 'rocessador, um acesso de >< bits 4 mem ria 'ode demorar at& >C ciclos de 'rocessamento num 'rocessador atual. $ barramento de dados com os cac5es costuma ser ainda maior, o ,entium 1 'or exem'lo tem um barramento total de =1) bits com o cac5e S1. (sta banda toda tem como ob@eti!o 'ermitir que os dados 'ossam ser transmitidos mais r0'ido, e!itando situaes em que o 'rocessador fique sem dados 'ara 'rocessar. Al&m disso, no 'odemos esquecer que os 'rocessadores atuais executam !0rias instrues 'or ciclo, necessitando de doses ca!alares de dados 'ara manterem?se ocu'ados. 8- Em qual ordem estes processadores poderiam ser classificados se9u do o desempe "o do coprocessador aritmtico3 come!a do pelo mais r:pido$ &'(3

Pe tium ../3 ;(-,3 Celero 3 Duro 3 Pe tium 663 At"lo <"u der5ird3 Pe tium 666 Coppermi e3 C=rix .663 ;(* $ mais r0'ido da lista, em termos de arquitetura & o At5lon .5underbird, se"uido 'elo Duron, que a'esar de ser mais lento 'or causa do cac5e S) menor, & equi'ado com o mesmo co'rocessador aritm&tico, ca'a+ de 'rocessar 3 instrues 'or ciclo, contra duas instrues 'or ciclo 'rocessadas 'elo co'rocessador do ,entium III. (m terceiro !iria o ,entium III Co''ermine, que a'esar de ter um co'rocessador um 'ouco mais lento, tem as instrues **(, que so mais 'oderosas que as instrues 3D?NoTU do At5lon. Isso ex'lica 'or que em al"uns a'licati!os e @o"os o ,entium III se sai mel5or. $ ,entium II & um ,entium III com cac5e mais lento e sem **(, 'or isso naturalmente fica atr0s. $ Celeron & um meio termo, 'ois tem cac5e mais r0'ido, a'esar de menor, e as !erses a'artir de =>> 1G+ Pe al"uns de =33Q @0 tem su'orte a **(. $ K>?3 & um caso com'licado, 'ois o desem'en5o do co'rocessador & fraco, mas existem as instrues 3D?NoTU que em @o"os otimi+ados fa+em com que ele 'ossa c5e"ar 'erto de um ,entium II. $ 119 no tem nada de muito es'ecial, 'or isso 'ode ficar atr0s do K>?3. $ K> ficaria mais 'ara tr0s, 'ois ainda no tem instrues 3D?NoTU, nem conta com o cac5e S) full s'eed do K>?3, acaba 'or isso ficando atr0s do 119. $ CNrix 1II & outro 'rocessador da &'oca, famoso 'or ser barato, mas ao mesmo tem'o 'ossuir um co'rocessador an6mico. *obre o <F> nem d0 'ara falar muita coisa, fica em %ltimo lu"ar. :?Q (- Quais +ers-es do Celero +i "am sem cac"e L#$ Ai da poss+el e co tra-las > +e da$ A'enas as duas !erses, de )>> e 3CC 1G+. A'artir do 3CCA todos os Celerons tem os 1)F KA de cac5e. 1as ainda & 'oss/!el encontrar Celerons sem cac5e 4 !enda... nos an%ncios do 'rimeira mo, nos sucates da *anta Ifi"6nia, etc... D?Q

?- Quais s%o as qua tidades de cac"e L1 e L# e co tradas os processadores Pe tium 663 Pe tium 6663 Pe tium &3 At"lo e Duro $ ,entium II: 3) KA de S1, =1) KA de S) P4 metade da freq#6ncia do 'rocessadorQ ,entium III Katmai: 3) KA de S1, =1) KA de S) ,entium III Co''ermine: 3) KA de S1, )=> KA de S) Pfull s'eedQ At5lon KH e KH=: 1)F KA de S1, =1) KA de S) P4 metade da freq#6ncia do 'rocessadorQ At5lon .5underbird: 1)F KA de S1, )=> KA de S) Pfull *'eedQ Duron: 1)F KA de S1, >< KA de S) ,entium <: $ mais com'licado da lista, tem F KA de cac5e S1 'ara dados e mais I> KA no execution trace cac5e, que substitui a 'arte do cac5e S1 que arma+ena instrues. 1as, o como o execution trace cac5e arma+ena instrues decodificadas, os I> KA equi!alem a cerca de 1> KA LreaisL, a !anta"em nesse caso & a maior !elocidade de acesso. Com'letando, o ,entium < tem os )=> KA de cac5e S) 'adro 5o@e em dia. '- Qual era a +a ta9em do Pe tium 66 /eo so5re o Pe tium 66 @ ormal@3 e a que mercado ele se desti a+a$ $ ,entium II 9eon !in5a com mais cac5e S), e ao contr0rio do ,entium II, @0 !in5a com cac5e Mull *'eed. (xistiram !erses do ,II 9eon com at& ) 1A de cac5e. Infeli+mente, o 'reo era 'ro'orcional, @0 que o 9eon & um 'rocessador !oltado 'ara o mercado de ser!idores. De'ois do ,entium II 9eon, o 9eon te!e no!as encarnaes, a atual & um ,entium < que tra+ um cac5e S3, full s'eed de at& 1 1A. A - Como fica a compati5ilidade e tre o Pe tium 6663 At"lo e Pe tium & em termos de placa m%e$ B poss+el i stalar um Pe tium 666 uma placa m%e para Pe tium &$ Explique*

$s barramentos utili+ados 'elos 3 'rocessadores so diferentes. $ ,entium III usa o Aus J.SV 'ara comunicao com o c5i'set, o At5lon usa o Aus (V>, enquanto o ,entium < tamb&m tem sua soluo 'r 'ria. Com isto, al&m das diferenas de arquitetura, !olta"em, etc. os c5i'sets usados nas 'lacas me de!em ser diferentes, sem falar nas diferenas nas tril5as em cada ti'o de 'laca. A com'atibilidade neste caso & +ero, cada um na sua. 1C - Se +ocD prete desse mo tar um micro de 5aixo custo3 qual processador +ocD utiliEaria$ E qual processador +ocD compraria caso di "eiro %o fosse pro5lema$ 7ustifique* ,ara o ,C de baixo custo usaria um Duron HCC, que & o 'rocessador mais barato atualmente P)CC1Q, e 'ossui um desem'en5o su'erior ao de um Celeron da mesma freq#6ncia, mais do que suficiente 'ara um ,C 'ara uso dom&stico ou @o"os. A economia ser!iria 'ara com'rar uma 'laca me decente. ,ro ,C dos son5os escol5eria um At5lon de 1.< JG+ Prec&m lanadoQ. A'esar do ,entium < de 1.H JG+ "an5ar em al"uns a'licati!os, ainda 'refiro o At5lon.