Sei sulla pagina 1di 0

UNIFEI - IEE/DON Kazuo Nakasshima & Egon Luiz Muller 1

ELT313 LABORATRIO DE ELETRNICA ANALGICA I


ENGENHARIA ELTRICA

LABORATRIO N
O
5: TRANSISTOR BIPOLAR DE JUNO - BJT

Objetivos:
Testar o transistor com multmetro digital.
Utilizar o transistor como controlador con-
tnuo e chaveado e como amplificador.
Levantar a curva caracterstica e a reta
de carga.
Analisar os circuitos de polarizao


5.1 - TESTE DE TRANSISTOR BIPOLAR
Testar as junes dos transistores NPN e
PNP.

Emissor Coletor
Base
N N P
2N3904
E B C


2N3904 (NPN) direto reverso
emissor B-E

coletor B-C

C-E

h
FE

**


Emissor Coletor
Base
N P P
2N3906
E B C


2N3906 (PNP) direto reverso
emissor B-E

coletor B-C

C-E

h
FE

**

5.2 - MODO DE OPERAO CONTNUO
O circuito apresentado na Figura 2 utili-
zado para controlar a potncia na carga
constituda pelo resistor Rc e pelo diodo e-
missor de luz LED. O LED foi utilizado para
podermos visualizar o controle da potncia.
V
CC
V
D
V
C
V
B
V
i
GND/GF
GND/OSC
+15V
2N3904
LED
CH2
CH1
Rc
1k
Rb
100k

Figura 2- Amplificador transistorizado.
Montar o circuito apresentado na Figura 2
em um Proto Board.
Ajustar o gerador de funes GF para ge-
rar onda quadrada em 1kHz, OFF SET
ajustvel e amplitude ZERO (ou quase).
Desta forma estaremos utilizando o gera-
dor de funes como uma fonte de ten-
so contnua ajustvel.
Ligar o osciloscpio conforme indicado
na Figura 2 e com os ajustes conforme
indicado no oscilograma da Figura 3.
Ligar a fonte Vcc (pre-ajustado em 15V).
Variar o OFF SET do gerador de funes
de forma que Vi (CH1) varie entre -5V e
+10V.
Observe que a luz emitida pelo LED au-
menta quando aumentamos Vi.
ELT313 - Eletrnica Analgica I Engenharia Eltrica Laboratrio N
o
5
UNIFEI - IEE/DON Kazuo Nakasshima & Egon Luiz Muller 2
Ajuste Vi para um valor abaixo de zero
(entre 0 e -5V). O transistor est na regi-
o de CORTE e o LED estar totalmente
apagado. A tenso no coletor do transis-
tor 13V devido queda de tenso de
2V provocada pelo LED.
Ajuste Vi para +10V. Observe que a ten-
so no transistor aproximadamente ze-
ro. O transistor est saturado e o LED es-
tar com emisso mxima. Provavelmen-
te esta condio foi atingida com Vi me-
nor que +10V.
OBS. Se o transistor no entrar na regio de
saturao, instalar outro resistor de 100k
em paralelo Rb. Considere este novo valor
de R
B
=50k.
CH1:5V/DIV CH2:5V/DIV H:0.2mSEC/DIV
0V
CH1
0V
CH2

Figura 3- Oscilograma Modo Contnuo.
Vi=-2V e Vc=+13V.
Medir a tenso nos resistores para calcu-
lar o valor da corrente:
I
C
=V
Rc
/R
C

I
B
=V
Rb
/R
B

Calcular o ganho de corrente deste tran-
sistor h
FE
= I
C
/ I
B

Ajuste Vi at que a tenso no transistor
fique em 6,5V (V
C
=6,5V). O LED estar
brilhando com intensidade menor.
Calcular e completar a Tabela 1.


Tabela 1
Medido corte sat
V
CE


6,5

[V]
V
D



V
C



Vi


V
B



V
RB



V
RC



V
LED


Calculado
I
C



I
B



P
CC





P
Q



P
LED



P
R



P
O



G=Po/Pi




=Po/Pcc


5.3- MODO DE OPERAO CHAVEADO
Uma outra forma de controlar a potncia
na carga operar o transistor como CHAVE.
Quando a chave estiver aberta (transistor
em corte ou off) a potncia na carga ser ze-
ro e quando a chave estiver fechada (transis-
tor saturado ou on) a potncia na carga ser
a mxima (ou de pico).
O controle da potncia feito mudando a
relao entre o tempo ON e o tempo OFF. A
relao entre o tempo ON e o perodo
T=ON+OFF denominado ciclo de trabalho
ou Duty Cycle . d=T
ON
/T
Esta tcnica de controle conhecida co-
mo Modulao em Largura de Pulso ou
PWM (Pulse Width Modulation).
Aumente a amplitude da tenso do Gera-
dor de Funes gradativamente at que o
transistor entre em corte e saturao.
Observando V
C
atravs de CH2 do osci-
loscpio, a onda quadrada ter o mnimo a-
proximadamente em zero (ou Vce-sat) e m-
ELT313 - Eletrnica Analgica I Engenharia Eltrica Laboratrio N
o
5
UNIFEI - IEE/DON Kazuo Nakasshima & Egon Luiz Muller 3
ximo em aproximadamente 13V (ou V
CC
-
V
LED
).
A potncia no LED praticamente no alte-
rou, porm, a potncia dissipada no transis-
tor caiu drasticamente, de 42,25[mW] para
1,28[mW] mdio, 2,56[mW] durante 50% do
tempo.

CH1:5V/DIV CH2:5V/DIV H:0.2mSEC/DIV
0V

CH1
CH2
0V

Figura 4- Oscilograma Modo Chaveado d=0,5
Durante a saturao, a potncia dissipada
na carga aproximadamente 192mW. Como
esta potncia dissipada em apenas 50%
do tempo (d=0.5), a potncia mdia na carga
ser aproximadamente 95mW. Ligeiramente
menor que a potncia fornecida pela fonte
Vcc (Pcc=96mW)
O clculo da potncia para forma de onda
pulsada mais complicado. No resistor a po-
tncia proporcional ao quadrado do valor
eficaz da corrente, enquanto que na fonte
contnua Vcc e no LED (se considerarmos
queda de tenso constante) a potncia
proporcional ao valor mdio da corrente.
) (
2
) (
* ) (
* ) (
av C
RMS C
I Vcc Vcc P
I Rc Rc P
=
=

Para medir corretamente o valor eficaz de
tenso ou corrente no senoidal necessita-
remos de um multmetro True RMS.
2 2
ac
dc
RMS
V V V + =

Controle no modo chaveado
Alterando o ciclo de trabalho, alteramos a
potncia mdia dissipada pela carga.
) ( * ) ( pico P d av P =
Os valores de potncia podem ser calcu-
lados com os resultados encontrados na
condio SATURADO e em funo do ciclo
de trabalho.
Ajuste o DUTY do gerador de funes.
Consulte o manual de operaes do ge-
rador de funes. Ajuste o ciclo de traba-
lho para 0.2 (baixa potncia) e depois pa-
ra 0.8 (alta potncia).

CH1:5V/DIV CH2:5V/DIV H:0.2mSEC/DIV
0V
0V

Figura 5- Oscilograma Modo Chaveado d=0,2

Tabela 2- Controle Chaveado PWM
Valores Mdios (Av)
d 0,2 0,5 0,8
Ic (av)

Ib (av)

mA
A
P
CC
(av)

P(Rc) (av)

P(LED)(av)

P
O
(av)

P
Q
(av)

Pi(av)







mW

ELT313 - Eletrnica Analgica I Engenharia Eltrica Laboratrio N
o
5
UNIFEI - IEE/DON Kazuo Nakasshima & Egon Luiz Muller 4
5.4 - AMPLIFICADOR
Outra grande aplicao do transistor
como amplificador.
Um amplificador linear aumenta a ampli-
tude de tenso e corrente sem provocar dis-
toro.
Para que o transistor opere como amplifi-
cador necessrio que o mesmo opere na
regio ativa, ou seja, em um ponto entre o
corte e a saturao. Isto significa que o
transistor deve ser polarizado antes que o
sinal a ser amplificado seja aplicado no tran-
sistor.
Mude a forma de onda do gerador de
funes para SENO e ajuste o OFF SET
at que a tenso no coletor seja aproxi-
madamente Vc=6,5V. Ajuste a amplitude
em 5vpp e verifique que a tenso de sa-
da, Vc, uma senoidal maior e com fase
invertida.
Para obter maior amplificao, instale um
resistor de 10[k] em paralelo a Rb e di-
minua o OFF SET e AMPLITUDE de Vi.
Desloque o ponto de operao quiescen-
te do transistor atuando no OFF SET do
gerador de funes.
CH1:5V/DIV CH2:5V/DIV H:0.5mSEC/DIV
0V
SENO 1kHz 5Vpp 6Vdc
0V

Figura 6 - Amplificador
Observe que o sinal de sada ficar dis-
torcido se o transistor no for polarizado a-
dequadamente, ou seja, se ficar polarizado
prximo do corte e prximo da saturao.

CH1:V/DIVCH2:V/DIVH:SEC/DIV
0V
SENO1kHz5Vpp2.5Vdc
0V
corte

CH1: V/DIV CH2: V/DIV H: SEC/DIV
0V
SENO 1kHz 5Vpp 10Vdc
0V
saturao

Figura 7- Amplificador. a) Prximo do corte
b) Prximo da saturao
Responda: Em qual faixa de V
CE
o transis-
tor opera como amplificador?




Responda: Em qual ponto de operao
quiescente V
CEQ
este amplificador permite
a mxima amplitude sem ceifamento?

ELT313 - Eletrnica Analgica I Engenharia Eltrica Laboratrio N
o
5
UNIFEI - IEE/DON Kazuo Nakasshima & Egon Luiz Muller 5
5.5 - RETA DE CARGA
Um circuito transistorizado deve ser anali-
sado pelo lado da potncia (circuito do cole-
tor) e pelo lado da polarizao (circuito da
base).
Analisando o circuito do coletor observa-
mos um circuito Thevenin. Na sada deste
circuito Thevenin est o transistor (V
CE
) con-
duzindo uma corrente (I
C
).
VTh=Vcc
Rth=Rc.
A reta de carga definida pela tenso e
resistncia Thevenin, VTh e RTh.
No circuito apresentado na Figura 8 po-
demos equacionar:
Vcc=Vce + Rc.Ic ou
Ic= (Vcc Vce) / Rc
que a equao de uma reta cuja inclinao
definida pela resistncia Rc.
Dois pontos desta reta so: Vce=Vcc para
Ic=0 e Ic=Vcc/Rc para Vce=0, ou (15V, 0mA)
e (0V, 15mA)

V
CC
V
BB
V
B
V
C
R
C
1k
R
B
100k
15V
mA I
C

Figura 8 - Circuito
Ajustando a corrente de polarizao, cor-
rente na Base do transistor, o ponto de ope-
rao do transistor (Vce, Ic) deslocar sobre
a reta de carga, desde o corte at a satura-
o. A Figura 9 apresenta o grfico da reta
de carga e o grfico do balano de potncia.
Sobrepondo a curva caracterstica do
transistor, a curva Ic vs. Vce, e a reta de car-
ga conseguimos determinar o comportamen-
to do circuito e o ponto de operao do
transistor.


5
10 15V
5m
10m
15mA
Ic
Vce


5 10 15V
100m
200m
300
mW
Pcc
Po
Pd
Vce

Figura 9 - Reta de carga e Balano de potn-
cia

Medies
Observe no circuito da Figura 8 que ne-
cessitamos de duas fontes positivas inde-
pendentes. Podemos utilizar o gerador de
funes com ajuste de nvel CC (off set) co-
mo V
BB
ou utilizar um potencimetro com
mostra o circuito da Figura 10.
Para evitar a utilizao do multmetro na
escala amperimtrica mediremos apenas o
potencial em 4 pontos do circuito, todos em
relao LINHA de TERRA. Os demais va-
lores (correntes, potncia e ganho) sero
calculados.

ELT313 - Eletrnica Analgica I Engenharia Eltrica Laboratrio N
o
5
UNIFEI - IEE/DON Kazuo Nakasshima & Egon Luiz Muller 6

Figura 10 Circuito alternativo
Ajuste Vbb entre -10 e +10V.
Medir V
B
e V
C
e calcular os demais valo-
res. Preencha a tabela 3.
OBS. Se o transistor no entrar na regio de
saturao, instalar outro resistor de 100k
em paralelo Rb. Considerar este novo va-
lor Rb=50k no clculo de I
B
.

Tabela 3 - Reta de Carga R
B
=
V
BB
V
B
V
C
V
CE
I
C
I
B
h
FE

-10

-8

-7

-6

-4

-2

-1


0,2

1

2

4

6

8

10

12

14




Qual a mxima tenso reversa na juno
do emissor?
BV
BE


Desenhar a reta de carga no grfico da
Figura 11 e a curva h
FE
x I
C
no grfico da
Figura 12.

Figura 11- Reta de carga


Figura 12- h
FE
x I
C

ELT313 - Eletrnica Analgica I Engenharia Eltrica Laboratrio N
o
5
UNIFEI - IEE/DON Kazuo Nakasshima & Egon Luiz Muller 7
5.6 - CURVA CARACTERSTICA - I
C
x V
CE

Para obter a curva do coletor necessrio
manter a corrente na Base (I
B
) constante,
variar a tenso entre Coletor e Emissor (V
CE
)
e medir a corrente no coletor (I
C
), como
mostra a Figura 13. Observe que
necessitamos de duas fontes de alimentao
CC positiva ajustvel. Podemos utilizar o
gerador de funes com ajuste de OFF SET
como V
BB
.
V
CC
V
BB
V
B
V
C
R
C
1k
R
B
100k
15V
mA I
C
Figura 13 Circuito para obteno das cur-
vas do coletor.


Figura 14 Curva caracterstica do coletor
Rc fixo e Vcc varivel.
Para manter Ib constante, imune varia-
o de V
BE
, que pode variar entre 0,6 e 0,8V,
recomendamos trabalhar com maior valor de
V
BB
possvel. Uma corrente de 100uA produ-
zida por uma fonte de 10,7V associada a
uma resistncia de 100 k mais estvel do
que 100uA produzida por uma fonte de 1,7V
e resistncia de 10k.
Na ausncia de uma fonte DC ajustvel,
recomendamos o circuito apresentado na
Figura 15.
V
CC
V
B
V
C
R
C1
1k
R
B
150k
300k
750k
15V
I
C
R
C2
10k
V
BB
=V
CC

Figura 15 Circuito alternativo para obteno
das curvas do coletor.

Figura 16 Curva caracterstica do coletor
Vcc fixo e Rc varivel. Reta de carga ajust-
vel.
Na ausncia de um segundo multmetro,
utilizado com ampermetro, mea a tenso
no resistor Rc e calcule o valor da corrente
I
C
= V(R
C
) / R
C
I
B
= V(R
B
) / R
B

Ajustar I
B
atuando no Off Set do gerador
de funes que deve estar com amplitude
zerada (ou mnima). Medir a tenso em
R
B
.
Ajustar V
CE
atuando em V
CC
.
ELT313 - Eletrnica Analgica I Engenharia Eltrica Laboratrio N
o
5
UNIFEI - IEE/DON Kazuo Nakasshima & Egon Luiz Muller 8
Medir ou calcular I
C.

Preencher a Tabela 4.
OBS. Concentrar as medies no cotovelo
da curva e espaar as medies na regio
de operao (IC constante).
Tabela 4
I
B
20uA 50uA 100uA
V
CE
I
C
I
C
I
C

0 0 0 0
0,1

0,2

0,3

0,4

0,5

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

[V] [mA]

Desenhar a curva Ic= f(Vce) num grfico
15x15cm.

Figura 17 Curva caracterstica do coletor.

Usando osciloscpio

Podemos observar a curva caracterstica
de um transistor atravs do osciloscpio o-
perando no modo X-Y como mostra a Figura
18.

B
R = 300k
GND/GF Isolado
CH1
CH2(-)
GND
OSC
1k


Figura 18- Circuito para observao da curva
IC x VCE atravs do osciloscpio.

Isolar o GND do gerador de funes

Ajuste o gerador de sinais para uma onda
triangular com 10 V
PP
e nvel DC de 5 V
(use o offset DC do gerador de sinais) e
conecte o osciloscpio como indicado.

ELT313 - Eletrnica Analgica I Engenharia Eltrica Laboratrio N
o
5
UNIFEI - IEE/DON Kazuo Nakasshima & Egon Luiz Muller 9
5.7 CIRCUITOS DE POLARIZAO
OBJETIVOS
O objetivo desta aula verificar a estabili-
dade do ponto de operao de vrios circui-
tos de polarizao do transistor bipolar.
A estabilidade do ponto de operao pode
ser verificada variando-se a temperatura do
transistor ou trocando o transistor. Neste
ensaio verificaremos a estabilidade do circui-
to comparando o resultado de medio de
outras equipes.
Os circuitos foram projetados para que
apresentassem o ponto de operao mais
prximo um do outro.
CC Q CE
V k V
) (

) (
) 1 (
) (
E C
CC
Q C
R R
V
k I
+

1 0 < < k
CLCULOS PRELIMINARES
Calcular o ponto de operao do transis-
tor de cada circuito considerando
h
FE
=100 e 300 e indicar o circuito mais
estvel.
Tabela 5
h
FE
=100 h
FE
=300
circuito V
CE
I
C
V
CE
I
C

1

2

3

4

5


ENSAIO
Neste ensaio evitaremos, sempre que
possvel, a utilizao da escala
amperimtrica do multmetro. As correntes
sero calculadas atravs da diferena de
potencial em uma resistncia.
Medir V
CC
, V
C
, V
E
e V
B
e calcular os
demais valores.
1- POLARIZAO FIXA DA BASE

V
CC
V
B
V
C
R
C
1k R
B
300k
15V
200

Circuito 1- Polarizao fixa.

V
CC
V
C
V
E
V
B



V
CE
I
C
I
B
h
FE



V
CE
=V
C
-V
E

I
C
=(V
CC
-V
C
)/R
C

I
B
=(V
CC
-V
B
)/R
B

h
FE
=I
C
/I
B

I
C-SAT
=15/1k2=12.5mA


BB BE
FE C
B
V -V
I = h
R
=


Este circuito de polarizao o mais sim-
ples de todos, porm o menos estvel. Ob-
serve a grande variao do ponto de opera-
o.

ELT313 - Eletrnica Analgica I Engenharia Eltrica Laboratrio N
o
5
UNIFEI - IEE/DON Kazuo Nakasshima & Egon Luiz Muller 10
2 - POLARIZAO COM REALIMENTAO DE
TENSO DO EMISSOR

V
CC
15V
V
B
V
C
R
C
1k
R
B
300k
R
E
200
V
E

Circuito 2 - Polarizao estvel do emissor.

V
CC
V
C
V
E
V
B



V
CE
I
C
I
B
h
FE



V
CE
=V
C
-V
E

I
C
=(V
CC
-V
C
)/R
C

I
B
=(V
CC
-V
B
)/R
B

h
FE
=I
C
/I
B

B
E
BE CC
C
R
R
FE
V -V
I =
h
+


Este circuito mais estvel que o anterior.
Quanto maior for a resistncia R
E
melhor se-
r a estabilidade do ponto de operao.

A melhoria da estabilidade do ponto de
operao no foi expressiva devido ao baixo
valor de R
E
. Faa uma anlise para R
E
=1k.

3- POLARIZAO COM REALIMENTAO DE
TENSO DO COLETOR.

V
CC
15V
V
B
V
C
R
C
1k
R
B
150k
R
E
200
V
E

Circuito 3- Polarizao com realimentao de
tenso.

V
CC
V
C
V
E
V
B



V
CE
I
C
I
B
h
FE



V
CE
=V
C
-V
E

I
C
=(V
CC
-V
C
)/R
C
- I
B

I
B
=(V
C
-V
B
)/R
B

h
FE
=I
C
/I
B

B
C E
BE CC
C
R
(R R )
FE
V -V
I =
h
+ +


Este circuito apresenta boa estabilidade
do ponto de operao devido realimenta-
o negativa proporcionada pela resistncia
Rb entre o coletor e a base do transistor.

Num amplificador esta realimentao ne-
gativa dever ser bloqueada para corrente
alternada atravs de um desacoplamento.





ELT313 - Eletrnica Analgica I Engenharia Eltrica Laboratrio N
o
5
UNIFEI - IEE/DON Kazuo Nakasshima & Egon Luiz Muller 11
4- POLARIZAO POR DIVISOR DE TENSO E
REALIMENTAO DE TENSO DO EMISSOR

V
CC
15V
V
B
V
C
R
C
1k
R
B1
10k
R
E
200
V
E
R
B2
2k

Circuito 4- Polarizao por divisor de tenso.

V
CC
V
C
V
E
V
B



V
CE
I
C
I
B
h
FE



V
CE
=V
C
-V
E

I
C
=(V
CC
-V
C
)/R
C

I
B
=((V
CC
-V
B
)/R
B1
)-(V
B
/R
B2
) ***
h
FE
=I
C
/I
B


I
C(Q)
=


***Este resultado muito impreciso. Uma
impreciso de 5% nos resistores R
B1
e R
B2

provocar um erro de aproximadamente
30A na avaliao de I
B
, cujo valor deve es-
tar entre 50 e 150A. Ou seja, um erro de
5% na resistncia poder provocar um erro
de 50% na estimativa de I
B
. Nos circuitos an-
teriores a impreciso de 5% nestes resisto-
res provoca um erro de 5% na avaliao de
I
B
.

Estamos na situao onde devemos utili-
zar o multmetro na escala amperimtrica.

5- CIRCUITO DE POLARIZAO DO EMISSOR

V
CC
V
B
V
C
R
C
1k
R
B
10k
15V
R
E
2k
15V
V
EE
V
E

Circuito 5- Polarizao do Emissor

V
CC
V
C
V
E
V
B



V
CE
I
C
I
B
h
FE



V
CE
=V
C
-V
E

I
C
=(V
CC
-V
C
)/R
C

I
B
= -V
B
/R
B

I
E
=I
C
+I
B

h
FE
=I
C
/I
B

IC_sat
= 30V/(1k+2k)= 10mA


I
C(Q)
=


ELT313 - Eletrnica Analgica I Engenharia Eltrica Laboratrio N
o
5
UNIFEI - IEE/DON Kazuo Nakasshima & Egon Luiz Muller 12
6 - CIRCUITO EQUIVALENTE

Os circuitos 1, 2, 4 e 5 apresentam o mes-
mo circuito equivalente.
V
CC
V
B
V
C
R
C
R
B
R
E
V
E
V
BB
Circuito Equivalente.


B
E
BB BE
C
R
R
FE
V -V
I =
h
+




No circuito 1, V
BB
=V
CC
,
R
E
=0
R
C
=1,2k

No circuito 2, V
BB
=V
CC
,
R
E
=200
R
C
=1k.

No circuto 4, V
BB
=(R
B2
/(R
B1
+R
B2
))V
CC

R
B
=R
B1
//R
B2

R
E
=200
R
C
=1k

No circuto 5, V
CC
=30V
V
BB
= -V
EE

R
E
=2k
R
C
=1k

A estabilidade do ponto de operao in-
versamente proporcional relao entre os
resistores R
B
e R
E
, ou seja, quanto menor a
relao R
B
/R
E
maior a estabilidade.
No circuito 4, para diminuir a resistncia
R
B
foi necessrio diminuir V
BB
atravs do di-
visor resistivo R
B1
e R
B2
.
No circuito 5 a resistncia R
E
foi aumen-
tada mas para isso foi necessrio adicionar
uma fonte V
EE
. Quanto maior R
E
maior ser
V
EE
.
O circuito 4 com V
CC
=30V, R
B1
= R
B2
=20k
e R
E
=2k tem desempenho semelhante ao
circuito 5.


Anotar os resultados das demais banca-
das.
Verificar os resultados e comparar com
os da Tabela 1.

Tabela 7
circuito 1 2 3 4 5
B1 V
CE


I
C


B2 V
CE


I
C


B3 V
CE


I
C


B4 V
CE


I
C


B5 V
CE


I
C


B6 V
CE


I
C




Responda: qual circuito apresenta melhor
estabilidade do ponto de operao?











Itajub, MG,fevereiro de 2005

Potrebbero piacerti anche