Sei sulla pagina 1di 6

Anlise de Circuitos em Corrente Alternada

Prof. Dr. Augusto Massashi Horiguti


1. Resistor em Corrente Alternada
A partir da Lei de Ohm
I
U
R = , ou pela queda de tenso no
resistor: RI U = temos que ao
injetarmos uma tenso do tipo senoide,
de pulsao e, , ) ) (
0
t sen U t U = a
corrente ser , ) ) (
0
t sen I t I = , onde
R
U
I
0
0
= , sendo que no haver
nenhuma defasagem entre a tenso e a
corrente, conforme o grfico da figura 1.
Grandeza eltrica em funo do Tempo
-1,0
-0,9
-0,8
-0,7
-0,6
-0,5
-0,4
-0,3
-0,2
-0,1
0,0
0,1
0,2
0,3
0,4
0,5
0,6
0,7
0,8
0,9
1,0
0,0 0,1 0,2 0,3 0,4 0,5 0,6 0,7 0,8 0,9 1,0
Tempo
G
r
a
n
d
e
z
a

E
l

t
r
i
c
a
U(t ) I(t )
Figura 1. Grfico da Tenso e da Corrente em funo do
Tempo para uma Corrente alternada num Resistor.
2. Capacitor em Corrente Alternada
A partir da relao entre carga e tenso num capacitor: UC Q = (neste caso
em mdulo) temos que ao injetarmos uma tenso do tipo senoide , ) ) (
0
t sen U t U = a carga
armazenada no capacitor ser tambm uma senoide:
, ) , ) , ) t sen Q t sen CU t Q
0 0
= = . [2.1]
Anlise de Circuitos em Corrente Alternada Prof. Dr. Augusto Massashi Horiguti 2
Usando a definio de
corrente
dt
dQ
I = , esta tambm ser na
forma de uma senide, porm com uma
defasagem, visto que a corrente estar
adiantada em relao tenso:
, ) , ) , )
, ) , )
, ) , ) t sen
X
U
t I
t Csen U t I
t C U t Csen U
dt
d
t I
C



=
=
= =
90
90
cos
0
0
0 0
.
[2.2]
Dessa forma a corrente
estar defasada por um fator = 90 (ou
t/2 rad).
Grandeza eltrica em funo do Tempo
-1,0
-0,9
-0,8
-0,7
-0,6
-0,5
-0,4
-0,3
-0,2
-0,1
0,0
0,1
0,2
0,3
0,4
0,5
0,6
0,7
0,8
0,9
1,0
0,0 0,1 0,2 0,3 0,4 0,5 0,6 0,7 0,8 0,9 1,0
Tempo
G
r
a
n
d
e
z
a

E
l

t
r
i
c
a
U(t ) I(t )
Figura 2. Grfico da Tenso e da Corrente em funo do
Tempo para uma Corrente alternada num Capacitor.
onde chamamos de X
C
como a Reatncia Capacitiva:
C
X
C

1
, [2.3]
3. Indutor em Corrente Alternada
A partir da Lei de Faraday-Lenz
dt
dI
L U = temos que ao injetarmos uma
tenso do tipo , ) , ) t sen U t U
0
= a corrente ser:
, ) , ) , ) , ) 90 cos
0 0 0
= = =
}
t sen
L
U
t
L
U
dt t sen
L
U
t I

. [3.1]
Anlise de Circuitos em Corrente Alternada Prof. Dr. Augusto Massashi Horiguti 3
A corrente, como no caso
do capacitor, estar defasada por um
fator = 90 (ou t/2 rad), s que agora
a corrente que est atrasada em relao
tenso.
, ) , ) 90
0
= t sen
X
U
t I
L
.
onde definimos X
L
como sendo a
Reatncia Indutiva:
L X
L
, [3.2]
Grandeza eltrica em funo do Tempo
-1,0
-0,9
-0,8
-0,7
-0,6
-0,5
-0,4
-0,3
-0,2
-0,1
0,0
0,1
0,2
0,3
0,4
0,5
0,6
0,7
0,8
0,9
1,0
0,0 0,1 0,2 0,3 0,4 0,5 0,6 0,7 0,8 0,9 1,0
Tempo
G
r
a
n
d
e
z
a

E
l

t
r
i
c
a
U(t ) I(t )
Figura 3. Grfico da Tenso e da Corrente em funo do
Tempo para uma Corrente alternada num Indutor.
4. Impedncia (Z)
Com as definies de resistncia e reatncia vistas acima, isto , R,
C
X
C

1
, L X
C
, podemos introduzir um conceito maior que o da impedncia (Z)
como senda a grandeza fsica que exprime a oposio passagem de corrente eltrica em
um circuito. Dessa forma, a impedncia tem um comportamento anlogo da resistncia:
I
U
Z = [4.1]
com o fato de ser uma combinao entre Resistncia e Reat ncias, sendo a primeira uma
grandeza real, enquanto que as outras so de natureza imginria, fazendo com que a
impedncia seja complexa.
Inicialmente, vamos analisar o que acontece nos circuitos puros, isto , apenas
com um tipo de componente. Num circu ito resistivo a impedncia dada por:
R Z
R
= ou 0
R R
X Z = [4.2]
Anlise de Circuitos em Corrente Alternada Prof. Dr. Augusto Massashi Horiguti 4
isto , possui caractersticas reais. J o circuito capacitivo ter uma impedncia imaginria e
negativa, devido ao fato de possuir uma fase em que a tens o gerada fica atrasada em
relao corrente:
C C
jX Z = ou 90 =
C C
X Z [4.3]
enquanto que o circuito indutivo exatamente o oposto do capacitivo:
L L
jX Z = ou 90 + =
L L
X Z . [4.4]
Com estes resultados, podemos dar incio a analise de circuitos em corrente
alternada com os componentes passivos.
5. Circuito RC srie
Nesse tipo de circuito temos a
interao resistor capacitor. Temos ento um
impedncia que ser dada por:
C RC
jX R Z = . [5.1]
Figura 4: Circuito RC srie
Pelo fato da impedncia ser complexa, a tenso estar atrasada em relao
corrente, isto , haver uma fase negativa, ou na forma fasorial:
=
RC RC
Z Z , [5.2]
onde
2 2
C RC
X R Z + = e |

'

=
R
X
arctg
C
de
acordo com a figura ao lado.
Figura 5: Diagrama fasorial do circuito RC srie
6. Circuito RL srie
Nesse tipo de circuito temos a
interao resistor indutor. Temos ento um
impedncia que ser dada por:
L RL
jX R Z + = . [6.1]
Figura 6: Circuito RL srie
Anlise de Circuitos em Corrente Alternada Prof. Dr. Augusto Massashi Horiguti 5
De forma parecida, mas oposta em relao ao circuito RC, pelo fato da
impedncia ser complexa, a tenso estar adiantada em relao corrente, isto , haver
uma fase positiva, de forma que podemos escrever a impedncia na forma fasorial:
+ =
RL RL
Z Z , [6.2]
onde
2 2
L RL
X R Z + = e |

'

=
R
X
arctg
L
de
acordo com o diagrama de tenses no plano
complexo:
Figura 7: Diagrama fasorial do circuito RL srie
7. Circuito RLC srie
Temos agora a configurao
completa, isto , interao resistor , indutor
capacitor. A impedncia ser dada por:
, )
C L RLC
X X j R Z + = . [7.1]
ou na forma fasorial:
Figura 8: Circuito RLC srie

RLC RLC
Z Z = , [7.2]
onde , )
2 2
C L RLC
X X R Z + =
e |

'

=
R
X X
arctg
C L
de
acordo com o diagrama de
tenses no plano complexo.
Figura 7a. Diagrama fasorial do
circuito RLC srie, com X
L
> X
C
.
Figura 7b. Diagrama fasorial do
circuito RLC srie, com X
L
< X
C
.
Pela Lei de Ohm a Tenso e a Potncia Eltrica so dadas por:
cos
Re T T reativa sistiva T
U U jU U U = + = [7.3]
cos
Re T T reativa sistiva T
P P jP P P = + = , [7.4]
onde |

'

=
R
X X
arctg
C L
,
2
Re
2
Re ativa sistiva p
U U U + = e
2
Re
2
Re ativa sistiva p
P P P + = ,
Anlise de Circuitos em Corrente Alternada Prof. Dr. Augusto Massashi Horiguti 6
O diagrama fasorial para a
potncia. Chamamos de Fator de Potncia
(FP) o cosseno do ngulo da defasagem:
Figura 9a. Diagrama
fasorial do circuito RLC
srie, supondo X
L
> X
C
.
Figura 9b. Diagrama
fasorial do circuito RLC
srie, supondo X
L
< X
C
.
, )
2 2
cos
C L
RLC total
resistiva
X X R
R
Z
R
P
P
FP
+
= = = = , [8.2]
Vale a pena ressaltar que quanto mais prximos esto os valore de X
L
e X
C
mais resistivo fica o sistema e, portanto, sem perdas reativas, o que evitas os gastos com a
chamada potncia reativa ou imaginria.
Finalmente, a corrente ser dada por:
2
2
0 0
1
|

'

+
= =
C
L R
U
Z
U
I
RLC

. [7.5]
Quando as reatncias forem diferentes, o circuito RLC srie apresentar uma
defasagem dada por , sendo que esta ser positiva quando
C L
X X > (tenso adiantada em
relao corrente) e negativa quando
C L
X X < (tenso atrasada em relao corrente).
Quando as reatncias forem iguais a Impedncia ser igual ao valor da Resistncia.
Ao plotarmos um grfico de I
0
em funo da pulsao ( e) vamos obter uma
curva com o perfil ao lado. Note que esta
funo apresenta um mximo em
0
, isto ,
quando as reatncias se anulam (X
C
= X
L
):
Figura 8. Grfico da Corrente em funo da pulsao
= = =
LC
C
L X X
C L
1 1
0
0
0

LC
f
LC
f

2
1 1
2
0 0
= =
que chamada de freqncia de ressonncia do sistema.

Potrebbero piacerti anche