Sei sulla pagina 1di 22

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.

com
ea2 - lab03/g02-01

Osciladores 1) Objetivos - Realizar el estudio, anlisis y sntesis de circuitos osciladores. - Mostrar el comportamiento de BJTs y JFET como elementos base de circuitos de oscilacin . 2) Marco Terico Para construir un oscilador sinusoidal necesitamos emplear un amplificador con realimentacin positiva. La idea es utilizar la seal de realimentacin en lugar de la seal habitual de entrada del amplificador. Si la seal de la realimentacin es lo suficientemente grande y tiene la fase correcta habr una seal de salida, incluso cuando no haya seal de entrada. Un oscilador produce una onda peridica indefinida (no necesariamente senoidal). El circuito de realimentacin es un circuito resonante (L-C). La relacin de la ganancia con la realimentacin es fundamental para saber qu tipo de seal se obtendr

At=AB/ (1+AB) -AB=1 Las oscilaciones se mantienen constantes en amplitud. -AB1 Las oscilaciones se atenan. -AB1 Las oscilaciones se incrementan

Oscilador por desplazamiento de fase El oscilador por desplazamiento de fase es un oscilador que tiene la ventaja de ser simple en su diseo y adems fcil de construir, pero lamentablemente solo funciona en el rango de bajas de frecuencias. Oscilador circuito sintonizado El funcionamiento del circuito se puede explicar suponiendo que circula una corriente de colector pequea con frecuencia 0 = 1/LC. Entonces aparecer en la frecuencia 0 una tensin en el colector, parte de la cual es realimentada al transformador. La polaridad del transformador se ajusta de manera que la realimentacin sea positiva y, por tanto, la corriente de base tiende a aumentar. Las alinealidades del transistor limita la excursin de corriente.

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

Oscilador Clapp La inductancia L es parcialmente compensada por la reactancia del condensador C0. Eso permite inductancias ms elevadas que elevan el factor Q (tambin llamado factor de calidad o factor de mrito) de la bobina, lo que permite a su vez que el oscilador sea ms estable y tenga un ancho de banda ms estrecho. Frecuencia de oscilacin:

3)Procedimiento
PRCTICA - Circuitos de estudio:

Fig. 1 Osc. x Desplazamiento Fase

Fig. 2 Osc. Circuito clapp

Fig.3 Oscilador Sintonizado

Mediante este circuito asignado a nuestro grupo debemos hallar tanto la polarizacin de entrada y la polarizacin de salida para el Fet y para el Bjt; hallando as los puntos de trabajo Ids, Vgs, Vds, Ib, Vce, Ic, Vbe; este procedimiento lo hacemos por el mtodo de auto polarizacin, luego de la polarizacin hallamos las resistencias y los capacitores que determinaran la frecuencia de corte asignada, para circuito 3 hacemos la solucin correspondiente que se hizo en la clase de teora.

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

CIRCUITO N1: OSCILADOR POR DESPLAZAMIENTO DE FASE


FIGURA N 1

Este circuito ser analizado en bajas frecuencias: Su frecuencia de oscilacin ser de f=1.65 [K] Primero debemos realizar la polarizacin del circuito para luego desarrollarlo con sus puntos de trabajo. SOLUCION DEL CIRCUITO: POLARIZACION BJT ENTRADA

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

En este circuito observaremos las curvas de trabajo del transistor y hallamos los puntos de trabajo (Ib y Vbe). Para obtener las curvas de trabajo configuramos el Pspice en el comando setup anlysis, eligiendo la opcin DC sweep y Bias point Detail, en DC sweep elegimos voltaje source y le asignamos el voltaje V1, luego en opcin linear variar el voltaje V1 de 0 hasta 0.8 en intervalos de 0.01; en la opcin Nested sweep elegimos la opcin voltaje source le asignamos V2, luego en la opcin linear variar el voltaje V2 de 0 hasta 20 en intervalos de 0.01 tambin marcamos enable nested sweep para as obtener las curvas de entrada. Grafico BJT entrada:

VBE = 0.7 V; IB = 25.73 A VBE vs Vcc POLARIZACION DE SALIDA DEL BJT

Para la polarizacin de salida usamos el circuito anterior pero este tendr una fuente de corriente continua. Para esto configuramos en el Pspice en el comando setup anlysis, eligiendo la opcin

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

DC sweep y Bias point Detail, en DC sweep elegimos voltaje source y le asignamos el voltaje V1, luego en opcin linear variar el voltaje V1 de 0 hasta 20 en intervalos de 0.01; en la opcin Nested sweep elegimos la opcin current source le asignamos I1, luego en la opcin linear variar la corrienteI1 +1 de la corriente de base de 20u hasta 25u en intervalos de 0.01 tambin marcamos enable nested sweep para as obtener las curvas de salida.

VCE = 9 V; IC = 4.95 mA Vcc vs ID En esta grafica se puede ver claramente si el punto elegido es correcto para continuar con la polarizacin que debe cumplir la condicin segn el criterio.

POLARIZANDO POR DIVISOR DE VOLTAJES

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

Con los puntos de trabajo obtenidos en la polarizacin del circuito realizamos la polarizacin con las leyes de voltaje de Kirfchoff se tienen las formulas: Datos: Vbe= 0.69V, Vce= 9V, Ib=25.73uA, Vcc=20V Ic=4.95mA Vre=4[v] Vrc= 6[v] Para hallar Re consideramos una sola resistencia: Hallando Re Ic=Ie=4.95mA Ve = Re*Ie Re= = 398.48 [] Re1=22 [] Re2=390 [] Hallando Rc -Vcc + IcRc + Vce + Vre = 0 RC= = 1775.81[] RC=1.8K [] Hallando el voltaje de base Vb= Vbe+ Vre = 4.69 [V] Hallando R2 R2 = = 6.63k [] R2 = 6.8K [] Hallando R1 R1= = 45.3K [] R1 = 47k [] Una vez halladas las resistencias el circuito queda polarizado segn los puntos escogidos:

Anlisis AC: Datos del Pspice: B1=189 r1=1.2 [K]

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

ro1=20[K] Donde: ( X=1;Y=2;Z=1 =1.65 [KHz] =100[Hz] (*( ) + ) )


( )

Aproximando: Para hallar C y R

Donde

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

Donde: (1)

Donde s=jw y queda:

Separando parte real e imaginaria de la ecu. (2):

El modulo es: ( ) ( ) ; ( )

Donde wo=2 Para un C=15[ ] R=3.3 [K] Teniendo el valor de R y de la ecu. (1) tenemos: R=470[]
Circuito de fase simulado con valores comerciales

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

Ya con los valores calculados y hallados por la teora se puede simular para obtener la frecuencia deseada.

Habilitamos en la ventana de transformadas de Fourier y podremos ver la frecuencia de oscilacion procedemos a simular el circuito.

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

Se puede observar que el circuito cumple con las condiciones y la frecuencia deseada. Tabla de resultados. Datos Terico Simulacin Practico Frecuencia de Oscilacin [KHz] 1.65 1.6 1.5 Ic [mA] 4.86 4.08 4.62 Vbe [mV] 0.699 0.7 0.71 Vce [V] 9 10.9 9.61

CIRCUITO N2: OSCILADOR CIRCUITO SINTONIZADO

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

Usando el mismo anlisis ya realizado para el primer circuito usamos los mismos puntos de trabajo del transistor VBE = 0.7 V; IB = 25.73 A; VCE = 9 V; IC = 4.95 mA llegando al mismo valor de las resistencias para un anlisis DC. Anlisis AC: Datos del Pspice: B1=189 r1=1.2 [K] ro1=20[K] Donde: ( X=2 Y=2 Z=1 =1.65 [MHz] =100[Hz] (*( Aproximando a valor comercial: ) + ) )
( )

Para frecuencias altas:

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

Donde redibujando y analizando se obtuvo que: . . . ( ). (*) . Dnde:

( Donde S=j w se obtiene:

( ( Analizando parte real=1 y parte Imaginaria=0: Parte real:

Resolviendo la ecuacin obtenemos que n=8.25 Parte Imaginaria:

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

( Sabiendo que Asumiendo que =10.37[MHz]

entonces:
( )

Despejando Cq:

Cq=0.497[pf] aproximando a valor comercial: Cq=0.5 [pf] Donde Cq de la ecu. (*) Es: ( Y C=0.5 [pf] Para el clculo de los inductores: L1=1[H] Y la relacin es: L2=4.7 [mH] ).

Circuito simulado con valores comerciales:

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

ya armado el circuito con las condiciones dadas se puede observar que cumple el anlisis DC

Habilitamos en la ventana de transformadas de Fourier y podremos ver la frecuencia de oscilacin procedemos a simular el circuito.

Tabla de resultados. Datos Terico Simulacin Practico Frecuencia de Oscilacin [KHz] 1.65 1.65 1.68 Ic [mA] 4.86 4.69 4.94 Vbe [mV] 0.699 0.7 0.70 Vce [V] 9 9.32 8.97

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

CIRCUITO N3: OSCILADOR CLAPP

Para este circuito se observaba que era complicado polarizar pero se logr realizando con ayuda de resistencias auxiliares. Para hallar el punto de trabajo Q del transistor J2N3819, empleamos el mtodo grfico, para esto se realiza la simulacin en el paquete de computacin Pspice del circuito mostrado en la figura 1.

Figura 1 Debemos abrir el archivo schematics y implementamos el circuito de la figura 1, procedemos a encontrar la grfica de las curvas de entrada del transistor, para esto debemos graficar ID (corriente Drane) en funcin de VGS (voltaje gate-source) esto debe de realizarse sin alimentacin de alguna fuente externa.

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

Entrada, para realizar los clculos ser necesario solo tres curvas, para esto nos vamos a la opcin Anlysis Setup, habilitamos las opciones DC Sweep y Bias point Detail, en DC Sweep habilitamos la opcin Voltaje Source y Decade colocamos la respectiva denominacin VGS (voltaje Gate-Source), hacemos hacer variar el voltaje de 3.0 hasta 0 en intervalos de 0.01; ahora ingresamos a la opcin Nested Sweep y le asignamos una denominacin VDS (Voltaje DraneSource) y habilitamos Linear, como deseamos tres curvas le damos tres valores, en este caso escogimos: 0, 4, 1, y habilitamos Enable Nested Sweep. Debemos trazar una recta de carga esto se realiza entrando en la opcin Add Traces y escribir (VGS / Ri) tratando de que esta pase lo mas cerca posible al origen pero es recomendable tomar -1 (V) y el punto (-1, IDSQ),

Figura 2 VGSQ = -0.6 [V] IDQ = 6.59 [mA] Para encontrar las curvas de salida utilizamos el mismo circuito de la figura 1, pero esta vez hacemos variar VDD desde 0 hasta 20 [V], en intervalos de 0.1; y hacemos variar V G desde -0.9 hasta -1.1, con intervalos de -0.1. En la grfica obtenemos una curva con el valor especfico de VGSQ, como se muestra en la figura 3, y debemos hallar el valor de VDSQ. Para los puntos de trabajo correspondiente.

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

Figura 3

Despus de realizar todo este anlisis se ha logrado encontrar un punto de trabajo Q para el funcionamiento de nuestro transistor, habiendo hallado tres parmetros importantes: VGSQ = - 0.6 [V] IDQ = 6.59 [mA] VDSQ = 10.29 [V] Con los puntos de trabajo hallados se puede polarizar el transistor: Anlisis DC

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

. Rs1=22[] Rs2=100[] Rg=1[M] Anlisis AC: ( X=3 Y=2 Z=1 . Datos del Psice: gm=5.89m Cgs=1.96 [pf] Cgd=66.6 [pf] Cds=35.7 [pf] Vgs=-0.782 [V] Anlisis AC: )
( )

Para frecuencias bajas: Para hallar Cs: .

Dnde: Cs=31.89[ ]

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

Segn el criterio de polarizacin Rg=1[M] para

De lo cual nos da:

Se sacan las siguientes ecuaciones: *


( )

+.

(1) (2) +. (3)

. *( )

Aplicando divisor de Corrientes: ( )

) (

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

Analizando segn el criterio: Cgd 0 y S=jw Donde parte REAL=1 realizando clculos llegamos a la conclusin: Donde w=2
Asumiendo que C1=C2 y C1=100 C2=1 Co=470 Co >>> C1

Donde de la ecuacin despejada de w: L=0.89 Circuito simulado con valores comerciales:

ya armado el circuito con las condiciones dadas se puede observar que cumple el anlisis DC Ahora veremos la funcin senoidal del circuito en la opcin transient colocamos vo entonces observamos la seal del circuito.

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

Habilitamos en la ventana de transformadas de Fourier y podremos ver la frecuencia de oscilacin procedemos a simular el circuito.

Tabla de resultados. Datos Terico Simulacin Practico Frecuencia de Oscilacin [MHz] 16.5 16.5 13.89 Ic [mA] 7.42 6.06 7.62 Vbe [mV] 0.690 0.71 0.71 Vce [V] 10 12.29 11.34

Conclusiones En esta prctica lo que se logro fue implementar la teora de modo que genera una oscilacin, se dise los circuitos con una condicin de frecuencia de oscilacin, se tuvo problemas en el circuito

Garca Villarroel Cristhian Gonzales Vargas Ariel Snchez Avils Mauricio Chino.bear@gmail.com gon_ariel_777@hotmail.com sam54541@gmail.com
ea2 - lab03/g02-01

2 y 3 en donde las frecuencias eran demasiado altas, tambin en el uso de inductores para los respectivos circuitos, pese a la dificultad se logr llegar a un valor estimado casi prximo al esperado. Tambin se observ la oscilacin en forma sinodal con la frecuencia condicionada en cada caso. La mayor dificultad que se tuvo era la obtencin de los inductores gracias a la carencia de los mismos en nuestro medio comercial.

Bibliografa -Schilling Belove: Circuitos Electrnicos. Discretos e Integrados - Raschid Muhammad H.:Circuitos Micro electrnicos. Anlisis y diseo -Savant Roden Carpenter: Diseo Electrnico. Circuitos y Sistemas