Sei sulla pagina 1di 2

[CISC & RISC, EVOLUCION DE LOS PROCESADORES] Jonathan Jess Arellano Garca

PRESENTA: Jonathan Jess Arellano Garca

TEMA: ARQUITECTURA CISC & RISC, EVOLUCION DE LOS PROCESADORES

MATERIA: Arquitectura de Computadoras

DOCENTE: GABRIEL BAUTISTA ORONZOR

Arquitectura de Computadoras

[CISC & RISC, EVOLUCION DE LOS PROCESADORES] Jonathan Jess Arellano Garca

CISC: Computadoras con un conjunto de instrucciones complejas.

Emplea la multiprogramacin muy importante donde cada instruccin de maquina es interpretada por un microprograma localizado en una memoria del circuito integrado en el procesador, en los 60 fue empleada en procesadores con compatibilidad ascendente. Las instruccin compuestas son decodificadas internamente y ejecutadas con una serie de microinstrucciones almacenadas en una ROM interna. Para esto se requieren de varios ciclos de reloj (al menos uno por microinstruccin).

RISC : Computadoras con un conjunto de instrucciones reducidas. Busca aumentar la velocidad del procesamiento se descubri en base a experimentos que, con una determinada arquitectura de base, la ejecucin de programas compilados directamente con microinstrucciones y residentes en memoria externa al circuito integrado resultaban ser mas eficientes, gracias a que el tiempo de acceso de las memorias se fue decrementando conforme se mejoraba su tecnologa de encapsulado. En investigaciones hechas a mediados de la dcada de los setentas, con respecto a la frecuencia de utilizacin de una instruccin en un CISC y al tiempo para su ejecucin, se observ lo siguiente:Alrededor del 20% de las instrucciones ocupa el 80% del tiempo total de ejecucin de un programa. Existen secuencias de instrucciones simples que obtienen el mismo resultado que secuencias complejas predeterminadas, pero requieren tiempos de ejecucin ms cortos. Estos microprocesadores siguen tomando como base el esquema moderno de Von Neumann.Las instrucciones, aunque con otras caractersticas, siguen divididas en tres grupos: Transferencia Operaciones Control de Flujo

El diseo de una maquina RISC es de cinco pasos: 1. 2. 3. 4. 5. Analizar las aplicacin para encontrar las operaciones clave Disear un bus de datos que sea ptimo para las operaciones clave Disear instrucciones que realice las operaciones clave utilizando el bus de datos Agregar nuevas instrucciones slo si no hacen ms lenta a la maquina Repetir este proceso para todos los recursos

RISC ofrece soluciones donde se requiere una elevada capacidad de procesamiento orientados hacia los lenguajes de alto nivel trabajando actualmente a 32 bits, mientras que CISC aumenta las aplicaciones en las cuales la capacidad de procesamiento que se pueda obtener del sistema es ms importante con la compatibilidad con el hardware y el software trabajando actualmente a 8 bits.

Arquitectura de Computadoras

Potrebbero piacerti anche