Sei sulla pagina 1di 6

Caja Registradora Programable Utilizando Microprocesador 8086/80386

Facultad de Ingeniera Escuela de Mecnica Elctrica Laboratorio de Electrnica Electrnica 5 1er. Semestre 2013

1. Objetivos
1. Aplicar e integrar los conocimientos adquiridos en el curso de Electrnica 3 y Electrnica 5, circuitos combinacionales, secuenciales y prestar mayor nfasis al uso y programacin de los microprocesadores. 2. Que el estudiante comprenda los diferentes protocolos de comunicacin serial, como por ejemplo DB-25, DB-9, PS2, etc. Y de esta manera logre comprender las aplicaciones que se pueden realizar con ellos, es decir comunicacin entre perifricos, circuitos, memorias y dems dispositivos. 3. Que el estudiante pueda desarrollar su proyecto basndose en el lenguaje Ensamblador, en este caso utilizando el Ensamblador especfico del Microprocesador para poder comprender el juego completo de instrucciones as como el direccionamiento de memoria y perifricos.

2. Descripcin
El proyecto consiste en realizar en 2 Etapas que se detallan a continuacin. ETAPA 1 Definir la tarjeta madre (mother board) a utilizar, esta puede ser diseada por ellos, reciclada (funcionando) o bien, la propia de su computadora personal. Para esta fase, se debera tener como mnimo: 1. Conocer el microprocesador con que cuenta la mother board, (80386 o superior, exclusivamente Intel) 2. Diagrama de conexiones de la mother board, mostrar el circuito del mismo. 3. Descargar el manual de usuario para el microprocesador con el que van a trabajar. 4. Proponer el diagrama de bloques del sistema que utilizarn en el diseo de la caja registradora. ETAPA 2 Consiste en realizar la caja registradora como tal, la cul servir en esencia para utilizarla en algn comercio, entindase abarrotes, supermercados, venta de ropa, venta de instrumentos musicales, etc. Deber capitalizar las ventas del da, guardar datos importantes los cuales se detallan ms adelante.

3. Caractersticas del Diseo


1. Luego de tener la tarjeta debern realizar el programa en la EPROM en lenguaje Ensamblador, esto con el fin de controlar adecuadamente los puertos de entrada y salida y los dispositivos de almacenamiento. 2. Con la tarjeta madre, debern controlar tanto la LCD y el teclado a utilizar, as como la gestin de memoria RAM/EEPROM para guardar datos. 3. La caja registradora deber sensar los productos por medio ptico, es decir utilizar cdigo de barras. 4. Debern existir 10 productos como mnimo almacenados en memoria para realizar el cobro, cada uno con su cdigo de barras respectivo. 5. Cada producto cobrado deber desplegarse en la LCD.

6. Luego de que la caja realice el cobro, deber almacenar esta informacin y procesarla, dando as como resultado el total de cada compra hecha. 7. El sistema de memoria deber tener capacidad para hacer el corte de caja diario, es decir capitalizar todas las ventas/compras hechas en el da, guardar este dato en memoria y desplegar el total en la LCD. 8. El sistema deber realizar conversiones entre varias monedas, especficamente: QUETZAL, DLAR, EURO. 9. Tambin contara con una pequea base de datos de clientes, los cuales al estar registrados podrn tener acceso a un descuento en su compra al sobrepasar la cantidad de Q. 500.00. 10. Toda la informacin debe ser desplegable en cualquier instante que se desee para realizar una consulta. 11. El sistema debe contar con un teclado, LCD o 7 segmentos, un sistema para leer cdigos y perifricos, estos ltimos cambiarn debido al diseo particular de cada grupo.

Imgenes Alusivas de la caja registradora

4. Libertades y Restricciones
1. Deben programar en Ensamblador. 2. Debern disear la etapa mecnica y electrnica, esto se deja a discrecin de cada grupo. 3. Para el teclado se puede utilizar un teclado PS2, o pueden realizar uno propio. 4. Debern utilizar LCD o 7 segmentos para desplegar toda la informacin. 5. Debern utilizar lector de cdigo de barras. 6. Pueden utilizar cualquier Perifrico que deseen, no importa la numeracin. 7. Pueden utilizar circuitos combinacionales en las etapas ms sencillas. 8. Queda prohibido el uso de microcontroladores. 9. Pueden utilizar las memorias ROM, PROM, EPROM, EEPROM, RAM.

5. Presentacin
Deben presentar este proyecto bajo el normativo de redaccin y presentacin de proyectos publicados en la pgina oficial del laboratorio. El proyecto se entrega en tres fases: Fase 1 Presentacin de la planificacin de desarrollo del proyecto, costos, diagramas posibles a usar, proyeccin y alcances de este proyecto, dudas sobre la realizacin. Fase 2 Para esta fase debern entregar la ETAPA 1 funcionando al 100%, adems de un reporte sobre la misma segn el normativo de laboratorio. Fase 3 Entregar la ETAPA 2 funcionando al 100% y la circuitera de la caja registradora en su placa base, adems debern entregar un reporte final segn el normativo de evaluacin del Laboratorio de Electrnica utilizando el formato IEEE/Latex, indicando en el mismo los inconvenientes presentados, comparacin entre algunos diseos y porque eligieron uno en particular y todos los archivos que entregaron en fases anteriores.

Referencias, libro de microprocesadores Intel utilizado en la clase de electrnica 5.

El horario de entrega se publicar en la pgina del laboratorio. Cualquier duda puede comunicarla a los auxiliares del laboratorio o plantearla al tutor de proyectos.

Inga. Magdalena Puente Tutor de Proyecto

Ing. Byron Arrivillaga Coordinador de Laboratorio de Electrnica

Potrebbero piacerti anche