Sei sulla pagina 1di 18

EJERCICIOS SEPTIEMBRE 1 EVALUACIN PRIMERO

CF: STI

MODULO: AESI

Escribe la tabla de verdad de las siguientes funciones (2 ptos).

X =ABC + AB (A C ) X = ABC + AB C + ABC X = (A + B )(A + B + C )C X = RST (R + S +T ) X = MNQ M N Q MNQ X = M + N +Q + M + N +Q + M + N +Q X = A + B + C + ABC X = AC + B C + A + C X = A + BC (A + B + C ) + (B + C )(B + C )


F1 = abc + abc+ abc + abc + abc F2 = (a+b+c) (a+b+c) (a+b+c) (a+b+c) F3 = [(a + b) + c] + (a + b) F4 = {(a + b) [c(b+c)]} ([] niega todo lo que esta entre corchetes) F5 = abcd + abcd + abcd + abcd + abcd + abcd + abcd + abcd + abcd F6 = (a+b+c+d) (a+b+c+d) (a+b+c+d) (a+b+c+d) (a+b+c+d) (a+b+c+d) F7 = abc + abc + abcd F8 = (a+b+c)(a+b+c+d) F9 = (a+b+c)(a+b+d)(a+b+c)(c+d)(b+d) Dibuja el diagrama de tiempos. Escribir las siguientes funciones segn las formas cannicas (primera y segunda). Simplifica por el mtodo de Karnaugh. Dibuja el circuito simplificado con puertas lgicas de 2 entradas. Implemntalo con multiplexores o demultiplexores. SEGUNDO Se desea disear un circuito de control de una maquina trituradora. En esta maquina existen dos sensores de llenado (S1 y S2), que determinan el nivel de los elementos a triturar como se muestran en la figura:

Cuando la maquina se encuentra llena del todo, tienen que entrar en funcionamiento ambos trituradores; cuando se encuentra medio lleno, solo tiene que funcionar uno de ellos; mientras que si no se detecta ningn elemento a triturar, ambos motores se han de

EJERCICIOS SEPTIEMBRE 1 EVALUACIN

CF: STI

MODULO: AESI

parar. Dicha maquina tiene un mecanismo de emergencia a travs de un conmutador de trituracin, de tal forma que cuando est conectado la mquina opera segn su contenido, mientras que si esta desconectado, la mquina ha de pararse independientemente de su contenido. TERCERO Determine en el circuito de un sistema con cuatro entradas y una salida, en la que esta sea 1, cuando el nmero binario aplicado a las entradas sea un nmero primo. Tabla de verdad y diagrama de tiempos. Ecuacin lgica con minitrminos y maxitrminos. Simplifique la ecuacin. Implementa el circuito con puertas lgicas universales. Implementa el circuito con un mutliplexor. CUARTO Determine en el circuito de un sistema con cuatro entradas y una salida, en la que esta sea 1, cuando el nmero binario aplicado a las entradas NO sea un nmero primo. Tabla de verdad y diagrama de tiempos (2 ptos) Ecuacin lgica con minitrminos y maxitrminos. (2 ptos) Simplifique la ecuacin. (2 ptos) Implementa el circuito con puertas lgicas universales. (2 ptos) Implementa el circuito con un mutliplexor (2 ptos). QUINTO El tipo de instrucciones (A o B) que se han de impartir al comienzo de un rally depender de las caractersticas y propiedades de los coches. Las variables que caracterizan a los vehculos y las condiciones de participacin se pueden resumir de la siguiente manera: Los coches extranjeros con un motor superior a 2 litros debern correr en Clase II, junto con los coches nacionales. Si su cilindrada es menor, deben correr en Clase I. Tanto los coches que compitan en la Clase I como en la II pueden estar equipados con arreglo a las normas generales de la competicin, o de acuerdo con unas normas especiales que les permiten modificar el sistema de inyeccin. Los coches de Clase I pueden llevar ruedas de serie o ruedas con un ancho especial. Las instrucciones de tipo A se entregarn a los coches de Clase II que estn equipados de acuerdo con las normas generales, y a los de Clase I que estn equipados segn las normas generales o lleven ruedas de serie. Al resto se les entregarn las instrucciones del tipo B. Definir, utilizando el menor nmero posible de circuitos integrados, el diagrama lgico que, al aplicar a la entrada las condiciones de cada participante, permita activar una seal luminosa cuando haya que entregarle las instrucciones de tipo A, y no se ilumine cuando las instrucciones sean de tipo B Disear el circuito con puertas NOR.

EJERCICIOS SEPTIEMBRE 1 EVALUACIN Donde las entradas son: a = Nacionalidad del coche a= 1 Extranjero a = 0 Nacional b = Cilindrada b = 1 > 2 litros b = 0 < 2 litros c =Equipamiento c = 1 Normas especficas c = 0 Normas generales d = Tipo de ruedas d = 1 Especiales d = 0 De serie y las salidas Clase 1 Clase II 0 Clase I Tipo de instruccin. 1 Tipo A 0 Tipo B

CF: STI

MODULO: AESI

A 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1

B 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1

C 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1

D 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1

Clase Instruccin

SEXTO Una mquina recreativa dispone, en la plataforma por la que discurre la bola, de cuatro interruptores luminosos a, b, c y d que pueden ser activados con la bola en juego. Disear un circuito con puertas NAND de dos entradas para que la mquina conceda una bola gris cuando se pulsan los interruptores correspondientes a las combinaciones binarias equivalentes a los nmeros decimales 4, 5, 8, 9, 11, 13 15. Se supone que los interruptores que se activan quedan cerrados hasta que una nueva bola entra en juego. SEPTIMO Definir y ensayar un sistema de alarma al que se conectan cuatro detectores a, b, c y d. El sistema se pondr en marcha cuando se activen tres o cuatro detectores, o cuando se active exclusivamente el sensor d, que es el de la puerta principal. Cuando no se active ningn detector o se active uno solo ( a excepcin del d), la alarma no actuar. Por ltimo si se activan los dos, el funcionamiento del sistema es indiferente, salvo que uno de ellos sea el d, en cuyo caso el sistema se activar. Se supone que cuando se activa un sensor la seal queda memorizada, es decir, permanece a nivel 1 hasta que se desactive intencionadamente. Implementar el circuito con el mnimo nmero de puertas NOR de dos puertas. (No hay que definir el sistema de memorizacin de las seales de los detectores). OCTAVO Una mquina recreativa dispone, en la plataforma por la que discurre la bola, de cuatro interruptores luminosos a, b, c y d que pueden ser activados con la bola en juego. Disear un circuito para que la mquina conceda una bola gratis cuando se pulsan los interruptores correspondientes a las combinaciones binarias equivalentes a los nmeros decimales 4, 5, 8, 9, 11, 13 15. Se supone que los interruptores que se activan quedan cerrados hasta que una nueva bola entra en juego.

EJERCICIOS SEPTIEMBRE 1 EVALUACIN

CF: STI

MODULO: AESI

Tabla de verdad y diagrama de tiempos (2 ptos) Ecuacin lgica con minitrminos o maxitrminos. (2 ptos) Simplifique la ecuacin. (2 ptos) Implementa el circuito con puertas lgicas universales (NAND de 2 entradas). Implementa el circuito con un mutliplexor (2 ptos).

NOVENO Disea un sumador total. Tabla de verdad y diagrama de tiempos (2 ptos) Ecuacin lgica con minitrminos y maxitrminos. (2 ptos) Simplifique la ecuacin. (2 ptos) Implementa el circuito con puertas lgicas universales. (2 ptos) Implementa el circuito con un mutliplexor (2 ptos).

EJERCICIOS SEPTIEMBRE 1 EVALUACIN

CF: STI

MODULO: AESI

PRIMERO Realiza las siguientes operaciones (5ptos). Pasa a complemento a uno y a complemento a dos los nmeros (1/8 ptos cada una): Ca1 Ca2 01010110 11010111 10110100 01100011 Haz las siguientes operaciones (0,5 ptos cada una) y descomplementa el resultado si es negativo:

SUMA

11001110 +01001110

00110010 +00011110

00100010 00011101

00110011 - 01001110

Resta en complemento a uno.

00100010 00111101

00010011 - 01001110

Resta en complemento a uno la primera , y a dos la segunda

00111100 - 00101010

01101110 - 01110001

Resta en complemento a dos.

EJERCICIOS SEPTIEMBRE 1 EVALUACIN

CF: STI

MODULO: AESI

SEGUNDO Realiza las siguientes operaciones (5ptos). Pasa a complemento a uno y a complemento a dos los nmeros (1/8 ptos cada una): Ca1 Ca2 01010110 11010111 10110100 01100011 Haz las siguientes operaciones (0,5 ptos cada una) y descomplementa el resultado si es negativo: 01011010 +01000111 10110010 +01011110

SUMA

00101010 00110011

00110011 - 01101000

Resta en complemento a uno.

00101010 00101101

00110011 - 01101101

Resta en complemento a uno la primera , y a dos la segunda

00110011 - 00101110

01111111 - 01000001

Resta en complemento a dos.

EJERCICIOS SEPTIEMBRE 1 EVALUACIN

CF: STI

MODULO: AESI

TERCERO Disea un flip-flop D y un flip-flop T, a partir de flip-flops J-K. (3pts) Disea un flip-flop J-K a partir de un flip-flop tipo D y un flip-flop T. (5pts) CUARTO Disea un contador en anillo de 5 bits con flip-flops tipo D (Secuencia de estados, 1pto, circuito 5ptos). Aade un circuito de reset de 1ms. (1pto). Finalmente, dibuja el cronograma de funcionamiento, suponemos que el tiempo de propagacin es 2/10 aproximadamente del ciclo de reloj. (2 ptos, detalle de dos ciclos de reloj 2 ptos) QUINTO Disea un contador JOHNSON de 3 bits con flip-flops tipo D (Secuencia de estados, 1pto, circuito 5ptos). Aade un circuito de reset de 0.1ms. (1pto). Finalmente, dibuja el cronograma de funcionamiento, suponemos que el tiempo de propagacin es 2/10 aproximadamente del ciclo de reloj. (2 ptos, detalle de dos ciclos de reloj 2 ptos) SEXTO Disea un dado electrnico sncrono con flip-flops, y dibuja el diagrama de tiempos y el detalle cuando cambian todas las seales de salida con respecto el reloj. Adems, disea el circuito de reset para un tiempo de 10ms, R= 10k, Calcula C? (10ptos). SEPTIMO Implementa un contador de 6 estados. 1. Tabla de estados. (2ptos) 2. Dibuja el diagrama de tiempos (2 ptos) 3. Dibuja en detalle cuando cambian todas las seales de salida con respecto el reloj. El tiempo de propagacin lo suponis un 1/10 el tiempo de reloj. (1 pto) 4. Implementacin del circuito (3ptos) y disea el circuito de reset para un tiempo de 5ms, R= 10k, Calcula C? (1pto). OCTAVO Disea un registro de desplazamiento a derecha entrada serie salida paralelo de 4 bits ( circuito 5ptos). Aade un circuito de reset de 2ms. (1pto). Finalmente, dibuja el cronograma de funcionamiento, donde la secuencia de entrada serie es 0100111101, suponemos que el tiempo de propagacin es 2/10 aproximadamente del ciclo de reloj. (3 ptos, detalle de dos ciclos de reloj 2 ptos) NOVENO Disea un registro de desplazamiento a izquierdas entrada serie salida serie de 4 bits (, circuito 5ptos). Aade un circuito de reset de 2ms. (1pto). Finalmente, dibuja el cronograma de funcionamiento, donde la secuencia de entrada serie es 0100111101, suponemos que el tiempo de propagacin es 2/10 aproximadamente del ciclo de reloj. (3 ptos, detalle de dos ciclos de reloj 2 ptos)

EJERCICIOS SEPTIEMBRE 1 EVALUACIN

CF: STI

MODULO: AESI

EJERCICIOS SEPTIEMBRE 2 EVALUACIN PRIMERO

CF: STI

MODULO: AESI

Localiza los siguientes elementos de una placa base en los siguientes tarjetas madres:

PUERTO PARALELO PUERTO SERIE VGA DVI HDMI LAN (ETHERNET) USB FIREWIRE WIFI BLUETOOTH AUDIO PORT MIDI TECLADO RATON MODEM PUERTO DE JUEGOS SLOTS DE MEMORIA PCI EXPRESS x1 PCI EXPRESS x16 AGP Fabricante Asus Gigabyte Intel MSI Placa P5B Deluxe M55S-S3 D946-GZIS K9AGM2 Series

PCI SLOTS ISA SLOTS SATA (HDD) SATA EXTERNO ATA (HDD) ATA EXTERNO FDD SOCKET MICRO NORTBRIGDE SOUTHBRIGDE WESTBRIGDE EASTBRIGGE VENTILADOR CPU VENTI. NORTB VENTI SISTEMA. BIOS BATERIA ATX 12V ALIMENTACIN ATX ALIMENTACIN AT Socket SK775 AM2 SK775 AM2

EJERCICIOS SEPTIEMBRE 2 EVALUACIN

CF: STI

MODULO: AESI

SEGUNDO Supongamos una PDA que puede direccionar hasta X GB de memoria, y que disponemos de las siguientes memorias: dispositivos de I/Os, situado en las primeras posiciones, memoria principal SDRAM, memoria externa a travs de una tarjeta SD o CF, memoria FLASH donde se instala el SO que estar situado en las ultimas direcciones de memoria.

Capacidad PDA I/O SDRAM SD FLASH

PDA 1 512MB 8kB 96MB 48MB 128MB

PDA 2 1GB 16kB 128MB 192MB 512MB

PDA 3 2GB 32kB 256MB 1GB 512MB

PDA 4 4GB 64kB 384MB 3GB 512MB

PDA 5 8GB 64kB 512MB 4GB 1GB

Dibuja el mapa de memoria detallado (2ptos). Calcula y refleja en el mapa donde empiezan y acaban cada bloque. (4ptos) Disea el circuito de seleccin (4 ptos) utilizando los siguientes dispositivos lgicos y puertas lgicas discretas.

EJERCICIOS SEPTIEMBRE 2 EVALUACIN

CF: STI

MODULO: AESI

TERCERO Supongamos una PDA que puede direccionar hasta 8GB, y que disponemos de los siguientes tipos de bloques de E/S (Entrada/salida o I/O) y/o memorias: 64kB en dispositivos de E/S, situado en las primeras posiciones, 256MB de memoria principal SDRAM, hasta 4GB memoria externa a travs de tarjeta SD, y 512MB de memoria FLASH donde se instala el SO que estar situado en las ultimas direcciones de memoria. Si se utilizan los siguientes chips de memoria:. Chip SDRAM de 128MB. Chip FLASH de 128MB. Dibuja el mapa de memoria detallado (2ptos). Calcula y refleja en el mapa donde empiezan y acaban cada bloque y cada una de las memorias. (4ptos) Disea el circuito de seleccin (4 ptos) utilizando los siguientes dispositivos lgicos y puertas lgicas discretas.

EJERCICIOS SEPTIEMBRE 2 EVALUACIN CUARTO

CF: STI

MODULO: AESI

Rellname la siguiente ficha de mantenimiento de las realizadas en prcticas, e indcame si es de tipo preventivo o correctivo, y si es software o hardware. (5ptos)
Accin:

Tipo mantenimiento:

de

Material necesario:

Procedimiento:

EJERCICIOS SEPTIEMBRE 3 EVALUACIN

CF: STI

MODULO: AESI

PRIMERO Un floppy disk de 1,44MB tiene 2 cabezales (numerados del 0 al 1), y 18 sectores (numerados del 1 al 18). Cuntos cilindros tiene? (1pto) Si tenemos un disco duro de 2.1 GB de capacidad aproximadamente al cual se le hacen cuatro particiones: Sistema de archivos FAT FAT32 FAT FAT32 Tamao 8MB 64MB 256MB 512MB

1 2 3 4

Calcula el tamao mnimo de los clusters en cada una de las particiones. Calcula el nmero de clusters mximo utilizado en la particin. SEGUNDO Calcula la capacidad en GB de un disco duro con Cilindros, Cabezales y Sectores. Al cual se le hacen cuatro particiones:

C 2112 2484 3309 4092 4969 6232 7480

H 16

S 63

GB

1 2 3 4

Sistema de archivos FAT FAT FAT FAT32

Tamao 20MB 120MB 280MB 280MB

Calcula el tamao mnimo de los clusters en cada una de las particiones. Calcula el nmero de clusters mximo utilizado en la particin.

EJERCICIOS SEPTIEMBRE 3 EVALUACIN

CF: STI

MODULO: AESI

SEGUNDO (2ptos) Que perifricos se pueden conectar en cada uno de los conectores de la parte trasera de la placa base? TECLADO RATON ROUTER MODEM SWITCH CRT LCD TFT MICROFONO ALTAVOZ IMPRESORA SCANNER MEMORIA FLASH HDD WEBCAM DVD/CD ROM CAMARA VIDEO

# PUERTO 1 2 3 4 5 6 7 8

PERIFERICOS

EJERCICIOS SEPTIEMBRE 3 EVALUACIN TERCERO (10 ptos)

CF: STI

MODULO: AESI

Da nombre a las diferentes tipos de redes por tamao, y por topologa, y describe el soporte fsico que se emplea para esa red. Por otra parte, describe todos los elementos que componen las redes en rbol, bus, e inalmbricas. Y asigna para la red en rbol todas las direcciones IP de todos los elementos, utiliza las direcciones que ms le corresponda: 192.168.0.X. 172.26.X.X, o 10.x.x.x

EJERCICIOS SEPTIEMBRE 3 EVALUACIN

CF: STI

MODULO: AESI

# 1 2 3 4 5 6 7 8 9 10

Tamao

Topologa Fsica

Medio

EJERCICIOS SEPTIEMBRE 3 EVALUACIN TERCERO (5 ptos)

CF: STI

MODULO: AESI

Da nombre a las diferentes tipos de redes por tamao, y por topologa, y describe el soporte fsico (lnea continua medio guiado, lnea discontinua no guiado) que se emplea para esa red. Por otra parte, describe todos los elementos que componen las redes en rbol, bus, e inalmbricas (lnea discontinua).

EJERCICIOS SEPTIEMBRE 3 EVALUACIN

CF: STI

MODULO: AESI

# 1 2 3 4 5 6 7 8 9 10

Tamao

Topologa Fsica

Medio

Potrebbero piacerti anche