Sei sulla pagina 1di 19

UNIVERSIDAD DE TARAPAC FACULTAD DE INGENIERA ESCUELA DE INGENIERIA ELECTRICA ELECTRONICA

INFORME DE LABORATORIO
LABORATORIO INFORME N TTULO uno uno Amplificadores Operacionales y Comparadores FECHA EXPERIENCIA 25-abril-2012 ALUMNOS: Cristian Loyola PROFESOR: Rolando Caicedo Castro EVALUACION: ENTREGA INFORME 14-mayo-2012 OBSERVACIONES:

ENTREGA PRE INFORME

ARICA CHILE

NDICE. Pginas. 1. Introduccin. . 2. Objetivos. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3 3 3 4 4 5 7 9 12 12 13 15 17 19 19

3. Componentes e instrumentacin. 4. Marco Terico. I. II. III. IV. . .

Circuito amplificador.. Amplificador integrador. Circuito rectificador. .

. . . Circuito generador de pulsos de ancho T1 y T2. . . . . . . . . . . . .

5. Trabajo Experimental. I. II. III. IV.

Circuito amplificador.. Amplificador integrador. Circuito rectificador. .

. . . Circuito generador de pulsos de ancho T1 y T2. . . . . . . . . . . .

6. bibliografa.

7. Conclusiones generales.

1. Introduccin: I. Durante el trabajo del laboratorio vamos a conocer y comprobar las afirmaciones hechas en clases acerca del comportamiento real (no terico o simulado) de los amplificadores operacionales. Comprobaremos las ventajas de la realimentacin negativa y el comportamiento de los diversos circuitos que analizaremos, poniendo especial atencin en los efectos producidos por la realimentacin y el control que obtiene el diseador de los diversos parmetros del circuito.

2. Objetivos: I. Generales: i. Analizar el funcionamiento de un amplificador Operacional en aplicaciones lineales y no-lineales. II. Especficos i. Observar los efectos producidos en el sistema debido a una realimentacin negativa. ii. Contrastar 3. Componentes e Instrumentacin Amplificadores Operacionales LM741CN Comparador LM311P Osciloscopio, generador de funciones, multmetro digital, y una fuente de alimentacin dual con sus respectivos cables. Resistencias *W+: 100*+, 2x 1*K+, 2x 10*K+, 100*K+, 2x 1*M+, 39*K+. Potencimetros: 20*K+, 100*K+, 500*K+. Condensadores: 1[nF]. Diodos: 2X IN4148. lo terico, simulado y prctico.

4. Marco terico: A continuacin se presentara el desarrollo terico del laboratorio, adems de las simulaciones correspondientes a cada circuito. I. Circuito amplificador

I1

I2

Figura 4.1 Esquema de un Amplificador Operacional i. Solucin terica: => = => D=


( ( ) )

Sabiendo que V+ = Vii.

=>

D = A (1)

Solucin por simulacin en pspice:

Figura 4.1.1 simulacion en pspice del circuito descrito en la figura 4.1

1.0mV

0.5mV

0V

-0.5mV

-1.0mV 0s V(D) 0.1ms V(V1:+) 0.2ms 0.3ms 0.4ms 0.5ms Time 0.6ms 0.7ms 0.8ms 0.9ms 1.0ms

Figura 4.1.2 grafica de la salida y la entrada de la simulacin del circuito de la figura 4.1.1 En esta grafica (figura 4.1.2) se muestra la salida (en verde) y la entrada (en rojo) del circuito mustrado en la figura 4.1.1, se demuestra mediante la simulacion que el voltaje de salida D es igual al de entrada A (como se afirma en la ecuacin (1)). II. Amplificador Integrador.

Figura 4.2 Circuito Integrador i. IR7 = => V0(s)= V0(s) = Solucin terica: V0 (t)= -
( )

=-(IC + IR8)=> (
( )

/{ } (2)

) (3) V0(t) = ( )

( )

=>

) (4)

La expresin para el mximo esta dada por:


( )

( )

( )

(5)

ii.

Solucin por simulacion en pspice:

Figura 4.2.1 simulacion en pspice del circuito descrito en la figura 4.2


1.0mV

0V

-1.0mV

-2.0mV 0s V(V2:+) 0.1ms V(D) 0.2ms 0.3ms 0.4ms 0.5ms Time 0.6ms 0.7ms 0.8ms 0.9ms 1.0ms

Figura 4.2.2.a grafica de la salida y la entrada de la simulacin del circuito de la figura 4.2
1.0mV

0V

-1.0mV

-2.0mV 0s V(V2:+) 10ms V(D) 20ms 30ms 40ms 50ms Time 60ms 70ms 80ms 90ms 100ms

Figura 4.2.2.b grafica de la salida y la entrada de la simulacin del circuito de la figura 4.2 (ampliada)

En la grafica 4.2.2.a se muestra (mediante la simulacin en pspice mostrada en la figura 4.2.1) que la salida D sera la integral de la entrada A, y en la grafica 4.2.2.b se muestra al principio una variacion del sistema debido al condensador, pero esta pertuvacin no perdura en el tiempo, por lo que el sistema sera integrador en su estado estable. Un circuito tradicional (o terico) integrador no pesee la resistencia grande que esta en paralelo al condensaror, esta resistencia es de vital imoirtancia en forma practica, ya que por medio de esta es que se evita la saturacion de la salida del circuito real (figura 4.2.1) al alimentarlo con una fuente constante (DC). III. Circuito rectificador:

i. Vg<0:

Figura 4.3 Circuito rectificador Solucin terica:

Figura 4.3.a simulacion en pspice del circuito descrito en la figura 4.3 para Vg<0. Sabiendo que V+ = V- = 0 => = => V0 = Vg => V0=-Vg (6)

Vg>0:

Figura 4.3.b simulacion en pspice del circuito descrito en la figura 4.3 para Vg>0. Solucin: IR15 = 0 => ii. V0 = 0 (7) Solucin por simulacin en pspice:

Figura 4.3.1 simulacion en pspice del circuito descrito en la figura 4.3

1.0mV

0.5mV

0V

-0.5mV

-1.0mV 0s V(A) 0.1ms V(Vo) 0.2ms 0.3ms 0.4ms 0.5ms Time 0.6ms 0.7ms 0.8ms 0.9ms 1.0ms

Figura 4.3.2 grafica de la salida y la entrada de la simulacin del circuito de la figura 4.3.1 En la grafica de la figura 4.3.2 se demuestra mediante la simulacion (figura 4.3.1) que el voltaje de salida V0 es igual menos el voltaje de entrada Vg para Vg mayor que cero (ecuacin 6), y cero para Vg meyor que cero (ecuacin 7), por lo tanto el circuito sera un rectificador inversor con de media onda con ganancia uno. Las pequeas variaciones en el voltaje de salida V0 se deben a la accin de los diodos. IV. Circuito generador de pulsos de ancho T1 y T2:

Figura 4.4 Circuito generador de anchos de pulso con amplificador operacional.

i. V+ =

Solucin terica: = *D (8) => = Av = 0,5

El tiempo T1 estar dado Para D>0:

Figura 4.4.a simulacion en pspice del circuito descrito en la figura 4.4 para D>0. VC(t) = VCC (VCC + VEE) (9) => T1=R3C
( )

VCC=VCC-(VCC+ VEE)

=> T1=109.86 *s+

El tiempo T2 estar dado para D<0

Figura 4.4.b simulacion en pspice del circuito descrito en la figura 4.4 para D<0.

10

VC(t) = -VEE + (VEE + VCC)

(10) => T2=R4C


( )

-VCC=-VEE+(VEE+ VCC)

=>

T2=54,93 *s+

Finalmente el tiempo T (total de la onda) esta dado por: T = T1 + T2=> ii. T = (R3+R4)C
( )

= (R3+R4)C

=>

T=164.79 *s+

Solucin por simulacin en pspice:

Figura 4.4.1 simulacion en pspice del circuito descrito en la figura 4.4


20V

10V

0V

-10V

-20V 0s V(U1:OUT) Time 0.1ms 0.2ms 0.3ms 0.4ms 0.5ms 0.6ms 0.7ms 0.8ms 0.9ms 1.0ms

Figura 4.4.2 grafica de la salida de la simulacin del circuito de la figura 4.4

11

Mediante la simulacin (figura 4.4.1) se demostr que lo calculado anteriormente es cierto (ecuaciones 9, 10 y los tiempos correspondientes), as el circuito ser (en la salida) un multivibrador, en el que al cambiar entre las resistencias R3 y R4 (por efecto de la entrada q afecta a os diodos) variaran los anchos de los pulsos. Adems en la simulacin se agreg un valor inicial al condensador para que inicie el multivibrador, tambin una resistencia de carga y otra de ajuste para que se estabilice la salida del circuito. 5. Trabajo experimental:

I.

Circuito amplificador Implemente el circuito de la figura 5.1 y observe la respuesta a distintos valores de voltajes de entrada. Complete la tabla 5.1 para distintos valores de voltajes alternos sinusoidales a una misma frecuencia, complete la tabla 5.2 para una seal sinusoidal de igual amplitud pero de distinta frecuencia. Nota: Los valores de voltaje y frecuencia deben estar dentro del rango de operacin del amplificador operacional.

Figura 5.1: Esquema de un Amplificador Operacional

Tabla 5.1: Mediciones con voltaje alterno de amplitud variable y frecuencia fija. VA [V] Vout f=510 [Hz] medido
1,54 1,64 2,78 3,46 5,06 1,54 1,62 2,78 3,48 5,06 Vout terico 1,54 1,62 2,78 3,48 5,06

Tabla 5.2: Mediciones con voltaje alterno de amplitud fija y frecuencia variable. f [Hz] Vout medido VA=2,00
1k 5k 100k 500k 1M 2 2 1,06 280m 180m Vout terico 2 2 2 2 2

12

En la tabla 5.1 se ve que la salida real (Vout medido) se comporta igual que la terica (Vout terico), ya que la entrada (VA) no supera la polarizacin del amplificador operacional (10[V]). En la tabla 5.2 se ve que la salida se atena a causa de las capacitancias parasitas del amplificador operacional.

Imagen 5.1 grafica entregada por el osciloscopio del circuito mostrado en la figura 5.1 para una entrada de 2[V] en la entrada e igual en la salida, con una frecuencia de 2 [kHz] (la entrada y la salida estn montadas y al ser iguales da la impresin de ser solo una seal).

II.

Amplificador Integrador. Implemente el circuito amplificador de la figura 5.2. Complete la tabla 5.3 para distintos valores de voltajes alternos sinusoidales a una misma frecuencia, complete la tabla 5.4 para una seal sinusoidal de igual amplitud pero de distinta frecuencia. Cambie los tipos de seales de entrada a una onda cuadrada y una onda triangular, observe y comente los resultados. Nota: Los valores de voltaje y frecuencia deben estar dentro del rango de operacin del amplificador operacional.

13

Figura 5.2: Circuito Integrador

Tabla 5.3: Mediciones con voltaje alterno de amplitud variable y frecuencia fija. VA [V] Vout medido f=1[kHz]
1,6 2 3 4 5 6 7 8 9 10 2,48 3,16 4,6 6,04 6,68 7,24 8,28 9,32 10,2 10,2 Vout terico 4,46 3,14 4,7 6,32 7,9 9,54 10,68 12,62 14.2 15,62

Tabla 5.4: Mediciones con voltaje alterno de amplitud fija y frecuencia variable. f [Hz] Vout medido VA=3,00
1k 10k 20k 30k 40k 50k 80k 100k 1M 4,72 560m 280m 240m 160m 160m 120m 80m 80m Vout terico 4,62 477m 223m 159m 119m 95m 60m 48m 4,78m

En la tabla 5.3 se ve que la salida real (medida) se satura a causa de la polarizacin del amplificador operacional (10[V]), a diferencia de la terica que no obedece esta restriccin. En la tabla 5.4 se ve que la salida se atena a causa de las capacitancias parasitas del amplificador operacional.

14

Imagen 5.2 en esta imagen entregada por el osciloscopio se ve la seal seno, de entrada, en la parte superior, y la seal coseno, de salida, en la parte inferior. Tal como se esperaba.

Imagen 5.3 Un modelo bsico que satisface el funcionamiento de un AO es el de un amplificador fuente de voltaje [1]. Esta imagen esta anexada con el objetivo de mostrar las capacitancias parasitas internas de los amplificadores operacionales

[1]: Extracto gua de amplificadores operacionales. Ramn Guirriman Carrasco.

15

III.

Circuito rectificador Implementar el circuito rectificador de la figura 5.3, determine y compruebe su funcin como rectificador y comente sobre los voltajes umbrales de ella, utilice al menos 3 seales de voltaje sinusoidal de distinta amplitud y frecuencia. Nota: Los valores de voltaje y frecuencia deben estar dentro del rango de operacin del amplificador operacional.

Figura 5.3: Circuito rectificador

Imagen 5.3 en esta imagen entregada por el osciloscopio se ve la seal seno, de entrada, en la parte superior y la misma seal pero afectada por un rectificador de media onda negador, de salida, en la parte inferior.

16

IV.

Circuito generador de pulsos de ancho T1 y T2 Implemente y analice el circuito de la figura 5.4. Determine terica y experimentalmente los tiempos T1 y T2, donde T1 es el tiempo de la seal positiva y T2 es el tiempo de a seal negativa. Observe las variables del circuito, en particular los puntos de comparacin. Cmo se podra variar la frecuencia y los tiempos T 1 y T2? Qu diferencias existen en la seal de salida si en vez de usar un amplificador operacional se utiliza un comparador? NOTA: Para las resistencias variables utilice los potencimetros de 100 K y 500 K.

Figura 5.4: Circuito generador de anchos de pulso con amplificador operacional LM741. 1) Para el circuito 5.4 vare la resistencia de los potencimetros y compruebe como cambian los tiempos T1 y T2. Realice dos mediciones variando la resistencia de los potencimetros y mida el ancho de los pulsos, determine tericamente el nuevo valor de los potencimetros a partir del ancho de los pulsos. Determine tericamente el ancho de los pulsos a partir de las medidas de resistencia de los potencimetros. Contraste y concluya en base a los resultados.

17

Imagen 5.4 esta imagen entregada por el osciloscopio muestra la salida del multivibrador (descrito en la figura 5.4). a. De esta imagen se puede calcular aproximadamente el tamao de las resistencias R3 y R4 del circuito de la figura 5.4, dado que:

T1 = T2

T=

= 279*s]

=>

T1 = 140 *s+

Luego R3 y R4 estn dadas por:

T1= R3C

=> R3 =(

=> R3

R4

333.38

*M+

b. La segunda variacin de los potencimetros no pudo ser puesta en este informe debido a que las mediciones de los potencimetros se extraviaron. c. El calculo terico fue desarrollado en la parte 4.IV.i de este informe. Cmo se podra variar la frecuencia y los tiempos T1 y T2? o Bueno esta respuesta quedo de manifiesto en los desarrollos anteriores, ya que la frecuencia y por ende los tiempos, se podran variar simplemente alterando las resistencias. Qu diferencias existen en la seal de salida si en vez de usar un amplificador operacional se utiliza un comparador? o Los voltajes de la salida estaran oscilando entre los valores de la polarizacin (+VCC y -VEE).

18

6) Bibliografa:

Ramn A. Guirriman Carrasco, Gua de amplificadores operacionales. Ramn A. Guirriman Carrasco, Apunte de clases de electrnica asistido por computador, 1999.
7) Conclusiones generales: De lo trabajado en el laboratorio y de lo trabajado en forma terica puedo concluir: i. Las variaciones observadas en los circuitos por efecto de la variacin de las resistencias (entre el valor real y el nominal) es despreciable (a este nivel de potencia). Las capacitancias parasitas que se encuentran dentro de los amplificadores operacionales no son de gran importancia mientras se trabaje dentro del rango del amplificador, una vez se sobrepasa este, las cadas producto de ellas (las capacitancias parasitas) es importante. el uso de amplificadores operacionales (tanto con realimentacin positiva como negativa) es de vital importancia para usos analgicos, ya que por medio de estos se pueden generar: trenes de pulsos. operatorias matemticas. operatorias diferenciales e integrales. comparaciones. Nuevamente se muestra q a travs de las resistencias de carga y de estabilizacin se da, valga la redundancia, estabilidad al sistema. Una correcta realimentacin entrega al diseador control total sobre los parmetros del sistema (circuito) y sobre las posibles salidas de este.

ii.

iii.

iv.

v.

19

Potrebbero piacerti anche