Sei sulla pagina 1di 9

Convertidor paralelo serie

Un convertidor de paralelo a serie es


una aplicacin tpica de registros de
desplazamiento
.

Registros de desplazamiento
Definicin Los registros de desplazamiento son
circuitos secuenciales formados por biestables o flipflops generalmente de tipo D conectados en serie y
una circuiteria adicional que controlar la manera de
cargar y acceder a los datos que se almacenan. En los
de desplazamiento se transfiere informacin de un
flip-flop hacia el adyacente, dentro del mismo registro
o a la entrada o salida del mismo. La capacidad de
almacenamiento de un registro es el numero total de
bits que puede contener .

Consiste en el envo de un
bloque de datos en serie . La
necesidad de tales
convertidores surge , por
ejemplo, en los chips ASIC
cuando no hay suficientes pines
disponibles para emitir todos los
bits de datos simultneamente

UnCircuito Integrado para Aplicaciones Especficas(oASIC, por sus


siglas en ingls) es uncircuito integradohecho a la medida para un uso en
particular, en vez de ser concebido para propsitos de uso general. Se usan
para una funcin especfica. Por ejemplo, unchipdiseado nicamente para
ser usado en un telfono mvil es un ASIC. Por otro lado, los circuitos
integrados de la serie 7400 son circuitos lgicos (combinacionales o
secuenciales) que se pueden utilizar para una multiplicidad de aplicaciones.
En un lugar intermedio entre los ASIC y los productos de propsito general
estn losProductos Estndar para Aplicaciones Especficas, oASSPpor sus
siglas en ingls.
Con los avances en la miniaturizacin y en las herramientas de diseo, la
complejidad mxima, y por ende la funcionalidad, en un ASIC ha crecido
desde 5.000 puertas lgicas a ms de 100 millones. Los ASIC modernos a
menudo incluyen procesadores de 32-bit, bloques dememoria RAM,ROM,
EEPROMyFlash, as como otros tipos de mdulos. Este tipo de ASIC
frecuentemente es llamadoSistema en un Chip, o SoC, por sus siglas en
ingls. Los diseadores de ASIC digitales usan
lenguajes descriptores de hardware (HDL), tales comoVerilogoVHDL, para
describir la funcionalidad de estos dispositivos.

Un diagrama de un convertidor de paralelo a


serie se presenta en la figura 9.15 . d ( 7 : 0 )
es el vector de datos que se enviar a cabo ,
mientras que dout es la salida real . Tambin
hay otros dos entradas : CLK y la carga.
Cuando se afirma la carga , d se almacena de
forma sincrnica en el cambio regstrese reg.
Mientras que la carga se mantiene alta , el
MSB , d ( 7 ) , sigue estando disponible en la
salida. Una vez que la carga se vuelve a ' 0 ' ,
los bits posteriores se presentan en la salida
en cada flanco positivo de CLK . Despus de
los ocho bits se han enviado , la salida sigue
siendo baja hasta la siguiente transmisin
.

219

182

108

216

176

96

192

128

8
9

1
0

Potrebbero piacerti anche