Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
CAPITULO 1
COMPUERTAS LGICAS Y TABLAS DE
VERDAD
COMPUERTA AND
EN ESPAOL Y
SI A y B y C y D y . SON UNO, LA
SALIDA ES UNO
EQUIVALE A COLOCAR VARIOS
CONTACTORES EN SERIE
SIMBOLO Y CIRCUITO
EQUIVALENTE
COMPUERTA OR
EN ESPAOL O
SI A B C D SON UNO, LA SALIDA
ES UNO
ES EQUIVALENTE A VARIOS
CONTACTORES CONECTADOS EN
PARALELO
SIMBOLO Y CIRCUITO
EQUIVALENTE
COMPUERTA NOT
EN ESPAOL NO
EQIVALE A UNA
NEGACION
SI ENTRA UNO
SALE CERO
SI ENTRA CERO
SALE UNO
UNA LINEA ARRIBA
DE LA LETRA
INDICA NEGACION
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
LA COMPUERTA NAND ES LA
NEGACION DE LA AND
SI A y B y C y D y SON UNO LA
SALIDA ES CERO
LA COMPUERTA NOR ES LA NEGACION
DE LA OR
Si A B C D ES UNO LA SALIDA
ES CERO
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
10
SOLUCION:
11
TABLAS DE VERDAD
12
13
14
15
SOLUCION:
DESPUES DE HABER
DETERMINADO LA
ECUACION DE SALIDA
(A+B)*C ESTAMOS
LISTOS PARA
CONSTRUIR LA TABLA
DE VERDAD DEL
CIRCUITO:
16
EJEMPLO No3
17
COMPUERTAS LGICAS EN CI
18
CAPITULO 2
ALGEBRA
BOOLEANA
TEOREMAS DE BOOLE
TEOREMAS DE DE-MORGAN
UNIVERSALIDAD DE LAS COMPUERTAS NAND Y NOR
REPRESENTACION ALTERNATIVA PARA LAS COMPUERTAS
LGICAS
ALGEBRA BOOLEANA
20
EJEMPLO :
SIMPLIFICAR :
AB * AB
SOLUCION :
X AB
ENTONCES ;
X *X 0
X X 1
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
21
X *Y Y * X
X (Y Z ) ( X Y ) Z X Y Z
X * (Y * Z ) ( X * Y ) * Z
X * (Y Z ) X * Y X * Z
(W X ) * (Y * Z ) W * Y W * Z X * Y X * Z
X XY X
X XY X Y
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
22
EJEMPLO No1:
COMPRUEBE
QUE :
X X *Y X
SOLUCION :
VER
TABLA
VERDAD
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
23
EJEMPLO No2
SIMPLIFICAR :
Y A B CD A B C D
SOLUCION :
Y A B D * (C C )
Y A B D *1
Y ABD
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
24
TEOREMAS DE DE-MORGAN
( X Y ) X *Y
( X *Y ) X Y
EJEMPLO
SIMPLIFICAR
A* B *C
SOLUCION :
( A B ) *C
( A B) * C
A * C BC
25
UNIVERSALIDAD DE LAS
COMPUERTAS NAND Y NOR
26
(CONEXIONES)
27
REPRESENTACION ALTERNATIVA DE
LAS COMPUERTAS LGICAS.
ANTERIORMENTE YA SE
PRESENTARON LOS SIMBOLOS
ESTANDAR DE LAS COMPUERTAS
LGICAS AND, OR, NOT, NAND Y NOR.
EXISTEN OTROS
SIMBOLOSALTERNATIVOS QUE
RESULTAN MUY TILES EN EL
ANALISIS Y DISEO DE CIRCUITOS
DIITALES.
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
28
2.
29
EJEMPLO N03
1.
2.
OBTENER EL SIMBOLO
ALTERNATIVO DE LA
COMPUERTA NOR.
SOLUCION:
COLOCAMOS BURBUJAS
EN DONDE NO LAS HAY
(EN LAS ENTRADAS) Y
SUPRIMIMOS BURBUJAS
DONDE LAS HAY (EN LA
SALIDA).
CANBIAMOS EL SIMBOLO
OR POR AND (VER
FIGURA)
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
30
DEMOSTRACION
SE PUEDE DEMOSTRAR
FACILMENTE QUE EL
SIMBOLO ALTERNATIVO ES
EQUIVALENTE AL SIMBOLO
ESTANDAR VALIENDONOS
DE LOS TEOREMAS DE DEMORGAN Y RECORDANDO
QUE LA BURBUJA
REPRESENTA UNA
OPERACIN DE INVERSION.
EJEMPLO DEMOSTRACION
DEL SIMBOLO
ALTERNATIVO OR (VER
FIGURAS)
A* B A B
(VER
FIGURA)
SALIDA A * B
SALIDA A B
SALIDA A B
SALIDA OR
31
INTERPRETACION DE LOS
SIMBOLOS ALTERNATIVOS
32
EJEMPLOS
33
VENTAJA DE UTILIZAR
SIMBOLOS ALTERNATIVOS.
34
CAPITULO 3
CIRCUITOS
COMBINATORIOS Y MAPAS DE
KARNAUGH
SIMPLIFICACION POR EL METODO DEL
MAPA DE KARNAUGH
CIRCUITOS LGICOS
COMBINATORIOS
1.
2.
3.
36
EJEMPLO No1
37
SOLUCION:
ENTOCNCES
TENEMOS ;
X A * B *C A* B *C A* B *C A* B *C
SIMPLICANDO :
X B *C A*C A* B
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
38
MAPA DE KARNAUGH
39
40
41
EJEMPLO No2
42
SOLUCION
TENEMOS QUE LA
SALIDA ES UNO
CUANDO:
A3A2A1A0=0011
A3A2A1A0=0100
A3A2A1A0=0101
A3A2A1A0=0110
A3A2A1A0=0111
EN TODAS LAS DEMAS
SITUACIONES LA
SALIDA ES CERO
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
43
1.
2.
3.
4.
5.
44
EJEMPLO No3
OBTENER LA
EXPRESION DE
SALIDA PARTIENDO
DEL SIGUIENTE
MAPA K:
45
SOLUCION:
46
CAPITULO 4
FLIP-FLOPS
REGISTRO
BASICO NAND
REGISTRO BASICO NOR
FLIP-FLOP S-R
FLIP-FLOP J-K
FLIP-FLOP D
INTRODUCCIN
48
SETEAR: COLOCAR
UN NIVEL LOGICO
ALTO EN LA SALIDA
Q
RESETEAR:
LIMPIAR (PONER
EN CERO) LA
SALIDA Q
SET=0 Q=1
RESET=0 Q=0
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
49
SET=1 Q=1
RESET=1 Q=0
NOTE QUE EL REGISTRO
BASICO NOR ES ACTIVO A
NIVELES LOGICOS ALTOS,
ES DECIR SI COLOCAMOS
UNO EN SET Q=1; SI
COLOCAMOS UNO EN
RESET Q=0. POR EL
CONTRARIO EL REGISTRO
BASICO NAND ES ACTIVO
CON NIVELES LGICOS
BAJOS. SI COLOCAMOS
CERO EN SET Q=1 Y SI
COLOCAMOS CERO EN
RESET Q=0.
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
50
51
EN LA FIGURA SE
MUESTRA UN FF
QUE FUNCIONA
COMO UN
REGISTRO BASICO
NOR, PERO
ADEMAS NECESITA
DE UNA TPP PARA
CAMBIAR DE
ESTADO LA SALIDA
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
52
ES UN FF QUE FUNCIONA
COMO EL FF S-R, PERO CON
UNA VENTAJA, SE ELIMINA
LA POSIBILIDAD DE UNA
SALIDA INVALIDA,
CUANDO LAS ENTRADAS
J=1 y K=1 Q SE
COMPLEMENTA; ES DECIR
SI Q=0 PASA A Q=1; SI Q=1
PASA Q=0.
EN LA FIGURA SE MUESTRA
UN FF J-K CON TPN
53
FLIP-FLOP TIPO D
SINCRONIZADO POR RELOJ
TAMBIEN SE LE
CONOCE COMO
REGISTRO
TRANSPARENTE,
PORQUE EN SU SALIDA
APARECE LO MISMO
QUE ENTRA, ES DECIR
SI ENTRA UNO Y
ADEMAS EXISTE UN
TRANSICION (TPP O
TPN) SALE UNO, SI
ENTRA CERO, SALE
CERO
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
54
IGUAL QUE EN EL
CASO ANTERIOR, LO
QUE ENTRA ES LO QUE
SALE, PERO ESTA VEZ
NO ESTA
SINCRONIZADO POR
UN RELOJ, SINO QUE
TIENE UNA ENTRADA
DE HABILITACION
(ENABLE) SI ESA
ENTRADA ESTA
HABILITADA LO QUE
ESTA EN D PASA A Q,
CASO CONTRARIO NO.
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
55
56
57
FLIP-FLOPS EN CI
58
CAPITULO 5
REGISTROS
TRANSFERENCIA
DE DATOS EN SERIE
TRANSFERENCIA DE DATOS EN PARALELO
CONTADOR DE ANILLO
CONTADOR JHONSON
ALMACENAMIENTO Y
TRANSFERENCIA DE DATOS
60
TRANSFERENCIA SINCRONA
FLIP-FLOP MAESTRO-ESCLAVO
OBSERVE LA FIGURA,
EL NIVEL LGICO
ALMACENADO EN EL
FFA ES TRANSFERIDO
AL FFB CON UNA TPN
DEL PULSO DE
TRANSFERENCIA. DE
ESTE MODO DESPUES
DE ESTA TPN, LA
SALIDA DEL FFB SER
IDENTICA A LA SALIDA
DEL FFA.
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
61
TRANFERENCIA ASINCRONA (O NO
SECUENCIAL) FLIP-FLOP MAESTRO - ESCLAVO
62
TRANSFERENCIA DE DATOS EN
SERIE.
UN REGISTRO DE CORRIMIENTO ES UN
GRUPO DE FLIP-FLOPS CONECTADOS
DE TAL MANERA QUE LOS NMEROS
BINARIOS ALMACENADOS EN EL SON
DESPLAZADOS DE UN FLIP-FLOP AL
SIGUIENTE CON CADA PULSO DE
RELOJ
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
63
REGISTROS DE CORRIMIENTO.
64
TRANSFERENCIA DE DATOS EN
PARALELO
OBSERVE LA FIGURA, AL
DAR UN SOLO PULSO TPN
EL ESTADO DE LOS FF DE
ARRIBA SER
TRANSFERIDO A LOS FF DE
ABAJO.
LA TRANFERENCIA DE
DATOS EN PARALELO ES
MS RPIDA QUE LA
TRANFERENCIA DE DATOS
EN SERIE, PERO ES MS
COSTOSA PORQU
REQUIERE DE MS
COMPONENTES PARA
IMPLEMENTARLA.
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
65
CONTADOR DE ANILLO
66
CIRCUITO DE UN CONTADOR
ANILLO DE 4 BITS
EN LA FIGURA SE MUESTRA EL
CIRCUITO CORRESPONDIENTE A
UN CONTADOR DE ANILLO DE 4
BITS JUNTO CON DIAGRAMA DE
ESTADOS. OBSERVE QUE SI SE
CONECTARN LEDS A CADA UNA
DE LAS SALIDAS DEL REGISTRO,
ESTOS SE ILUMINARAN
YAPGARAN N SECUENNCIA.
AHORA EL PRIMERO EN
ILUMINARSE Y APAGARSE SER EL
LED CONECTADO A LA SALIDA Q0.
ENSEGUIDA, ILUMINARIA Y
APAGARIA EL CONECTADO A Q1 Y
AS SUCESIVAMENTE. DESPUES DE
CUATRO PULSOS DE RELOJ,
NUEVAMENTE SERA EL TURNO DE
ILUMINAR Y APAGAR DE Q0 Y EL
PROCESO SE REPITE
CICLICAMENTE.
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
67
INICIALIZACION DE UN CONTADOR
DE ANILLO 74164
68
CONTADOR JHONSON
UN CONTADOR JHONSON O DE
COLA RETORCIDA ES UN
CONTADOR DE ANILLO EN EL
CUAL LA SALIDA DE LA
LTIMA ETAPA SE INVIERTE
ANTES DE ALIMENTARLA A LA
PRIMERA. EN GENERAL, UN
CONTADOR JHONSON DE n
ETAPAS PRODUCE 2n ESTADOS
DIFERENTES. EN LA FIGURA SE
MUESTRA EL CIRCUITO QUE
IMPLEMENTA A UN CONTADOR
JHONSON DE 3 ETAPAS JUNTO
CON SU DIAGRAMA DE
ESTADOS EN EL QUE SE
ILUSTRA LA SECUENCIA DE
CONTEO.
69
CAPITULO 6
DIVICION
Y CONTEO DE FRECUENCIA
CONTADORES
DIVICION Y CONTEO DE
FRECUENCIA
1.
2.
3.
71
DIVICION Y CONTEO DE
FRECUENCIA
EL USO DE N FLIP-FLOPS
PRODUCIRA UNA
FRECUENCIA DE SALIDA EN
EL LTIMO FLIP-FLOP
IGUAL A 1/2N DE LA
FRECUENCIA DE ENTRADA.
ENTONCES EN EL ARREGLO
DE FF DE LA FIGURA, EL
ULTIMO FF (FF X2) TIENE
UNA FRECUENCIA DE
SALIDA DE 1/23 = 1/8 DE LA
FRECUENCIA DE RELOJ.
72
CONTADOR
EL CIRCUITO
ANTERIOR,
ADEMAS DE SER
UN DIVISOR DE
FRECUENCIA ES
TAMBIEN UN
CONTADOR,
OBSERVE LA
FORMAS ONDA:
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
73
NUMERO MOD
74
CONTADORES MENORES A 2N
75
CONTADORES EN CI
EXISTEN EN EL MERCADO
CONTADORES QUE VIENEN
ENCAPSULADOS EN UNA SOLA
PASTILLA, TALES COMO EL
74LS293 CUYO ESQUEMA SE
MUESTRA EN LA FIGURA
PUEDE FUNCIONAR COMO
CONTADOR MOD-8 MOD-16
SI SE CONECTA EL FF
INDEPENDIENTE A LOS TRES
FF RESTANTES
TAMBIEN POSEE UNA
COMPUERTA NAND PARA EL
CASO EN QUE SE DESEE
DISEAR UN CONTADOR DE
NUMERO MOD MENOR A 2N
76
OTROS CONTADORES EN CI
1.
2.
3.
77
EJEMPLO
DISEAR UN CONTADOR
MOD-60 CON EL CI 74LS293
SOLUCION: SE CONECTA EN
CASCADA UN CONTADOR
MOD-10 CON UN
CONTADOR MOD-6 VER
FIGURA
MOD 60 CONTAR DESDE 0
HASTA 59
ESTE ES EL PRINCIPIO
BSICO PARA GENERAR
LOS SEGUNDOS Y LOS
MINUTOS EN UN RELOJ
DIGITAL
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
78
EL RELOJ DIGITAL
79
CAPITULO 7
DECODIFICADORES
CODIFICADORES
Y VISUALIZADORES
INTRODUCCIN
81
QUE ES UN DECODIFICADOR?
82
DECODIFICADOR BINARIO DE 2 A
4
EN LA FIGURA SE MUESTRA EL
DECODIFICADOR QUE CONSTA
DE 2 LNEAS DE ENTRADA (A,
B) Y CUATRO LNEAS DE
SALIDA (Y0, Y1, Y2, Y3),
ADEMS DE UNA ENTRADA DE
HABILITACIN EN
OBSERVE LA TABLA DE
VERDAD, NO IMPORTA CUAL
SEA EL ESTADO DE LAS
ENTRADAS, SI EN = 0 TODAS
LAS SALIDAS SERN = 0
SI EN = 1, LAS SALIDAS
OBEDECEN A CADA PALABRA
DE ENTRADA.
83
EL DECODIFICADOR 74LS139
ES UN ENCAPSULADO QUE
POSEE DOS
DECODIFICADORES
INDEPENDIENTES DE 2 A 4
NTESE QUE LAS SALIDAS
Y LAS SALIDAS DE
HABILITACOPN SON
ACTIVAS A BAJO. LA
MAYORIA DE LOS
DECODIFICADORES
COMERCIALES SE DISEAN
AS DEBIDO A QUE LAS
COMPUERTAS INVERSORAS
SON MS VELOCES QUE
LAS NO INVERSORAS.
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
84
DECODIFICADOR 74LS138
ES UN DECODIFICADOR DE 3 A
8, SUS SALIDAS SON ACTIVAS
EN BAJO, CUENTA DADEMS
CON TRES ENTRADAS DE
HABILITACION, DOS DE ELLAS
SON DE ACTIVACION EN BAJO.
UNA SOLA SALIDA SE ACTIVA
(SE HACE BAJA) SI EL
DECODIFICADOR ESTA
HABILITADO Y LA SALIDA SE
SELECCIONA APLICANDO EL
CODIGO CORRESPONDIENTE A
SU NUMERO EN LOS PINES DE
ENTRADA
85
EL DECODIFICADOR 74LS154
ES ANAGO AL 74LS138.
ES UN DECODIFICADOR DE 4 A 16
SUS 4 ENTRADAS SON ACTIVAS EN
BALTO Y SUS 16 SALIDAS SON ACTIVAS
EN BAJO
CUENTA ADEMS CPON 2 LINEAS DE
HABILITACIN ACTIVAS EN BAJO
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
86
CONEXIN DE DECODIFICADORES
BINARIOS EN CASCADA
ES POSIBLE CONECTAR
VARIOS DECODIFICADORES
BINARIOS EN CASCADA
PARA DECODIFICAR
PALABRAS DE TAMAO
MS GRANDE
EN LA FIGURA SE MUESTRA
COMO SE CONECTARIAN
DOS DECODIFICADORES DE
3 A 8 PARA IMPLEMENTAR
UNO DE 4 A 16
87
DECODIFICADORES BCD A
DECIMAL
LOS DECODIFICADORES DE
BCD A DECIMAL, DE LOS
CUALES EL 74LS42 ES UN
BUEN EJEMPLO, ACEPTAN A
SU ENTRADA CDIGOS
BCD, DE CUATRO BITS POR
SUPUESTO, Y ACTIVA EN
BAJO UNA LINEA DE
SALIDA
CORRESPONDIENTE. SIE EL
CODIGO A SU ENTRADA NO
REPRESENTA A UN
NMERO BCD VLIDO,
TODAS LAS SALIDAS
PERMANECEN EN ALTO
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
88
DECODIFICADORES BCD A
DECIMAL. TABLA DE VERDAD
89
90
CODIFICADORES
91
EL CODIFICADOR DECIMAL A
BCD
92
CAPITULO 8
MULTIPLEXORES Y DEMULTIPLEXORES
CONCEPTO DE MULTIPLEXACION
LA MULTIPLEXACION
CONSISTE EN LA
CANALIZACION DE VARIAS
LINEAS DE ENTRADA
HACIA UNA SOLA LINEA DE
SALIDA
EN LA FIGURA,
DEPENDIENDO DE LA
POSICIN DEL
INTERRUPTOR ROTAORIO
LA INFORMACION DE UNO
DE LOS CANALES DE
ENTRADA ES TRANSFERIDA
A LA LINEA DE SALIDA
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
94
MULTIPLEXORES DIGITALES
95
EL MULTIPLEXOR 74LS151
96
OTROS MULTIPLEXORES EN CI
EL 74LS150 ES UN MULTIPLEXOR DE 16
ENTRADAS, ADEMS POSEE UNA
ENTRADA DE HABILITACION, CUATRO
ENTRADAS DE SELECCION Y UNA
SALIDA COMPLEMENTADA
EL 74157 ES UN MULTIPLEXOR
CUADRUPLE DE 2 A 1 LINEAS. EN LA
FIGURA SE MUESTRA SU SIMBOLO
FUNCIONAL, ESTE MULTIPLEXOR
TRANSFIERE A SUS CUATRO LINEAS DE
SALIDA UNO DE LOS DOS DATOS DE 4
BITS, A B, CONECTADOS A SUS OCHO
LINEAS DE ENTRADA, SEGN LO
ESPECIFIQUE SU LINEA DE CONTROL S;
SI S=1, EL DATO TRANSFERIDO ES EL A,
DE LO CONTRARIO SE TRANSFIERE EL
B. LA ENTRADA G, (PIN 15) DE
ACTIVACION EN BAJO, HABILITA EL
FUNCIONAMIENTO DEL DISPOSITIVO
97
ADEMS DE DESEMPEARSE
COMO SELECTORES DE DATOS LOS
MULOTIPLEXORES PUEDEN
LLEVAR A CABO FUNCIONES
PROPIAS DE CIRCUITOS LGICOS
CONVENCIONALES, ACTUANDO
COMO CIRCUITOS LGICOS
CONVENCIONALES.
ILUSTRAREMOS ESTE ECHO POR
VIA DE UN EJEMPLO. SUPONGA
QUE SE DESEA CONSTRUIR UN
CIRCUITO LGICO CUYA TABLA DE
VERDAD SE MUESTRA EN LA
FIGURA, PARA ELLO DISPONEMOS
DEL MULTIPLEXOR DE OCHO
ENTRADAS 74151.
EN LA PAGINA OPUESTA SE
MUESTRA LA SOLUCION:
98
99
DEMULTIPLEXORES DIGITALES
100
DEMULTIPLEXORES EN CI
EL 74138 ES UN DEMULTIPLEXOR DE 1 A 8, SE
COMPONE, ADEMS DE SUS 8 LINEAS DE
SALIDA, DE 3 LINEAS DE SELECCIN Y 3
LINEAS DE HABILITACION. TAMBIEN PUEDE
SER CONFIGURADO COMO UN
DECODIFICADOR DE 3 A 8.
EL 74154 ES UN DECODIFICADOR DE 4 A 16
LINEAS QUE CONFIGURADO
ADECUADAMENTE TAMBIEN PUEDE SER
UTILIZADO COMO UN DEMULTIPLEXOR DE 1
A 16 LINEAS
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
101
102
PRINCIPIO DE FUNCIONAMIENTO
DE UN SISTEMA TDM
DIVIDE EL TIEMPO DE
TRANSMISIN EN INTERVALOS
QUE SON ASIGNADOS A LOS
DISTINTOS CANALES DE
ENTRADA.
SE UTILIZA UN
DEMULTIPLEXOR PARA
RECUPERAR LA SEAL EN EL
RECEPTOR.
103
CAPITULO 9*
INTERFACE
105
106
107
108
109
EL DAC MOSTRADO EN
LA FIGURA TIENE LA
VENTAJA DE UTILIZAR
SOLO DOS VALORES
DE RESISTECIA R-2R,
POR LO CUAL ES
MUCHO MS
PRACTICO
IMPLEMENTAR ESTE
CIRCUITO QUE EL DAC
EXPUESTO
ANTERIORMENTE.
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
110
111
CONVERTIDORES D/A.
(EL DAC0800)
112
CONVERTIDORES A/D
113
CONVERTIDORES A/D
EL COMPARADOR
AMPLIFICA LA
DIFERENCIA DE
VOLTAJES A SU
ENTRADA PARA
PRODUCIR LA SALIDA.
DONDE G, ES LA
GANANCIA DEL
AMPLIFICADOR Y A Y B
LOS VOLTAJES DE
ENTRADA.
VO G A B
114
EN LA FIGURA SE MUESTRA
EL DISAGRAMA
ESQUEMATICO
SIMPLIFICADO DE UN
CONVERSOR A/D DE RAMPA
SIMPLE. SE CONSTRUYE A
PARTIR DE ELEMENTOS
TAN SENCILLOS COMO UN
CONTADOR BINARIO DE 8
BITS, UN CONVERTIDOR
D/A, UN COMPARADOR
ANALOGICO Y UNA
COMPUERTA AND.
115
116
CONVERTIDOR A/D DE
APROXIMACIONES SUCESIVAS
EN LA FIGURA SE MUESTRA
UN DIAGRAMA
SIMPLIFICADO DE UN ADC
DE CUATRO BITS QUE
UTILIZA EL METODO DE
APROXIMACIONES
SUCESIVAS PARA
CONVERTIR EL DATO.
APARTE DE LOS
ELEMENTOS DE CONTROL
ESTOS ADCs CONSTAN DE
UN REGISTRO DE
APROXIMACIONES
SUCESIVAS, UN DAC Y UN
COMPARADOR.
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
117
CONVERTIDOR A/D DE
APROXIMACIONES SUCESIVAS
118
PARAMETROS MS IMPORTANTES DE
LOS CONVERTIDORES
119
LA RESOLUCION
ES EL CAMBIO MS PEQUEO EN EL
VOLTAJE ANLOGO DE ENTRADA QUE
SE REFLEJA EN UN CAMBIO DE 1 BIT
EN LA SALIDA DIGITAL.
SE CALCULA DIVIDIENDO EL RANGO
DE VOLTAJES DE ENTRADA POR EL
NUMERO DE CODIGOS BINARIOS QUE
PUEDE GENERAR EL CONVERTIDOR.
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
120
EL NUMERO DE BITS
121
EL RANGO DE VOLTAJES DE
ENTRADA
EL RANGO PERMISIBLE
DE VOLTAJES DE
ENTRADA QUE
PUEDEN SER
CONVERTIDOS.
EJEMPLO: CALCULAR
LA RESOLUCION DE
UN CONVERTIDOR A/D
DE 8 BITS CUYO
RANGO DE VOLTAJES
PERSIBLES DE
ENTRADA ESTA ENTRE
0 Y 5V
RANGO
RESOLUCION # BITS
2
5V 0V
RESOLUCION
8
2
RESOLUCION 19.53mV
122
PARAMETROS IMPORTANTES EN
LOS CONVERTIDORES
123
CONVERTIDORES A/D
COMERCIALES. EL ADC0804
EL ADC0804 FABRICADO
POR INTERSIL, ES UN A/D
DE 8 BITS, CON UN
TIEMPO DE CONVERSION
DE 100uS RECIBE
SEALES EN
CONFIGURACION
DIFERENCIAL QUE
ESTAN ENTRE 0 Y 5
VOLTIOS.
EN LA FIGURA SE
MUESTRA UN DIAGRAMA
ESQUEMTICO DE UNA
CONEXIN TIPICA
ELECTRONICA DIGITAL :::: RAUL BARRETO
QUINTEROS
124
CONVERTIDORES A/D
COMERCIALES. EL ADC0808
125
GRACIAS!
ESPERO QUE HAYAN DISFRUTADO ESTE
CURSO TANTO COMO YO, AH NOS
VEMOS EN EL CURSO DE ELECTRONICA
ANALOGICA.