Sei sulla pagina 1di 126

Pgina 1

0101010010100101010111011
0001010001110110110101010
0000111111111111111001110
1111011000011101101111111
0000000000000000000001011
1100000000000111110011110
0110000000000000010110000
0101110111111111110110101
0110110110111111110111110
0100111011001101101110101
0101010101100011010111100
1011010101001111111101000
0001100110001110111111110
0111011111111111100111011
11110011101101010lzxcvbnm
qwertyuiopasdfghjklzxcvbnmq
wertyuiopasdfghjklzxcvbnmqw

UNIVERSIDAD TCNICA DE AMBATO
FACULTAD DE INGENIERA EN SISTEMAS,
ELECTRNICA E INDUSTRIAL
ELECTRNICA DIGITAL II
CONTENIDOS MODULO I
CONTADORES

06/11/2013
Alumnos Participantes:
Quinto A Electrnica
Docente:
Ing. Patricio Crdova
Ambato - Ecuador




Pgina 2


Pgina 3



Pgina 4


PROLOGO
El realizar un trabajo de este tipo nos ayuda a tener una gua para poder mejorar
nuestros vacos y poder mejorar nuestros conocimientos.
Sobre un contador es un circuito secuencial que pasa por una secuencia
preestablecida de estados. La secuencia puede seguir un conteo binario o cualquier
otra secuencia de estados. que es lo que hemos aprendido durante este primer
modulo
Quiz lo menos agradable, es la de evaluar. El aprendizaje es un proceso progresivo
mediante el cual los alumnos adquieren, interiorizan y utilizan informacin,
capacidades y conocimientos. Ahora bien, el hecho de comprobar si los contenidos
conceptuales, procedimentales y actitudinales han sido correctamente asumidos por el
estudiante supone, en muchas ocasiones, un verdadero quebradero de cabeza:
plantear un examen terico o prctico.
Las pruebas objetivas de eleccin de respuestas, motivo de este trabajo, son de diseo
laborioso, pero de aplicacin y correccin fcil. Segn los entendidos, esta tcnica es
adecuada para evaluar la parte ms terica, la identificacin y comprensin de los
conocimientos; ahora bien, nosotros hemos decidido ampliar el de mejor manera el
planteando numerosas preguntas de tipo prctico o procedimental con seleccin
mltiple.
Se pude advertir que este trabajo fue realizado con un previo anlisis de los ejercicios y
al estudio segn cada tema. Al final del mdulo podemos encontrar preguntas de
evaluacin de cada tema.

Pgina 5



Pgina 6

INDICE
CONTADORES SINCRONOS Y ASINCRONOS _________________________________ 8
REFERENCIAS CIENTFICAS: __________________________________________________________ 8
SINTESIS ________________________________________________________________________ 12
Aporte Grupal _________________________________________________________________ 14
EJERCICIOS ______________________________________________________________________ 15
EJERCICIOS RESUELTOS: _________________________________________________________ 15
EJERCICIOS PLANTEADOS ________________________________________________________ 35
CONTADORES ASENDENTES - DESENDENTES _______________________________ 42
REFERENCIAS CIENTFICAS: _________________________________________________________ 42
SINTESIS ________________________________________________________________________ 45
APORTE GRUPAL _______________________________________________________________ 46
EJERCICIOS ______________________________________________________________________ 46
EJERCICIOS RESUELTOS _________________________________________________________ 46
EJERCIOS PLANTEADOS _________________________________________________________ 56
CONTADORES EN ANILLO ______________________________________________ 66
REFERENCIAS CIENTFICAS _________________________________________________________ 66
SNTESIS ________________________________________________________________________ 67
COMENTARIOS Y APORTE PERSONAL ______________________________________________ 69
EJERCICIOS ______________________________________________________________________ 70
EJERCICIOS RESUELTOS _________________________________________________________ 70
EJERCICIOS PLANTEADOS ________________________________________________________ 75
Contadores Prefijables y Fijables ________________________________________ 84
REFERENCIA CIENTIFICAS __________________________________________________________ 84
SINTESIS ________________________________________________________________________ 86
EJERCICIOS ______________________________________________________________________ 90
EJERCICIOS RESUELTOS _________________________________________________________ 90
EJERCICIOS PLANTEADOS _______________________________________________________ 108
Bibliografa _________________________________________________________ 115
BANCO DE PREGUNTAS ______________________________________________ 116
EVALUACION _________________________________________________________________ 116
SOLUCIN DE LAS PREGUNTAS: __________________________________________________ 125



Pgina 7




Pgina 8

CONTADORES SINCRONOS Y ASINCRONOS
REFERENCIAS CIENTFICAS:
CONTADORES
[1]Los contadores se definen mediante diversas caractersticas, entre las ms importantes se
encuentran si es sncrono o asncrono, si se cuenta en forma ascendente o descendente, el
nmero de salidas que tiene o el tipo de cdigo binario empleado por las salidas para expresar
el nmero de pulsos contados. La caracterstica de los contadores que se utiliza para realizar su
clasificacin bsica es si los contadores son sncronos o asncronos.
CONTADOR ASNCRONO
[2]Contadores asncronos son aquellos en los que los biestables que los forman evolucionan
uno tras otro, en ellos la seal de reloj de pulsos se aplica solo a la entrada del primer
biestables de la cadena de biestables que forma el contador. El trmino asncrono se refiere a
los sucesos que no poseen una relacin temporal fija entre ellos y que, generalmente, no
ocurren al mismo tiempo. Un contador asncrono entonces es aquel en el que los flip flops
(FF) del contador no cambian de estado exactamente al mismo tiempo, dado que no
comparten el mismo impulso de reloj.
CONTADOR BINARIO ASNCRONO
[3]Consiste en una conexin serie de flip-flops complementario y puede ser de tipo T JK, con
la salida de cada flip-flops al clock del siguiente flip-flop de mayor orden. El flip-flop que
almacena el bit menos significativo es el que recibe los pulsos. Las entradas de J y K son iguales
y beben ser conectadas a un valor lgico 1.

Figura 1.1 Contador asncrono de cuatro bits tomado del Libro de Tocci

Figura 1.2. Secuencia de cuenta para un contador binario asncrono Tomado del Libro
Diseo Digital de Morris Mano

Pgina 9


CONTADOR BCD ASNCRONO
Un contador decimal tiene una secuencia lgica de diez estados y regresa al primer estado
despus de su ltimo estado. Para realizar este diseo se ocupa 4 flip-flops ya que el su ultimo
estado es 1001 en nmero binario.

Figura 1.3 Diagrama de estado de un contador BCD decimal

Para dicho diseo no es procedimiento directo ya que este diseo requiere un anlisis. Las
seales afectan a la transicin del flip-flop dependen en el orden de cual cambia y es
necesario agregar condiciones para las transiciones en el flip-flop.
Figura 1.4 Diagrama de flip-flop




















[1]Floyd T. Fundamento de Sistemas Digitales Editorial Prentice Hall, Madrid, (2000)
[2]Morris M. Diseo Digital, Editorial Pearson, Mxico (2002)
[3]Tocci R.Sistemas Digitales Principios y Aplicaciones Editorial Prentice Hall, Madrid, (2001)

Pgina 10

Contadores Sncronos
CONTADOR SNCRONO
[4]En los contadores sncronos, todos los biestables evolucionan simultneamente y para que
eso ocurra la seal de reloj se aplica a todos los biestables que forman el contador.
El termino sncrono se refiere a los eventos que tiene una relacin temporal fija entre s. Con
respecto al funcionamiento del contador, sncrono significa que todos los flip - flops del
contador reciben en el mismo instante la seal de reloj
Figura 1.5 Diagrama de flip-flop Sincrono

CONTADOR BINARIO SNCRONO
[5]En este se complementa el flip-flop en la posicin de menor orden con cada pulso lo cual
quiere decir que J y K tienen que mantenerse en lgica 1. Un flip-flop de cualquier otra posicin
se complementa con un pulso siempre y cuando todos los bits en las posiciones de menor orden
sean iguales a 1, ya que los bits de menor orden cambiaran a 0 en el siguiente pulso. Adems
par su construccin ocupa compuertas AND ya que genera la lgica necesaria para las entradas
J y K en cada etapa ya que es necesario para que los pulsos en el flip-flop no se expanda.
CONTADOR BCB SNCRONO
Tiene una secuencia de 10 posiciones y trabaja de forma sincronizada todos sus flip-flops. El
funcionamiento se puede extender hasta la posicin 9, siguiendo la implementacin mostrada en
la figura. FFo oscila con cada impulso de reloj en don de la ecuacin lgica es J
0
=K
0
=1
Mientras que realizando un anlisis obtenemos que Q
0
=1 y Q
3
=0 para que llegue a su extensin
mxima entonces
J
1
=K
1
=Q
0

3

La ecuacin se implementa cusan compuertas AND a las salidas Q
0

3
y conectando la salida a
las entradas del primer flip-flop.


Pgina 11

Figura.1.6 Contador BCD sncrono Tomado de Fundamentos de sistemas
digitales (Thomas Floyd)

Figura.1.7 Diagrama de tiempo del contador BCD sncrono Tomado de Fundamentos
de sistemas digitales (Thomas Floyd)

CONTADOR SNCRONO ASCEND/DESCENDENTE Up/down
[6] Este contador es capaz de ascender en cualquier direccin a lo largo de una secuencia, es
tambin llamado contador bidireccional y puede avanzar en cualquiera secuencia especificada.

Figura 1.8 Muestra la implementacin bsica de un contador binario
La mayora de los contadores ascendente/descendentes pueden invertirse en cualquier punto de
su secuencia



Mientras que para la secuencia descendente Q2 canbia de estado cuando Q
0
= Q
1
=0 entonces
J
2
=K
2
=1 del segundo flip-flop. Por consiguiente.



[4]Tocci R.Sistemas Digitales Principios y Aplicaciones Editorial Prentice Hall, Madrid, (2001) pag 137
[5]Morris M. Diseo Digital, Editorial Pearson, Mxico (2002) pag 65 -167
[6]Floyd T. Fundamento de Sistemas Digitales Editorial Prentice Hall, Madrid, (2000) pag 138-178

Pgina 12

SINTESIS
SNTESIS CONTADOR ASNCRONO
CONTADORES ASNCRONOS

Es un contador en donde cada FLIP-
FLOP esta conectado en cascada.

Contador BCD

Ascendete/Descendente

Contador binario

Es una conexin serie de los
flip-flops complementario con
la salida de cada flip-flops al
clock del siguiente flip-flop de
mayor orden

Un contador decimal tiene
una secuencia lgica de
diez estados y regresa al
primer estado despus de
su ltimo estado

Es una secuencia lgica en
forma ascendente o
descendente dependiendo de
pulso de reloj donde se
coloque, ya que pude ser en el
ms significativo o menos
significativo


CONTADOR
ASNCRONO
No posee una
realcion
temporal fija
So ms fciles
de disear
Tienen un
tiempo de
retrazo
Se conectan en
cascada las
salidas al clock
del siguiente
flip-flop
El pulso de
reloj se conecta
solo al primer
flip-flop
La seal de
pulso ecepto
del primero so
alimentados
por el
consecuente

Pgina 13

SNTESIS CONTADOR SNCRONO






CONTADOR
SNCRONO
Trabajan con un
pulso de reloj de
forma sicronizada
Evita perdidas por
tiempo
Son ms eficiente al
momento de
operar
Este tipo de diseos
se bsa en un logica
secuencia muy
completa
Las entrada de los
flip-flpos son
alimentadas por su
secuecia del flip-
flop anterior ecepto
el pulso de reloj

Pgina 14

Aporte Grupal
Electrnica digital, un contador es un circuito secuencial construido a partir de
biestables y puertas lgicas capaz de realizar el conteo de los impulsos que recibe en la
entrada destinada a tal efecto, almacenar datos o actuar como divisor de frecuencia.

Tambin es importante tener un diagrama de cada circuito para poder saber la forma
que en el que se encuentra trabajando si es de forma sncrona o asncrona.
La diferencia es el tiempo de retardo que toma cada secuencia en los flip-flops y la
eficiencia en su forma de trabajo


Pgina 15

EJERCICIOS
EJERCICIOS RESUELTOS:
Diseos Tomados De Libros:
Los siguientes diseos han sido tomados del libro de FUNDAMENTOS DE SISTEMAS
DIGITALES de Thomas L. Floyd, Edicin 9, Captulo 8.
Ejercicio N1
1.- TEMA:
Diseo de un contador sncrono ascendente/descendente con dos controles (x,
y)

2.- OBJETIVOS:
2.1.- OBJETIVO GENERAL:

Disear e implementar un contador sncrono ascendente/descendente con dos
controles (x, y)

2.2.- OBJETIVOS ESPECFICOS:

Investigar el funcionamiento de los circuitos integrados a utilizarse en la
prctica.

Conocer la funcin del flip- flop.
.
Observar que cada uno de los integrados funcionen correctamente cumpliendo
su funcionalidad guindose en el datasheet.

Tomar las respectivas fotografas de los dos circuitos implementados.

3.- MARCO TEORICO:

Pgina 16

3.1 REFERENCIAS CIENTIFICAS:
FLIP FLOP
Un Flip Flop es un circuito electrnico llamado biestable.
Elemento bsico de memoria que es capaz de almacenar un nmero binario
(bits), permanece indefinidamente en uno de sus dos estados posibles aunque
haya desaparecido la seal de excitacin que provoc su transicin al estado
actual (Diseo Digital por Warkely, pag. 534, 53).

Flil-flop JK



Contadores

Prcticamente todos los sistemas digitales complejos contienen varios
contadores. Las misiones de un contador son, adems de la obvia de contar
sucesos o periodos de tiempo o poner en orden secuencial acontecimientos,
otras ni tan obvias como dividir frecuencias, direccionar y servir comunidad
de memoria.

Los circuitos contadores se obtienen por conexin de flip flops entre s: pero
dada su gran utilizacin, tambin se fabrican como circuitos integrados
completos. (Electrnica digital por Roger L. Tokheim, 2002, pg. 65

Timer 555

Pgina 17


Circuito integrado, usado como un multivibrador o controlador de voltaje
oscilatorio.

Este circuito consiste bsicamente en dos comparadores, resistencia divisora
de voltaje, un flip flop y descarga al transmisor, estos dos estados dividen de
quien los pueda manejar un alto voltaje o bajo voltaje.
El estado de salida puede ser controlado por sus propiedades en seal de
entrada y reloj controlador de los elementos que contienen a este.
(Fundamentos de electrnica digital por Cecilio Blanco Viejo, 2005, pg. 256)
DIAGRAMA DEL TIMER 555 Y EL CIRCUITO SEAL DE RELOJ

3.2 SINTESIS:
Los contadores nos permiten tener un registro continuo de una medicin en
algn mbito de acuerdo a las pulsaciones o sensores, los contadores decimales
son tambin conocidos como dcadas.

En los sistemas asncronos no necesitan del reloj como seal ya que la salida
cambia cuando la variable de entrada cambia dependiendo el suceso.
La implementacin se la puede realizar con compuertas bsicas a partir de Flip
flops.
4.- MATERIALES Y EQUIPOS:
4.1.- Equipos:

Pgina 18

Protoboard
Fuente de 5 V.
Alicate

4.2.- Materiales:
3 resistencias de 220 ohmios
1 Circuito Integrado 7421
1 Circuito Integrado 7404
2 Circuito Integrado 7408
4 Circuito Integrado 7411
4 Circuito Integrado 7432
2 Circuito Integrado 7473
3 diodos leds
D-switch
Cables
5.- DIAGRAMAS Y ESQUEMAS:
Diagrama


Pgina 19



Esquema
ESTADO ACTUAL ESTADO SIGUIENTE
X Y C B A

C B A

JC KC

JB KB JA KA
0 0 0 0 0 X X X X X X X X X
0 0 0 0 1 X X X X X X X X X
0 0 0 1 0 0 1 1 0 X X 0 1 X
0 0 0 1 1 1 0 0 1 X X 1 X 1
0 0 1 0 0 1 0 1 X 0 0 X 1 X
0 0 1 0 1 1 1 0 X 0 1 X X 1
0 0 1 1 0 1 1 1 X 0 X 0 1 X
0 0 1 1 1 0 0 0 X 1 X 1 X 1
0 1 0 0 0 X X X X X X X X X
0 1 0 0 1 X X X X X X X X X
0 1 0 1 0 1 1 1 1 X X 0 1 X
0 1 0 1 1 0 1 0 0 X X 0 X 1
0 1 1 0 0 0 1 1 X 1 1 X 1 X
0 1 1 0 1 1 0 0 X 0 0 X X 1
0 1 1 1 0 1 0 1 X 0 X 1 1 X
0 1 1 1 1 1 1 0 X 0 X 0 X 1
1 0 0 0 0 0 0 1 0 X 0 X 1 X
1 0 0 0 1 0 1 0 0 X 1 X X 1
1 0 0 1 0 0 1 1 0 X X 0 1 X
1 0 0 1 1 1 0 0 1 X X 1 X 1
1 0 1 0 0 0 0 0 X 1 0 X 0 X
1 0 1 0 1 X X X X X X X X X
1 0 1 1 0 X X X X X X X X X
1 0 1 1 1 X X X X X X X X X

Pgina 20

1 1 0 0 0 1 0 0 1 X 0 X 0 X
1 1 0 0 1 0 0 0 0 X 0 X X 1
1 1 0 1 0 0 0 1 0 X X 1 1 X
1 1 0 1 1 0 1 0 0 X X 0 X 1
1 1 1 0 0 0 1 1 X 1 1 X 1 X
1 1 1 0 1 X X X X X X X X X
1 1 1 1 0 X X X X X X X X X
1 1 1 1 1 X X X X X X X X X

5.- RESULTADOS ESPERADOS:
El resultado que esperamos de nuestro circuito es obtener un contador sncrono
ascendente/descendente.
Cuando las entradas X y Y estn desactivadas tiene que realizar un cuento
del 2 al 7 ascendentemente.
Cuando la entrada X esta activada tiene que realizar un conteo ascendente del
0 al 4.
Cuando la entrada Y esta activada tiene que realizar un conteo descendente del
7 al 2

Pgina 21

Cuando las dos entradas X y Y estn activadas va a realizar un conteo
descendente del 4 al 0.

6.- RESULTADOS OBTENIDOS:
El resultado obtenido fue un contador sncrono ascendente/descendente.
Cuando las entradas X y Y estaban desactivadas realizo un conteo
ascendente del 0 al 6.
Cuando la entrada X estaba activada realizo un conteo ascendente del 0 al 4
aunque solo funcionaba bien su primer ciclo.
Cuando la entrada Y estaba activada realizo un conteo descendente del 7 al 2
aunque esto se visualiz en su segundo y tercer ciclo.
Cuando las dos entradas X y Y estaban activadas realizo un conteo
descendente del 5 al 0.
7.- PROCEDIMIENTO:
Establecemos nuestra maquina secuencial partiendo del anlisis de la tabla de
excitacin del flip-flop JK.

Despus obtenemos las tablas de verdad con los estados actuales y siguientes,
posteriormente empleamos los mapa K cuya funcin es la obtencin de las
ecuaciones simplificadas.

Luego de obtener dichas ecuaciones procedemos a disear previamente nuestro
circuito.

Para comprobar su funcionamiento hacemos la simulacin correspondiente en el
Proteus 8.0.

Una vez simulado como punto final se procede a la implementacin de nuestro
circuito en la Protoboard.

Pgina 22

8.- CONCLUSIONES:
Se pudo concluir que mientras ms compuertas bsicas utilicemos existen ms
tiempos de retrasos.
Concluimos que las fallas que tuvo nuestro circuito fueron causadas por la
conexin del timer a una fuente distinta del circuito.
Determinamos que para su funcionamiento correcto del circuito se debe conectar
el extremo negativo del timer a tierra del circuito para que este timer tenga
efecto en este circuito.
9.- RECOMENDACIONES:
Ser lo ms preciso y prcticos al momento de conectar los cables entre los
integrados y los leds, para no cometer errores y que el diseo de dicho circuito
salgan como se ha planeado durante el laboratorio.
De la misma manera se debe tener cuidado al utilizar los integrados, puesto que
cada uno realiza funciones diferentes en la cual se necesita tener en cuenta su
numeracin y sus caractersticas principales.
Es muy importante tomar muy en cuenta la numeracin y la distribucin de los
elementos que en dicha prctica se utiliz, siendo muy indispensable que la
numeracin sea correcta para implementar correctamente el circuito.
Antes de implementar los circuitos electrnicos se debe observar los respectivos
datasheet de cada integrado a utilizarse, para no cometer errores durante las
conexiones en la Protoboard.


Pgina 23

Ejercicio N2
TEMA:
Diseo de un contador sncrono/asncrono ascendente/descendente de 2 a 15
con dos controles (0, 1) con flip-flop tipo D.

2.- OBJETIVOS:
2.1.- OBJETIVO GENERAL:

Disear e implementar un contador sncrono/asncrono ascendente/descendente
de 2 a 15 con dos controles (0, 1) con flip-flop Tipo D.

2.2.- OBJETIVOS ESPECFICOS:

Investigar el funcionamiento de los circuitos integrados al utilizarse en dicho
ejercicio.

Conocer la funcin del flip- flop Tipo D.
.
Observar que cada uno de los circuitos integrados funcionen correctamente
cumpliendo su funcionalidad guindose en su respectivo datasheet.
3.- MARCO TEORICO:
3.1 REFERENCIAS CIENTIFICAS:

El Flip-Flop D

El "flip-flop" tipo D, sigue a la entrada, haciendo transiciones que coinciden con
las de la entrada. El trmino "D", significa dato; este "flip-flop" almacena el
valor que est en la lnea de datos. Se puede considerar como una celda bsica
de memoria. Un "flip-flop" D, se puede hacer con un "flip-flop" "set/reset",

Pgina 24

uniendo la salida set (estado alto) con la salida reset (estado bajo), a travs de un
inversor. El resultado se puede sincronizar.



Contadores Asncronos

En los sistemas asncronos los FF no estn conectados al mismo reloj, por lo que
no cambian simultneamente. La seal de reloj slo ataca al flip-flop que
representa al bit menos significativo. Los otros FF se conectan en cascada
sirviendo su salida de reloj para el siguiente, hasta llegar al bit ms significativo.

Contadores Sncronos

A diferencia de los contadores asncronos el contador sncrono o "Paralelo" lleva
una conexin un tanto diferentes sobre los FF, esto puede aumentar su
complejidad, pero es la nica manera de obtener el menor retraso posible para
operar de manera confiable y alcanzar mayores velocidades de conteo.

En los contadores paralelos, todos los FF cambian al mismo tiempo, lo que
reduce la propagacin a un solo valor (el tiempo que tarda en cambiar de estado
un solo FF).

3.2 SINTESIS:


Pgina 25

Los contadores nos permiten tener un registro continuo de una medicin en
algn mbito de acuerdo a las pulsaciones o sensores, los contadores decimales
son tambin conocidos como dcadas.

En los sistemas asncronos no necesitan del reloj como seal ya que la salida
cambia cuando la variable de entrada cambia dependiendo el suceso.

La implementacin se la puede realizar con compuertas bsicas a partir de Flip-
flops.
4.- MATERIALES Y EQUIPOS:
4.1.- Equipos:
Protoboard
Fuente de 5 V.
Alicate

4.2.- Materiales:
1 Circuito Integrado 7400
18 Circuito Integrado 7404
16 Circuito Integrado 7408
4 Circuito Integrado 7411
4 Circuito Integrado 7474
4 diodos leds
D-switch
Cables
5.- DIAGRAMAS Y ESQUEMAS:
Diagrama

Pgina 26



6.- RESULTADOS ESPERADOS:
El resultado que se espera del circuito es obtener un contador sncrono/asncrono
ascendente/descendente de 2 a 15.

Cuando la entrada est en estado 0 empieza el conteo en forma ascendente
mientras cuando la entrada est en estado 1, el conteo es forma descendente.

Luego se espera que el conteo se haga normalmente con sus respectivos
controles, pero en este caso se est trabajando con un valor no estandarizado que
empiece en 0 sino a partir de 2.

D
2
Q
5
C
L
K
3
Q
6
S
4
R
1
U1:A
7474
D
1
2
Q
9
C
L
K
1
1
Q
8
S
10
R
13
U1:B
7474
D
2
Q
5
C
L
K
3
Q
6
S
4
R
1
U2:A
7474
D
1
2
Q
9
C
L
K
1
1
Q
8
S
10
R
13
U2:B
7474
1 2
3
U3:A
7432
4 5
6
U3:B
7432
9 1
0
8
U3:C
7432
1
2
1
3
1
1
U3:D
7432
1 2
3
U4:A
7432
4 5
6
U4:B
7432
9 1
0
8
U4:C
7432
1
2
1
3
1
1
U4:D
7432
1 2
3
U5:A
7432
4 5
6
U5:B
7432
9 1
0
8
U5:C
7432
1
2
1
3
1
1
U5:D
7432
1 2
3
U6:A
7432
4 5
6
U6:B
7432
9 1
0
8
U6:C
7432
1
2
1
3
1
1
U6:D
7432
1 2
3
U7:A
7432
4 5
6
U7:B
7432
U8
AND_5
U9
AND_4
U10
AND_3
U11
AND_3
U12
AND_3
U13
AND_4
U14
AND_4
U15
AND_4
U16
AND_3
U17
AND_3
U18
AND_3
U19
AND_3
U20
AND_3
U21
AND_3
U22
AND_3
U23
AND_3
U24
AND_4
U25
AND_3
1
U26
NOT
D1
LED-GREEN
D2
LED-GREEN
D3
LED-GREEN
D4
LED-GREEN

Pgina 27


7.- RESULTADOS OBTENIDOS:
El resultado obtenido fue un contador sncrono/asncrono
ascendente/descendente de 2 a 15.

Cuando la entradas estaba en estado 0 y en estado 1 el conteo se realiz as:
ascendente con 0 y descendente con 1, es decir el conteo de 2 a 15 y 15 a 2.

8.- PROCEDIMIENTO:
Establecemos nuestra maquina secuencial partiendo del anlisis de la tabla de
excitacin del flip-flop Tipo D.
Despus obtenemos las tablas de verdad con los estados actuales y siguientes,
posteriormente empleamos los mapa K cuya funcin es la obtencin de las
ecuaciones simplificadas.
Luego de obtener dichas ecuaciones procedemos a disear previamente nuestro
circuito.
Para comprobar su funcionamiento hacemos la simulacin correspondiente en el
Proteus 8.0.
Una vez simulado como punto final se procede a la implementacin de nuestro
circuito en la Protoboard.
9.- CONCLUSIONES:
Se pudo concluir que mientras ms compuertas bsicas se utiliza existen ms
tiempos de retrasos y el circuito demora en realizar sus respectivas pruebas de
funcionamiento.
Determinamos que para su funcionamiento correcto del circuito se debe conectar
el extremo negativo del timer a tierra del circuito para que este timer tenga
efecto en este circuito.

Pgina 28

Como ultima conclusin se podra decir que mientras ms innovacin se haga en
un circuito o diseo se necesita hacer muchos controles, puesto que as
funcionara de acuerdo a nuestra conveniencia.

10.- RECOMENDACIONES:
Es muy importante tomar muy en cuenta la numeracin y la distribucin de los
elementos que en dicha prctica se utiliz, siendo muy indispensable que la
numeracin sea correcta para implementar correctamente el circuito.

Ser lo ms preciso y prcticos al momento de conectar los cables entre los
integrados y los leds, para no cometer errores y que el diseo de dicho circuito
salgan como se ha planeado durante el laboratorio.
De la misma manera se debe tener cuidado al utilizar los integrados, puesto que
cada uno realiza funciones diferentes en la cual se necesita tener en cuenta su
numeracin y sus caractersticas principales.
Antes de implementar los circuitos electrnicos se debe observar los respectivos
datasheet de cada integrado a utilizarse, para no cometer errores durante las
conexiones en la Protoboard.


Pgina 29

Ejercicio N3
.- TEMA:
Diseo de un contador sncrono/asncrono ascendente/descendente con dos
controles (0, 1).

2.- OBJETIVOS:
2.1.- OBJETIVO GENERAL:

Disear e implementar un contador sncrono/asncrono ascendente/descendente
con dos controles (0, 1).

2.2.- OBJETIVOS ESPECFICOS:

Investigar el funcionamiento de los circuitos integrados a utilizarse en la
prctica.

Conocer la funcin del flip- flop J-K.

Aprender el control que se toma al momento de la eleccin si es ascendente o
descendente.
.
Observar que cada uno de los integrados funcionen correctamente cumpliendo
su funcionalidad guindose en el datasheet.

3.- MARCO TEORICO:
3.1 REFERENCIAS CIENTIFICAS:
FLIP FLOP

Pgina 30

Elemento bsico de memoria que es capaz de almacenar un nmero binario
(bits), permanece indefinidamente en uno de sus dos estados posibles aunque
haya desaparecido la seal de excitacin que provoc su transicin al estado
actual (Diseo Digital por Warkely, pag. 534, 53).

Flil-flop JK



Contadores

Prcticamente todos los sistemas digitales complejos contienen varios
contadores. Las misiones de un contador son, adems de la obvia de contar
sucesos o periodos de tiempo o poner en orden secuencial acontecimientos,
otras ni tan obvias como dividir frecuencias, direccionar y servir comunidad
de memoria.

Los circuitos contadores se obtienen por conexin de flip-flops entre s: pero
dada su gran utilizacin, tambin se fabrican como circuitos integrados
completos. (Electrnica digital por Roger L. Tokheim, 2002, pg. 65
DIAGRAMA DEL TIMER 555 Y EL CIRCUITO SEAL DE RELOJ

Pgina 31


3.2 SINTESIS:
Los contadores nos permiten tener un registro continuo de una medicin en
algn mbito de acuerdo a las pulsaciones o sensores, los contadores decimales
son tambin conocidos como dcadas.

En los sistemas asncronos no necesitan del reloj como seal ya que la salida
cambia cuando la variable de entrada cambia dependiendo el suceso.

La implementacin se la puede realizar con compuertas bsicas a partir de Flip-
flops.
4.- MATERIALES Y EQUIPOS:
4.1.- Equipos:
Protoboard
Fuente de 5 V.
Alicate

4.2.- Materiales:
4 Circuito Integrado 7408
2 Circuito Integrado 7432
3 Circuito Integrado 7473
6 diodos leds
D-switch
Cables

Pgina 32

5.- DIAGRAMAS Y ESQUEMAS:
Diagrama

6.- RESULTADOS ESPERADOS:
El resultado que esperamos de nuestro circuito es obtener un contador
sncrono/asncrono ascendente/descendente de 0 a 7.
Cuando las entradas 0 y 1 estn desactivadas tiene que permanecer en un
solo estado es decir que no hace ningn tipo de conteo, por decirlo de alguna
forma, cuando esta 0y0.
Cuando las entradas estn as 0 y 1 esta activada y tiene que realizar el
conteo respectivo, es decir cuando esta la entrada 0 en la parte asncrona el
conteo se hace en forma descendente mientras que cuando con la entrada 1 en
la parte sncrona el conteo se hace en forma ascendente.
Cuando las entradas estn as 1 y 0 esta activada tiene que realizar el conteo
respectivo, es decir cuando esta la entrada 1 en la parte asncrona el conteo se
J
4
Q
15
CLK
1
K
16
Q
14
S
2
R
3
U1:A
74LS76
J
9
Q
11
CLK
6
K
12
Q
10
S
7
R
8
U1:B
74LS76
J
4
Q
15
CLK
1
K
16
Q
14
S
2
R
3
U2:A
74LS76
U3
OR
U4
OR
U5
AND
U6
AND
U7
AND_3
U8
AND_3
D1
LED-BLUE D2
LED-BLUE
D3
LED-BLUE
D4
LED-BLUE D5
LED-BLUE
D6
LED-BLUE
1
0

Pgina 33

hace en forma ascendente mientras que cuando con la entrada 0 en la parte
sncrona el conteo se hace en forma descendente.
Cuando las dos entradas X y Y estn activadas va a realizar un conteo
descendente del 4 al 0.
7.- RESULTADOS OBTENIDOS:
El resultado obtenido fue un contador sncrono/asncrono
ascendente/descendente de 0 a 7.
Cuando las entradas 0 y 0 estaban desactivadas y no realiz ningn conteo.
Cuando las entradas estaba en esta combinacin de 0 en la parte asncrona y
1 en la parte sncrona el conteo se realiz as: ascendente en la parte sncrona
y descendente en la parte asncrona, es decir el conteo de 0 a 7 y 7 a 0.
Cuando las entradas estaba en esta combinacin de 1 en la parte asncrona y
0 en la parte sncrona el conteo se realiz as: descendente en la parte sncrona
y ascendente en la parte asncrona, es decir el conteo de 7 a 0 y 0 a 7.
Cuando las dos entradas estaban en la combinacin de 1 y 1 no realizaba
ninguna accin al respecto en el diseo.
8.- PROCEDIMIENTO:
Establecemos nuestra maquina secuencial partiendo del anlisis de la tabla de
excitacin del flip-flop JK.
Despus obtenemos las tablas de verdad con los estados actuales y siguientes,
posteriormente empleamos los mapa K cuya funcin es la obtencin de las
ecuaciones simplificadas.
Luego de obtener dichas ecuaciones procedemos a disear previamente nuestro
circuito.
Para comprobar su funcionamiento hacemos la simulacin correspondiente en el
Proteus 8.0.
Una vez simulado como punto final se procede a la implementacin de nuestro
circuito en la Protoboard.
9.- CONCLUSIONES:

Pgina 34

Se pudo concluir que mientras ms compuertas bsicas utilicemos existen ms
tiempos de retrasos.
Concluimos que las fallas que tuvo nuestro circuito fueron causadas por la
conexin del timer a una fuente distinta del circuito.
Determinamos que para su funcionamiento correcto del circuito se debe conectar
el extremo negativo del timer a tierra del circuito para que este timer tenga
efecto en este circuito.
Como ultima conclusin se podra decir que mientras ms innovacin se haga en
un circuito o diseo se necesita hacer muchos controles, puesto que as
funcionara de acuerdo a nuestra conveniencia.
10.- RECOMENDACIONES:
Ser lo ms preciso y prcticos al momento de conectar los cables entre los
integrados y los leds, para no cometer errores y que el diseo de dicho circuito
salgan como se ha planeado durante el laboratorio.
De la misma manera se debe tener cuidado al utilizar los integrados, puesto que
cada uno realiza funciones diferentes en la cual se necesita tener en cuenta su
numeracin y sus caractersticas principales.
Es muy importante tomar muy en cuenta la numeracin y la distribucin de los
elementos que en dicha prctica se utiliz, siendo muy indispensable que la
numeracin sea correcta para implementar correctamente el circuito.
Antes de implementar los circuitos electrnicos se debe observar los respectivos
datasheet de cada integrado a utilizarse, para no cometer errores durante las
conexiones en la Protoboard.







Pgina 35


EJERCICIOS PLANTEADOS
GUA DE PRCTICA #1
1. Tema:
Implementacin de un contador asncrono binario de 3 bits.
2. Objetivos:
2.1. Objetivo General:
Observar el comportamiento de los flip-flops conectados en cascada
para entender su uso y aplicacin en contadores asncronos.
2.2. Objetivos Especficos:
Analizar el funcionamiento de un contador asncrono de 3 bits para
deducir la aplicacin de contadores Mod Base 2.
Determinar los estados generados hacia las salidas y verificar las
conexiones en cascada para comprender el diseo de un contador
asncrono.
3. Marco Terico:
Un contador asncrono es aquel circuito implementado mediante flip-flops
conectados en cascada, donde el primer flip-flop (aquel que genera el bit menos
significativo) es el nico que se conecta a la seal de reloj directamente.
Un circuito Contador Mod Base 2 implica que se han de generar todos los estados
posibles segn el nmero de flip-flops empleados (2
n
donde n ser el nmero de
flip-flops).
4. Materiales y Equipos:
Flip-flops tipo J-K
Generador de seales (clock)
Fuente de 5V
Resistencias de 220
Leds
Cables
Protoboard
5. Diagramas y Esquemas:


Figura 1.1: Contador asncrono Mod 8

Pgina 36

Fuente: FUNDAMENTOS DE SISTEMAS DIGITALES de Thomas L. Floyd, Edicin 9,
Captulo 8.
Elaborado por: 5 Electrnica A

Figura 1.2: Diagrama de tiempos de un contador asncrono Mod 8.
Fuente: FUNDAMENTOS DE SISTEMAS DIGITALES de Thomas L. Floyd, Edicin 9,
Captulo 8.
Elaborado por: 5 Electrnica A
6. Procedimiento y desarrollo:
Analizamos las tablas de excitacin de flip-flops tipo J-K.
Conectamos los pines de los cicuitos integrados segn el diseo del circuito
a implementarse.
Conectamos las salidas Q de cada flip-flop a los leds.
7. Resultados esperados:
Contador ascendente.
Secuencia lgica binaria de 0 a 7.
8. Resultados obtenidos:
____________________________________________________________________
______________________________________________
9. Conclusiones:
____________________________________________________________________
______________________________________________
10. Recomendaciones:
____________________________________________________________________
______________________________________________


Pgina 37


GUA DE PRCTICA #2
1. Tema:
Implementacin de un contador de dcadas sncrono de 4 bits.
2. Objetivos:
2.1. Objetivo General:
Observar la accin de la seal de reloj para definir un contador
sncrono.
2.2. Objetivos Especficos:
Analizar el funcionamiento de un contador de dcadas sncrono de 4
bits para deducir la aplicacin de contadores Mod No Base 2.
Determinar la configuracin combinacional para obtener un contador
de dcadas sncrono.
Determinar los estados generados hacia las salidas para comprender el
diseo de un contador sncrono.
3. Marco Terico:
Un contador sncrono es aquel circuito implementado mediante flip-flops donde
cada uno se conecta a la seal de reloj directamente.
Un circuito Contador Mod No Base 2 implica que no se han de generar todos los
estados posibles segn el nmero de flip-flops empleados para lo cual existe una
lgica combinacional.
4. Materiales y Equipos:
Flip-flops tipo J-K
Compuerta Or y And
Generador de seales (clock)
Fuente de 5V
Resistencias de 220
Leds
Cables
Protoboard
5. Diagramas y Esquemas:
Figura 1.3: Contador de dcadas
sncrono.

Pgina 38

Fuente: FUNDAMENTOS DE SISTEMAS DIGITALES de Thomas L. Floyd, Edicin 9,
Captulo 8.
Elaborado por: 5 Electrnica A

Figura 1.4: Diagrama de tiempos de un contador de dcadas.
Fuente: FUNDAMENTOS DE SISTEMAS DIGITALES de Thomas L. Floyd, Edicin 9,
Captulo 8.
Elaborado por: 5 Electrnica A
6. Procedimiento y desarrollo:
Analizamos las tablas de excitacin de flip-flops tipo J-K.
Analizamos la lgica combinacional para crear un circuito Mod No Base 2.
Conectamos los pines de los cicuitos integrados segn el diseo del circuito
a implementarse y el datashit de los mismos.
Conectamos las salidas Q de cada flip-flop a los leds.
7. Resultados esperados:
Contador ascendente.
Secuencia lgica binaria de 0 a 9 exceptuando los dems estados posibles.
8. Resultados obtenidos:
____________________________________________________________________
______________________________________________
9. Conclusiones:
____________________________________________________________________
______________________________________________
10. Recomendaciones:
____________________________________________________________________
______________________________________________


Pgina 39

GUA DE PRCTICA #3
1. Tema:
Implementacin de un contador sncrono de 3 bits.
2. Objetivos:
2.1. Objetivo General:
Observar la accin de la seal de reloj para definir un contador
sncrono.
2.2. Objetivos Especficos:
Analizar el funcionamiento de un contador de dcadas sncrono de 3
bits para deducir la aplicacin de contadores Mod Base 2.
Determinar la configuracin combinacional para obtener un contador
sncrono.
Verificar los tiempos de propagacin de las salidas para diferenciarlos
de los contadores asncronos y entender mejor sus beneficios.
3. Marco Terico:
Un contador sncrono es aquel circuito implementado mediante flip-flops donde
cada uno se conecta a la seal de reloj directamente.
Un circuito Contador Mod Base 2 implica que se han de generar todos los estados
posibles segn el nmero de flip-flops empleados (2
n
donde n ser el nmero de
flip-flops).
En los contadores sncronos, todos los flip-flops responden inmediatamente puesto
que estn conectados a la misma seal de reloj.
4. Materiales y Equipos:
Flip-flops tipo J-K
Compuerta And
Generador de seales (clock)
Fuente de 5V
Resistencias de 220
Leds
Cables
Protoboard
5. Diagramas y Esquemas:


Pgina 40

Figura 1.5: Contador sncrono Mod 8.
Fuente: FUNDAMENTOS DE SISTEMAS DIGITALES de Thomas L. Floyd, Edicin 9,
Captulo 8.
Elaborado por: 5 Electrnica A

Figura 1.6: Diagrama de tiempos de un contador sncrono Mod 8.
Fuente: FUNDAMENTOS DE SISTEMAS DIGITALES de Thomas L. Floyd, Edicin 9,
Captulo 8.
Elaborado por: 5 Electrnica A
6. Procedimiento y desarrollo:
Analizamos las tablas de excitacin de flip-flops tipo J-K.
Analizamos la lgica combinacional para crear un circuito sncrono Mod
Base 2.
Conectamos los pines de los cicuitos integrados segn el diseo del circuito
a implementarse y el datashit de los mismos.
Conectamos las salidas Q de cada flip-flop a los leds.
7. Resultados esperados:
Contador ascendente.
Secuencia lgica binaria de 0 a 7 con respuesta ms rpida que la de un
contador asncrono.
8. Resultados obtenidos:
____________________________________________________________________
______________________________________________
9. Conclusiones:
____________________________________________________________________
______________________________________________
10. Recomendaciones:
____________________________________________________________________
______________________________________________



Pgina 41




Pgina 42

CONTADORES ASENDENTES - DESENDENTES
REFERENCIAS CIENTFICAS:
(2010, 15). Contadores Digitales. ForodeElectronica.com. Recuperado el 24 de septiembre
del 2010 desde
www.hpca.ual.es/vruiz/docencia/laboratorio_estructura/practicas/html/node63.html
CONTADORES DIGITALES:
Los contadores digitales o binarios en esencia son un grupo de flip-flops dispuestos de tal
manera que sus salidas proporcionan una secuencia determinada como respuesta a los
acontecimientos que ocurren a la entrada del reloj. Estos acontecimientos pueden ser por lo
general pulsos de reloj (sincrnicos) o acontecimientos aleatorios (asincrnicos) alimentados
como entradas por la terminal de reloj de los flip-flops. Para conformar un contador de n
bits solo basta tener n flip-flops, uno para cada bit de informacin. Los contadores digitales
tienen las siguientes caractersticas importantes:
Un nmero mximo de cuentas (Modulo del contador).
Cuenta ascendente o Descendente.
Operacin sncrona o asncrona.
Autnomos o de auto detencin
Contador sncrono ascendente/descendente:
Un contador ascendente/descendente (up/down) es aquel capaz de procesar en cualquier
direccin a lo largo de una cierta secuencia. Un contador ascendente/descendente, algunas
veces tambin denominado contador bidireccional, puede tener cualquier secuencia de
estados especificada. Un contador binario de 3 bits que avanza en modo ascendente a travs
de la secuencia (0,1,2,3,4,5,6,7) y que luego pueda invertirse para recorrer la secuencia en
sentido contrario (7,6,5,4,3,2,1,0) es un ejemplo de un modo de operacin secuencial
ascendente/descendente.
(2011, 11). Contadores Digitales. Algunas ideas de Ingeniera. Recuperado el 27 de
septiembre del 2010 desde http://hflorezf-es.blogspot.com/2011/10/contadores-
sincronos.html
En electrnica es bastante frecuente verse necesitado de contabilizar eventos y por tanto se
requiere utilizar un contador, en nuestro caso se tratar de un contador electrnico digital. Un
contador electrnico bsicamente consta de una entrada de impulsos que se encarga de
conformar (escuadrar), de manera que el conteo de los mismos no sea alterado por seales no
deseadas, las cuales pueden falsear el resultado final.
Definicin: Se denomina contador todo circuito secuencial capaz de almacenar en cada
momento el nmero de pulsos aplicados a una determinada entrada del circuito.
Estn realizados con flip-flops S-R, J-K- D o T encadenados, dependiendo del nmero la
cantidad de pulsos que puede almacenar.
Contador Sncrono Ascendente Descendente
En un contador sncrono, las entradas de J y K de cada Flip-Flop, depende de las salidas Q de
los flip-flops anteriores produciendo un conteo ascendente. Para generar un conteo
descendente, Las entradas J y K de cada Flip-Flop, deben depender de las salidas Q negado de
los Flip-Flops.
(2004, 02). Contadores Digitales y registros. Recuperado desde
http://html.rincondelvago.com/contadores-ascendentes.html
EL CONTADOR 74193 (LS193/HC193)(Ascendente / descendente):
Se describe como un contador ascendente/descendente prefijable MOD-16 con conteo
sncrono, prefijable asncrono y reiniciaci6n maestra asncrona.

Pgina 43


Figura 2.1: Diseo del circuito integrado 74193
Fuente: http://html.rincondelvago.com/000474858.jpg
Elaborado por: Universidad Jurez Autnoma De Tabasco
Entradas de reloj CPU y CPD del contador responder a las TPP en una de las dos entradas de
reloj. CPU es la entrada de reloj de conteo ascendente. Cuando se apliquen los pulsos a esta
entrada, el contador se incrementar (contar hacia arriba) en cada TPP hasta llegar a un
conteo mximo de 1111 entonces se recicla a 0000 y vuelve a comenzar. CPD es la entrada de
reloj de conteo descendente. Cuando se apliquen los pulsos a esta entrada, el contador
decrementar (contar hacia abajo) en cada TPP hasta llegar a un conteo mnimo de 0000;
entonces se recicla a 1111 y vuelve a comenzar. De este modo, se usar una entrada de reloj
para contar en tanto que la otra est inactiva (se conserve en AL TO).
Reiniciacin maestra (MR): Esta es una entrada asncrona activa en ALTO que reinicia al
contador en el estado 0000. MR es un reiniciador de cd (corriente directa), de manera que
mantendr al contador en 0000 en tanto que MR =1. Tambin elimina todas las otras entradas.
Entradas Prefijables: Los flip-flops del contador pueden prestablecerse en los niveles 1ogicos
presentes en las entradas paralelas de datos P3 hasta P0 pulsando momentneamente la
entrada de carga paralela PL de AL TO a BAJO. Este es un pre establecimiento asncrono que
elimina la operaci6n de conteo. No obstante, PL no tendr efecto si la entrada MR se
encuentra en su estado activo en ALTO.
Salidas del conteo: El conteo regular siempre est presente en las salidas Q3 hasta Qo de los
FF, donde Q0 es el LSB y Q3 el MSB.
Salidas finales del conteo: Estas salidas se utilizan cuando dos o ms unidades del 74193 se
conectan como contador con etapas mltiples para producir un nmero MOD mayor. En el
modo de conteo ascendente, la salida TCU del contador de orden inferior se conecta a la
entrada CPU del siguiente contador de orden superior. En el modo de conteo descendente. La
salida TCD del contador de orden inferior se conecta a la entrada CPD del siguiente contador
de orden superior.

Figura 2.2: Salidas del circuito integrado 74193
Fuente: http://html.rincondelvago.com/000474859.jpg
Elaborado por: Universidad Jurez Autnoma De Tabasco


Pgina 44

C
o
n
t
a
d
o
r
e
s

A
s
c
e
n
d
e
n
t
e
s
/
D
e
s
c
e
n
d
e
n
t
e
s
C
o
n
t
a
d
o
r
e
s
L
o
s

c
o
n
t
a
d
o
r
e
s

A
s
c
e
n
d
e
n
t
e
s
/
D
e
s
c
e
n
d
e
n
t
e
s

t
a
m
b
i

n

l
l
a
m
a
d
o
s

c
o
n
t
a
d
o
r
e
s

b
i
d
i
r
e
c
c
i
o
n
a
l
e
s
;

s
o
n

a
q
u
e
l
l
o
s

c
a
p
a
c
e
s

d
e

a
v
a
n
z
a
r

e
n

c
u
a
l
q
u
i
e
r

s
e
n
t
i
d
o

a

l
o

l
a
r
g
o

d
e

u
n
a

s
e
c
u
e
n
c
i
a

d
e
f
i
n
i
d
a
.


M
e
m
o
r
i
a


R
e
g
i
s
t
r
o

d
e

d
e
s
p
l
a
z
a
m
i
e
n
t
o


S
u
m
a
d
o
r
E
l

7
4
l
s
1
6
8

e
s

u
n

c
o
n
t
a
d
o
r

s

n
c
r
o
n
o

b
i
n
a
r
i
o

a
s
c
e
n
d
e
n
t
e
/
d
e
s
c
e
n
d
e
n
t
e

d
e

4

b
i
t
s

(
m
o
d
u
l
o

1
6
)
,

p
e
r
m
i
t
e

Q
u
e

l
a

c
a
r
g
a

e
n

p
a
r
a
l
e
l
a

t
e
n
g
a

u
n

v
a
l
o
r

i
n
i
c
i
a
l

c
u
a
l
q
u
i
e
r
a

y

t
i
e
n
e

d
o
s

e
n
t
r
a
d
a
s

d
e

h
a
b
i
l
i
t
a
c
i

n

a
c
t
i
v
a
s

e
n

b
a
j
o

y

u
n
a

s
a
l
i
d
a

q
u
e

i
n
d
i
c
a

l

f
i
n
a
l

d
e

l
a

c
u
e
n
t
a
.
E
l

4
0
2
9

e
s

u
n

c
o
n
t
a
d
o
r


C
M
O
S

s

n
c
r
o
n
o

a
s
c
e
n
d
e
n
t
e
/
d
e
s
c
e
n
d
e
n
t
e

d
e

c
u
a
t
r
o

b
i
t
s

c
o
n

c
a
r
g
a

p
a
r
a
l
e
l
o

y

l
a

s
a
l
i
d
a

d
e

f
i
n

d
e

c
u
e
n
t
a

c
o
m
o

u
n
a

e
n
t
r
a
d
a

d
e

h
a
b
i
l
i
t
a
c
i

n

a
c
t
i
v
a

e
n

b
a
j
o
.

E
l

7
4
H
C
T
L
S
1
9
2
/
L
S
1
9
3

o


7
4
L
S
1
9
2
/
L
S
1
9
3

s
o
n

c
o
n
t
a
d
o
r
e
s

a
s
c
e
n
d
e
n
t
e
/
d
e
s
c
e
n
d
e
n
t
e

r
e
v
e
r
s
i
b
l
e
s
,

s

n
c
r
o
n
o
s

d
e

4

b
i
t
s


f
o
r
m
a
d
o
s

p
o
r

4

f
l
i
p
-
f
l
o
p
s
,

t
o
d
o
s

e
s
t

n

c
o
n
c
e
b
i
d
o
s

p
a
r
a

m
i
n
i
m
i
z
a
r

l
a

l

g
i
c
a

a
d
i
c
i
o
n
a
l

e
n
t
r
e

e
t
a
p
a
s
,

c
u
a
n
d
o

e
s
t
o
s

t
r
a
b
a
j
a
n

e
n

c
a
s
c
a
d
a
.




Pgina 45


SINTESIS

C
o
n
t
a
d
o
r
e
s
U
n

n

m
e
r
o

m

x
i
m
o

d
e

c
u
e
n
t
a
s

e
s

e
l

m

d
u
l
o

o

c
a
p
a
c
i
d
a
d

d
e
l

c
o
n
t
a
d
o
r
C
u
e
n
t
a

a
s
c
e
n
d
e
n
t
e
/

d
e
s
c
e
n
d
e
n
t
e

y

a
v
a
n
z
a


e
n

c
u
a
l
q
u
i
e
r

s
e
n
t
i
d
o

e
n

u
n
a

s
e
c
u
e
n
c
i
a

d
e
f
i
n
i
d
a
.
P
u
e
d
e
n

i
n
v
e
r
t
i
r

s
u

c
o
n
t
e
o

e
n

c
u
a
l
q
u
i
e
r

p
u
n
t
o

d
e

s
u

s
e
c
u
e
n
c
i
a
.
F
r
e
c
u
e
n
c
i
a

m

x
i
m
a

d
e

i
m
p
u
l
s
o
s

a

c
o
n
t
a
r

s
e
r


l
a

m
a
y
o
r

f
r
e
c
u
e
n
c
i
a

e
s

d
e
c
i
r

r
a
p
i
d
e
z

d
e

p
u
l
s
o
s
.
C

d
i
g
o

d
e

c
o
n
t
e
o

e
s

e
l

c

d
i
g
o

b
i
n
a
r
i
o

u
t
i
l
i
z
a
d
o

p
a
r
a

r
e
a
l
i
z
a
r

e
l

c
o
n
t
e
o

d
e

l
o
s

i
m
p
u
l
s
o
s
.
A
u
t

n
o
m
o
s

o

d
e

a
u
t
o
d
e
t
e
c
c
i

n


Pgina 46




APORTE GRUPAL
Un contador sncrono ascendente descendente, es aquel capaz de contar en una secuencia
determinada en cualquier direccin. Suponiendo un contador binario de 3 bits, si es solo
ascendente este contara desde 0 a 7. Si se tiene un contador ascendente descendente, este
contador puede contar de 0 a 7 y de 7 a 0, controlando la direccin por una entrada adicional.
La configuracin general de los flip-flops solo permiten generar secuencias cclicas repetitivas
tambin se puede crear contadores de un nico ciclo.


EJERCICIOS
EJERCICIOS RESUELTOS
1.- TEMA:
Implementar un contador MOD-10 descendente uniciclico, utilizando Flip-Flops tipo D.
2.- OBJETIVOS:
2.1.- OBJETIVO GENERAL:
Disear un contador MOD-10
2.2.- OBJETIVOS ESPECFICOS:
Realizar un contador MOD-10 descendente uniciclico.
Implementar un contador MOD-10 con Flip-Flops tipo D.
3.- MARCO TERICO:
3.1 REFERENCIAS CIENTFICAS
1) lvarez L. (29 de abril del 2013).Flip-Flop y Contadores. Recuperado de
http://www.electronicasi.com/wp-content/uploads/2013/04/flip-taller-de-
electronica.pdf
Contadores de dcadas o contadores BCD.
El contador MOD10 se conoce tambin como contador de dcadas. De hecho un contador de
dcadas es cualquier contador que tenga 10 estados diferentes independientemente de la
secuencia. Estos tambin se denominan contadores BCD para reiterar lo dicho cualquier
contador MOD10 es un contador de dcadas y cualquier contador de dcadas que cuenta en
binario de 0000 a 1001 es un contador BCD.
Los contadores de dcada especialmente los de tipo BCD, se utilizan ampliamente en
aplicaciones donde los pulsos o sucesos van a ser contados y los resultados exhibidos en algn
tipo de dispositivo de visualizacin numrica decimal. Un contador de dcadas a menudo se
utiliza tambin para dividir una frecuencia de pulsos exactamente entre 10.
2) Fernndez J. (30 de octubre del 2011).Ladelec.com. Recuperado de
http://www.ladelec.com/teoria/electronica-digital/203-contadores-descendentes
En electrnica es bastante frecuente verse necesitado de contabilizar eventos y por tanto se
requiere utilizar un contador, en nuestro caso se tratar de un contador electrnico digital. Un
contador electrnico bsicamente consta de una entrada de impulsos que se encarga de

Pgina 47

conformar (escuadrar), de manera que el conteo de los mismos no sea alterado por seales no
deseadas, las cuales pueden falsear el resultado final.
Contadores descendentes: Son los contadores en los cuales su cuenta va en sentido inverso a
la normal, es decir, de 16 a 0 o en binario de 1111 a 0000.
4.- MATERIALES Y EQUIPOS:
4.1.- Equipos:
Protoboard
Fuente de voltaje
Seal de reloj
4.2.- Materiales:
Resistencias 220 (ohmios)
4 Flip-Flops tipo D
Display
1 Decoder de 4 bits a 7 segmentos (74ls47)
4 Compuertas AND(74ls08)
1 Compuerta NAND(74ls00)

5.- DIAGRAMA Y ESQUEMA:

Figura 2.3: Diagrama de un contador MOD-10 descendente uniciclico
Fuente: Proteus 8 Professional
Elaborado por: Quinto E - A
6.- PROCEDIMIENTO Y DESARROLLO:
Para realizar esta prctica primero se debe conocer el funcionamiento bsico de un flip-flop
tipo D, ya que este circuito no necesita de un anlisis extenso para su aplicacin.
D Q(t+1)

Pgina 48


Figura 2.4: Flip-flops tipo D
Fuente: Proteus 8 Professional
Elaborado por: Quinto E - A


Cuando se tiene a la entrada D un 1 y se recibe un flanco positivo de la seal de reloj, a su
salida se obtiene uno que estaba en la entrada, y este valor se mantiene hasta que exista
otro flanco positivo y si es el caso que a su entrada este cero a su salida tambin se
trasladara ese valor y se mantendr hasta que se reciba otra seal.

Figura 2.5: Seal de reloj del flip-flops tipo D
Fuente: Electronicasi.com
Elaborado por: Quinto E - A
Con este breve anlisis se puede deducir que si se conecta las salidas a las entradas en cascada
se obtiene un divisor de frecuencia en cada una de las salidas, y con ello se puede enviar las
seales obtenidas a un codificador de 4 bits a siete segmentos y de esta a un display para
obtener el conteo.

Figura 2.6: Codificador de 4 bits
Fuente: Proteus 8 Professional
Elaborado por: Quinto E - A

Para que el conteo sea uniciclico tan solo es necesario que el cdigo de salida deseado para
detener el conteo sea unificado con un circuito combinacional y esta salida enviada a una
compuerta AND, mientras que la otra entrada de la compuerta ser la seal de reloj, y de esta
salida a la entrada D del primer flip-flops, con este breve anlisis se puede detener el circuito
en un valor de conteo deseado ya que el control de la seal de reloj la tiene la compuerta AND
y esta depende de la salida del circuito combinacional.

Figura 2.7: Circuito combinacional
Fuente: Proteus 8 Professional
Elaborado por: Quinto E - A

0 0
1 1

Pgina 49


Finalmente ensamblando en el simulador el circuito se obtiene un contador descendente mod-
10 uniciclico con flip-flops tipo D.
7.- RESULTADOS ESPERADOS:
Obtener un contador descendente MOD-10 unicclico realizado con flip-flops tipo D.
8.- RESULTADOS OBTENIDOS:
Se puedo obtener el contador descendente MOD-10 unicclico con flip-flops tipo D, el cual se
simulo en el programa Proteus que realizaba la secuencia deseada.
9.- CONCLUSIONES:
Se ha implementado un circuito contador descendente mod-10 usando flip-flops D.
Se realiz la implementacin con la ayuda de las compuertas lgicas.
Se control la seal de reloj que fue proporcionado por Arduino.
10.- RECOMENDACIONES:
Se debe simular el circuito para verificar el correcto funcionamiento de los circuitos
integrados a utilizar.
Hay que configurar correctamente la frecuencia del Arduino para un ptimo desarrollo
de la prctica.
Al ensamblar el circuito se debe verificar con la punta lgica parte por parte el
funcionamiento.

EJERCICIO 2
1.- TEMA:
Implementar un contador MOD-24 ascendente el cual inicie en 00 y finalice en 23 con
circuitos integrados.
2.- OBJETIVOS:
2.1.- OBJETIVO GENERAL:
Disear un contador MOD-24

2.2.- OBJETIVOS ESPECFICOS:
Realizar un contador MOD-24 que inicie en 00 y finalice en 23
Implementar un contador ascendente MOD-24 con circuitos integrados.

3.- MARCO TERICO:
3.1 REFERENCIAS CIENTFICAS
1) (2010, 15). Contadores
Digitales.ForodeElectronica.com.Recuperadodesde http://www.forosdeelectronica.
com/tutoriales/contadores-sincronos.htm
CONTADORES DIGITALES:

Pgina 50

Los contadores digitales o binarios en esencia son un grupo de flip-flops dispuestos de tal
manera que sus salidas proporcionan una secuencia determinada como respuesta a los
acontecimientos que ocurren a la entrada del reloj. Estos acontecimientos pueden ser por lo
general pulsos de reloj (sincrnicos) o acontecimientos aleatorios (asincrnicos) alimentados
como entradas por la terminal de reloj de los flip-flops. Para conformar un contador de n
bits solo basta tener n flip-flops, uno para cada bit de informacin. Los contadores digitales
tienen las siguientes caractersticas importantes:
Un nmero mximo de cuentas (Modulo del contador).
Cuenta ascendente o Descendente.
Operacin sncrona o asncrona.
Autnomos o de auto detencin
2) Killby, J. (21 de junio del 2011). Ecured. Recuperado de
http://www.ecured.cu/index.php/Circuitos_integrados_digitales
Los circuitos digitales emplean componentes encapsulados, los cuales pueden albergar puertas
lgicas o circuitos lgicos ms complejos. Estos componentes estn estandarizados, para que
haya una compatibilidad entre fabricantes, de forma que las caractersticas ms importantes
sean comunes. De forma global los componentes lgicos se engloban dentro de una de las dos
familias siguientes:
TTL: diseada para una alta velocidad.
CMOS: diseada para un bajo consumo.
Actualmente dentro de estas dos familias se han creado otras, que intentan conseguir lo mejor
de ambas: un bajo consumo y una alta velocidad. La familia lgica ECL se encuentra a caballo
entre la TTL y la CMOS. Esta familia naci como un intento de conseguir la rapidez de TTL y el
bajo consumo de CMOS, pero en raras ocasiones se emplea.
Dentro de la familia TTL encontramos las siguiente sub-familias:
L: Low power = disipacin de potencia muy baja
LS: Low power Schottky = disipacin y tiempo de propagacin pequeo.
S: Schottky = disipacin normal y tiempo de propagacin pequeo.
AS: Advanced Schottky = disipacin normal y tiempo de propagacin extremadamente
pequeo.
4.- MATERIALES Y EQUIPOS:
4.1.- Equipos:
Protoboard
Fuente
4.2.- Materiales:
Resistencias
1 Decoder de 4 bits a 7 segmentos (74ls47)
2 Compuertas AND (7408)
1 Compuerta OR (7432)
2 Display
2 Circuito Integrado (74ls93)
5.- DIAGRAMA Y ESQUEMA:

Pgina 51


Figura 2.8: Diagrama de un contador MOD-24 ascendente
Fuente: Proteus 8 Professional
Elaborado por: Quinto E - A
6.- PROCEDIMIENTO Y DESARROLLO:
Para implementar un contador con circuitos integrados, primero se toma en consideracin que
algunos pines deben estar previamente conectados ya sea a Vcc o Gnd, para que funcionen de
forma correcta.
En esta configuracin de primer integrado, se tiene un MOD-10 ya que sus entradas QB y QD
estn conectadas a los respectivos reset que tiene el circuito integrado, y de la misma est
conectado a la entrada del reloj del siguiente integrado. Para nuestro caso no utilizamos esta
configuracin ya que el reset no depende de un solo integrado sino de dos.

Figura 2.9: Circuito integrado 74ls93
Fuente:Proteus 8 Professional
Elaborado por:Quinto E - A

Pgina 52

Para la segunda parte esta implementado un contador MOD-24, QB y QD del primer integrado
estn multiplicadas y su salida a va a un pin de la OR mientras que la otra entrada es el
resultado de la multiplicacin de QC del primer integrado con QB del segundo, en otras
palabras cuando en el primer integrado este el 0100 o cuatro y en el segundo integrado en
0010 o dos, los dos integrados se resetearan y el conteo empezara nuevamente desde 00.
7.- RESULTADOS ESPERADOS:
Obtener un contador MOD-24 ascendente que se realice desde 0 hasta 23.
8.- RESULTADOS OBTENIDOS:
Se pudo obtener un contador MOD-24 de tipo ascendente con conteo iniciado en 0 y su
finalizacin est en 23.
9.- CONCLUSIONES:
Se ha implementado un contador MOD-24 utilizando el circuito integrado 74ls193.
Se realiz la implementacin del circuito con la ayuda de compuertas lgicas.
Se utiliz 2 displays de 7 segmentos con su respectivo decodificador para la
visualizacin de los conteos.
10.- RECOMENDACIONES:
Se debe simular el circuito para verificar el correcto funcionamiento de los circuitos
integrados a utilizar.
El SET y RESET deben estar conectados a Vcc.
Al ensamblar el circuito se debe verificar con la punta lgica parte por parte el
funcionamiento.
EJERCICIO 3
1.- TEMA:
Implementar un contador MOD60 ascendente con circuitos integrados y visualizacin a dos
display de siete segmentos.
2.- OBJETIVOS:
2.1.- OBJETIVO GENERAL:
Disear un contador MOD60
2.2.- OBJETIVOS ESPECFICOS:
Realizar un contador MOD60 ascendente con CI.
Visualizar a travs de los displays el conteo ascendente.
3.- MARCO TERICO:
3.1 REFERENCIAS CIENTFICAS
1) (2009, 08,01)CALDERON Leticia, Electrnica para electricistas, Ed. Alfaomega,
Pg. 308-32
Se denomina contador todo circuito secuencial capaz de almacenar en cada momento el
nmero de pulsos aplicados a una determinada entrada del circuito.

Pgina 53

Estn realizados con Flip-Flops S-R, J-K- D o T encadenados, dependiendo del nmero la
cantidad de pulsos que puede almacenar.
En los contadores ascendentes se puede avanzar en cualquier sentido a lo largo de una
secuencia definida. Adems, es posible invertir su conteo en cualquier punto de su secuencia.
2) Molina A. (17 de febrero del 2006). Contadores y Registros. Recuperado de
http://www.dte.us.es/personal/amolina/contadores%20y%20registros/contadores
%20y%20registros.pdf
Contadores: Un contador modulo K es un circuito digital capaz de contar k sucesos distintos.
Estos dispositivos no son otra cosa que circuitos secuenciales cuyos cambios de estado se
producen, evidentemente a ritmo de su seal de reloj y en el que cada estado memoriza un
valor de cuenta. Por tanto un contador modulo tiene k estados de cuentas distintos desde el 0
hasta el k-1. Estos dispositivos podrn incrementarse o no en funcin de los valores lgicos
que tomen ciertas seales de control que se estudiaran ms adelante. Inicialmente se
supondr que el contador siempre est contando, por lo que cada valor de cuenta se
corresponde con un ciclo de reloj.
4.- MATERIALES Y EQUIPOS:
4.1.- Equipos:
Protoboard
Fuente
4.2.- Materiales:
Resistencias
2 Decoder de 4 bits a 7 segmentos (74ls47)
2 Compuertas AND (74ls08)
2 Display
2 Circuitos Integrados (74ls93)

5.- DIAGRAMA Y ESQUEMA:

Pgina 54


Figura 2.10: Diagrama de un contador MOD60
Fuente: Proteus 8 Professional
Elaborado por: Quinto E - A
6.- PROCEDIMIENTO Y DESARROLLO:
Para implementar este circuito tan solo debemos analiza las salidas del circuito integrado
7493, y observar el cdigo al que se desea realizar el reset del conteo. Para facilitar el anlisis
se va a realizar de forma independiente, por una parte el contador MOD10 y por otra el
contador MOD5.
En el contador MOD10, el cdigo mximo que deberemos observar en el display es el nueve,
entonces el cdigo de reset es el siguiente que en este caso es el 10 que en binario es 1010, y
las salidas involucradas son QB y QD, y de estas se realizara una operacin lgica AND y se
enviara al reset del circuito, con esto se consigue el contador MOD10.

Figura 2.11: Diagrama del contador MOD10
Fuente: Proteus 8 Professional
Elaborado por: Quinto E - A

Pgina 55

A continuacin en el contador MOD5, el cdigo mximo que se debe observar en el display es
el cinco, entonces el cdigo de reset es el siguiente que en este caso es el seis que en binario
es 0110, y las salidas involucradas son QB y QC, y de estas se realizara una operacin lgica
AND y enviada al reset del circuito, con esto se consigue el contador MOD5.

Figura 2.12: Diagrama de conexin de los MOD5
Fuente: Proteus 8 Professional
Elaborado por: Quinto E - A
Para finalizar el circuito lo nico que falta por realizar es unir los dos MOD, que en este caso se
conecta la salida de la compuerta AND que va al reset del primer integrado a la entrada de la
seal de reloj del secundo integrado, y se obtiene un MOD60.
7.- RESULTADOS ESPERADOS:
Se obtendr un conteo desde 00 a 59 que muestre la variacin de los nmeros sin
interrupciones ni saltos.
Se utilizara una lgica combinacional, determinar el reseteo de los contadores para
que inicialice nuevamente en cero.
Variar la frecuencia del reloj verificar que los datos de salida en los display varan
rpidamente que es difcil identificar la transicin entre datos.
8.- RESULTADOS OBTENIDOS:
Determinamos que el funcionamiento del circuito se realiza en cascada ya que al llegar
el conteo al reset el otro circuito da su primer conteo.
Analizamos las salidas de los diferentes integrados utilizados previos a la realizacin de
la prctica.
Se obtuvo un contador de dcadas y un contador MOD seis que permitieron obtener la
prctica.
9.- CONCLUSIONES:
Se obtuvo un contador MOD 60 mediante la combinacin de dos circuitos integrados
7493 y la visualizacin en el display con el circuito decodificador con el 7447.
Analizamos la variacin de la frecuencia con respecto a la salida y se obtuvo un conteo
mucho ms rpido.
Determinamos que hasta una frecuencia de 1Khz la los display muestran la salida sin
ningn tipo de distorsin.
10.- RECOMENDACIONES:
Verificar la configuracin de los display ya que pueden ser de nodo o ctodo comn.
Analizar los datasheet de los circuitos integrados para evitar posibles daos a los
mismos.

Pgina 56

Verificar el funcionamiento de los circuitos a implementar para evitar posibles errores
en el circuito.
EJERCIOS PLANTEADOS
1.- TEMA:
Realizar un contador MOD10 ascendente/descendente sincrnico con flip-flopJK con
visualizacin en Display
2.- OBJETIVOS:
2.1.- OBJETIVO GENERAL:
Disear un contador MOD10

2.2.- OBJETIVOS ESPECFICOS:
Analizar el comportamiento de un contador MOD10 ascendente/descendente
sincrnico.
Visualizar el conteo del contadorMOD10 a travs de un display.
3.- MARCO TERICO:
3.1 REFERENCIAS CIENTFICAS
1) (2010, 13). Contadores Sncronos descendentes/ascendentes. Tema 8 Contadores.
Recuperado desde
ftp://ftp.ehu.es/cidira/dptos/depjt/Electronica_Industrial_Grado/DIGITAL/Tema%2
08%20Contadores.pdf
Contador sncronos descendentes y ascendentes.
Los contadores ascendentes / descendente (up/down) tambin llamados contadores
bidireccionales; son capaces de avanzar en cualquier sentido a lo largo de una secuencia
definida y puede invertir su conteo en cualquier punto de su secuencia.
En el diagrama lgico se muestra un contador ascendente / descendente sncrono binario de
tres bits diseado a partir de Flip-Flops J-K en configuracin toggle con disparo por borde de
subida. Debido a que posee tres Flip-Flops, su ciclo bsico se compone de ocho estados que
van desde cero (000) hasta siete (111) en forma secuencial y repetitiva.
2) (2009,08,01)CALDERON Leticia, Electrnica para electricistas, Ed. Alfaomega,
Pg. 308-32
En electrnica es bastante frecuente verse necesitado de contabilizar eventos y por tanto se
requiere utilizar un contador, en nuestro caso se tratar de un contador electrnico digital. Un
contador electrnico bsicamente consta de una entrada de impulsos que se encarga de
conformar (escuadrar), de manera que el conteo de los mismos no sea alterado por seales no
deseadas, las cuales pueden falsear el resultado final.
Existen varios tipos de contadores en este blog se describen algunos como el contador de
anillo de Johnson, contadores asncronos, contadores sncronos, etc.
Definicin: Se denomina contador todo circuito secuencial capaz de almacenar en cada
momento el nmero de pulsos aplicados a una determinada entrada del circuito.
Estn realizados con Flip-flops S-R, J-K- D o T encadenados, dependiendo del nmero la
cantidad de pulsos que puede almacenar.

Pgina 57

Aunque los contadores electrnicos presentan gran nmero de variantes, todos ellos pueden
reducirse a dos tipos fundamentales: Contador asncrono o contador serie y Contador
asncrono o contador paralelo.
El contador asncrono est constituido por un conjunto de flip-flops en los que los pulsos que
se aplican a la entrada, generalmente procedentes de un reloj, deben atravesar el primer Flip-
Flop antes de poder mandar al segundo y as sucesivamente hasta el ltimo Flip-Flop.
El contador sncrono est formado por una serie de Flip-Flops a los que se les aplica
simultneamente todas las entradas o pulsos de reloj de forma que todos los Flip-Flops
cambian simultneamente de estado.
Los contadores asncronos son ms lentos que los sncronos, ya que en estos ltimos se
suprimen los tiempos de propagacin entre las diversas etapas del contador. Por otra parte, la
circuitera de un circuito sncrono es, con las mismas caractersticas de funcionamiento, ms
compleja que la de un contador asncrono.
4.- MATERIALES Y EQUIPOS:
4.1.- Equipos:
Protoboard
Fuente de voltaje
Seal de reloj
4.2.- Materiales:
Resistencias
2 Decoder de 4 bits a 7 segmentos (74ls47) ctodo comn
2 Compuertas AND (74ls08)
2 Display
2 Circuitos Integrados (74ls93)
5.- DIAGRAMA Y ESQUEMA:

Figura 2.13: Diagrama de un contador MOD10
Fuente: Proteus 8 Professional
Elaborado por: Quinto E - A
6.- PROCEDIMIENTO Y DESARROLLO:

Pgina 58

Para realizar esta implementacin tan solo debemos recordar que los flip-flop nos dan una
salida en alto y una en bajo (Q y Q), y una de ellas es la negacin de la otra (Q), esta
caracterstica permite tener a la salida un conteo ascendente con las salidas Q y descendente
con la salida Q, para lo cual solo realizamos un control a las salidas de los FlipFlop y en una de
ellas la negamos para en un estado alto del control obtener un conteo en las salidas Q y en las
salidas Q un cero, y viceversa. En la conexin del codificador a siete segmentos, tan solo
tenemos tres salidas de nuestro circuito, la otra entrada debe estar conectada a cero para que
en el display se puedan observar los datos correctos.
7.- RESULTADOS ESPERADOS:
Obtener un conteo del 0 al 9 y viceversa mediante compuertas bsicas, FFs J-K
controlados por una seal de reloj.
Visualizar la cuenta mediante un decoder 74ls47 hacia un display BCD-7 segmentos
ctodo comn.
Correcto funcionamiento del contador MOD-10.
8.- RESULTADOS OBTENIDOS:
Se obtuvo el conteo esperado del 0 al 9 y del 9 al 0, la cuenta descendente y
ascendente ser controlada mediante una seal externa (switch), cabe recalcar que la
cuenta es ascendente cuando la seal externa es un 1 y descendente cuando dicha
seal es un 0,el conteo es controlado por una seal de reloj.
Se logr visualizar el conteo ascendente/descendente mediante un decoder 74ls47 en
combinacin con un display BCD-7segmentos (ctodo comn)
Se logr un correcto funcionamiento del contador MOD-10 ascendente/descendente
mediante compuertas lgicas y Flip-flops con un conteo controlado por una seal de
reloj y la opcin de poder elegir si es ascendente o descendente por medio de una
seal externa (switch).
9.- CONCLUSIONES:
Se ha implementado un contador MOD-10 ascendente/descendente usando 3 FFs
tipo J-K.
Se realiz la implementacin del circuito con la ayuda de compuertas bsicas (74ls08,
74ls04, 74ls32).
Se control el conteo ascendente o descendente a travs de una seal externa
mediante el envo de ceros o unos, teniendo en cuenta que si es cero el conteo es
descendente y si es un uno el conteo es ascendente.
Se visualiz el conteo mediante un decoder 74ls47 en combinacin con un display
BCD-7 segmentos (ctodo comn).
10.- RECOMENDACIONES:
Verificar la configuracin de los display ya que pueden ser de nodo o ctodo comn.
Analizar los datasheet de los circuitos integrados para evitar posibles daos a los
mismos.
Verificar el funcionamiento de los circuitos a implementar para evitar posibles errores
en el circuito.
Simular el circuito a implementar antes de conectarlo en el protoboard.
Usar una punta lgica para verificar que las conexiones se encuentren de forma
correcta.

Pgina 59

EJERCICIO 2
1.-TEMA:
Realizar un contador MOD100 ascendente/descendente con los circuitos integrados y
visualizacin en Display.
2.-OBJETIVOS:
2.1 OBJETIVO GENERAL:
Disear un contador MOD100
2.2 OBJETIVOS ESPECFICOS:
Analizar el comportamiento de un contador MOD100 ascendente/descendente con CI.
Visualizar el conteo del contadorMOD10 a travs de dos display.
3.-MARCO TERICO:
3.1 REFERENCIAS CIENTIFICAS:
Contador sncrono ascendente/descendente Un contador ascendente/descendente
(up/down) es aquel capaz de procesar en cualquier direccin a lo largo de una cierta
secuencia. Un contador ascendente/descendente, algunas veces tambin denominado
contador bidireccional, puede tener cualquier secuencia de estados especificada. Un contador
binario de 3 bits que avanza en modo ascendente a travs de la secuencia (0,1,2,3,4,5,6,7) y
que luego pueda invertirse para recorrer la secuencia en sentido contrario (7,6,5,4,3,2,1,0) es
un ejemplo de un modo de operacin secuencial ascendente/descendente.
4.-EQUIPOS Y MATERIALES:
4.1 EQUIPOS:
Protoboard
Fuente del voltaje
Seal de reloj
4.2 MATERIALES:
2 Displays
Decoder 74ls47
Resistencias
2 Circuito integrado 74ls192
5.- DIAGRAMA Y ESQUEMA:

Figura 2.14: Diagrama de un contador MOD100.
Fuente: Proteus 8 Professional

Pgina 60

Elaborado por: Quinto E-A

6.- PROCEDIMIENTO Y DESARROLLO:
Para realizar de forma prctica se utiliza el integrado 74LM192, el cual tiene una entrada de
control de subida y otra de bajada, con la que se puede realizar el conteo ascendente y
descendente.
Se conecta las entradas de subida y bajada del conteo, a diferentes pulsadores, los cuales
controlaran las subidas o bajada del conteo.
7.-RESULTADOS ESPERADOS:
Obtener un conteo del 0 al 99 y viceversa mediante circuitos integrados
Visualizar la cuenta mediante los decoder 74ls47 hacia cada uno de los displays BCD-7
segmentos ctodo comn.
8.- RESULTADOS OBTENIDOS:
Se obtuvo el conteo esperado del 0 al 99 y del 99 al 0, la cuenta descendente y
ascendente el conteo ser controlado por una seal de reloj.
Se logr visualizar el conteo ascendente/descendente mediante los decoder 74ls47 en
combinacin con un display BCD-7segmentos (nodo comn)
9.- CONCLUSIONES:
Se ha implementado un contador MOD-100 ascendente/descendente usando con CI.
Se control el conteo ascendente/descendente a travs de una seal de reloj.
Se visualiz el conteo mediante los decoder 74ls47 en combinacin con un display
BCD-7 segmentos (nodo comn).

10.- RECOMENDACIONES:
Verificar la configuracin de los display ya que pueden ser de nodo o ctodo comn.
Analizar los datasheet de los circuitos integrados para evitar posibles daos a los
mismos.
Simular el circuito a implementar antes de conectarlo en el protoboard.


Pgina 61

EJERCICIO N3
1.- TEMA: Circuito temporizador implementado en un reloj digital
2.- OBJETIVOS:
2.1.- OBJETIVO GENERAL:
Analizar la implementacin de un temporizador implementado en un reloj
digital a una hora especifica
2.2.- OBJETIVOS ESPECFICOS:
Determinar la conexin adecuada para que un LED se prenda a las seis durante
dos horas y luego se apague.
Verificar que el proceso anterior se realice todos los das.
3.- MARCO TERICO:
3.1 REFERENCIAS CIENTFICAS
3) Tocci Ronald. Sistemas Digitales: Principios y Aplicaciones. Octava Edicin
(2003). (7-17) Aplicaciones de Contadores: Reloj Digital pginas 380 a 381.
APLICACIONES DE CONTADORES: RELOJ DIGITAL: En un contador digital de salida
binaria el retraso que se forma al activarse cada flip-flops a determinado pulso de
reloj, en realidad es una divisin de frecuencia. El reloj digital utiliza los contadores
como divisores de frecuencia y acumuladores de cuenta. La funcin del contador como
acumulador de cuentas es contar los pulsos de entrada y sirve como memoria
temporalmente mientras muestra la hora actual que es decodificada y pasada a los
visualizadores de hora.

Los contadores como divisores de frecuencia tienen en su entrada una onda cuadrada
de 60 Hz, el bloque divisor por 60, es construido por un contador divisor por 6,
conectado a un contador divisor por 10.
El contador divisor por 6 transforma los 60 Hz en 10 Hz y el contador divisor por 10
transforma los 10Hz en 1Hz o 1 pulso por segundo. El contador divisor por 10 es
construido con un CI 7493 por lo que la primera conexin que se debe hacer es un
puente entre Q0 y P1 para convertirlo en un contador de 4 bits, en segundo lugar el
CI debe convertirse en un contador dcada (mod-10).
El contador divisor por 6 es hecho con un CI 7493 conectando la entrada de reloj a P1,
es decir, que el primer flip-flop (entrada P0) no se utiliza. Los acumuladores de cuenta
de 0 a 59 son 2 contadores en donde uno es un contador mod-10 para acumular las
unidades (0 al 9) de los segundos y el otro es un contador mod-6 que recibe el pulso de
arrastre del mod-10 para contar las decenas de los segundos.
Los decodificadores/excitadores sirven para decodificar la salida BCD al visualizador de
7 segmentos.


Pgina 62


4.- MATERIALES Y EQUIPOS:
4.1.- Equipos:
Protoboard
Seal de Reloj
Fuente de Voltaje
4.2.- Materiales:
1 resistencia de 220 ohmios
4 Circuitos Integrado 74ls47
4 Displays de 7 segmentos
Circuitos Integrados 74ls93
1 Circuito Integrado 7432
1 Circuito Integrado 7408
1 Circuito Integrado 7404
Un LED
5.- DIAGRAMA Y ESQUEMA:

Figura 2.15: Diagrama del temporizador implementado en un reloj digital marcando las 6.
Fuente: Proteus 8 Professional
Elaborado por: Quinto E - A

Pgina 63


Figura 2.16: Diagrama del temporizador implementado en un reloj digital marcando las 7.
Fuente: Proteus 8 Professional
Elaborado por: Quinto E - A

Figura 2.17: Diagrama del temporizador implementado en un reloj digital marcando las 6
con 1 minuto.
Fuente: Proteus 8 Professional
Elaborado por: Quinto E - A
6.- PROCEDIMIENTO Y DESARROLLO:
Para resolver este pequeo problema, se analiz que el control del LED debe
ser en los bits ms significativos del reloj, en un caso en el nmero seis y siete y
en el otro el nmero uno, ya que no deseamos que se prenda a las 16 y 17
horas.

Pgina 64

A las seis y siete el LED se prendera y pasado esa hora se apagara. Y este
proceso continuara as durante todos los das sin presentar ninguna variacin
de funcionamiento.
Cuando el reloj llegue a las 16 y 17 horas no se prende, porque en nuestro
circuito aplicamos una compuerta NOT en la salida QA del integrado que
controla las horas con lo que cuando este en uno su salida dar cero y esto
impedir que funcione el circuito de activacin del LED.
7.- RESULTADOS ESPERADOS:
Realizar un control de encendido y apagando dependiendo de la hora marcada en un
reloj digital para que este permita que el LED encienda.
8.- RESULTADOS OBTENIDOS:
Se ha ensamblado un circuito que permita la accin de encendido y apagado de un
LED, encienda en las 16 y 17 horas en base a unos contadores denominado reloj
digital.
9.- CONCLUSIONES:
Se ha realizado la implementacin de un circuito de control a partir de un reloj
digital.
Se ha comprobado que este ejercicio tiene como principio el uso de contadores
ya sean estos sncronos o asncronos.
10.- RECOMENDACIONES:
Realizar la polarizacin correcta de los dispositivos.
Usar el datasheet de elementos frecuentemente.
Verificacin de los estados mediante punta lgica.


Pgina 65



Pgina 66

CONTADORES EN ANILLO
REFERENCIAS CIENTFICAS
Un contador anillo tienen N estados, siendo N la longitud o el nmero de pisos del
Shif register. Un contador de anillo funciona circulando un solo nivel 1 o un solo nivel
0; por lo tanto, se obtienen unas salidas ya decodificadas sin una lgica adicional sin
embargo, utilizan mayor nmero de filp Flops. Este contador se forma realimentando
la salida del ltimo flip flop del Shif a la entrada del primer Flip-Flop.
El contador de anillo debe ser inicializado para empezar la cuenta segn la secuencia
valida. El impulso inicial debe hacer un preset en el primer flip flop y un reset en los
dems.
1

Se entiende por contador en anillo a un contador que contiene tantas basculas como
smbolos hay en la base de numeracin elegida, estando cada bascula en 1 para uno de
los smbolos del sistema. Como ejemplo de aplicacin consideramos un contador de
base 10, es decir que comprende diez basculas designadas por A0, A1.A8, A9, A0, A1
como podemos apreciar en la figura 3.1.
2


Figura 3.1. Conteo ascendente en un contador anillo
Es un contador que lo obtenemos conectando 4 biestable (FF) tipo D, donde la seal
de reloj es la misma para todos los biestable. La seal clear es la misma para todos los

1
Electrnica digital y microprocesadores (2008), contadores en anillo, Eduardo Santamara, pg. 142
2
Tratado de ordenadores(2005), contadores en anillo, A. Petitclerc, Volumen 2, pag.53

Pgina 67

Estado 0
000
Estado 1
001
Estado 3
011
Estado 2
010
Estado 5
101
Estado 4
100
Estado 6
110
Estado 7
111
Figura 3.2: Diagrama de estados de un contador de 3 bits en anillo
biestable, adems de que la salida Q de un biestable es la entrada D del siguiente
donde la salida Q del ltimo biestable es la entrada D del primero, en este contador.
3

SNTESIS














3
TOCCI Ronald (2000). Sistemas Digitales - Principios y Aplicaciones .pg. 318
Contador en Anillo
Contadores
*Es aquel que genera
n veces el conteo, al
generar una
secuencia.
*Al encontrarse en el
ltimo estado genera
un salto adicional y
pasa al primer estado.
*Pueden ser de forma
ascendente y de forma
descendente.
- Contador Prefijable
- Contador Ascendente/
Descendente

Pgina 68




En electrnica es bastante frecuente verse necesitado de contabilizar eventos y por
tanto se requiere utilizar un contador, en nuestro caso se tratar de un contador tipo
anillo. Por otra parte, en nuestros das estamos rodeados de dispositivos que disponen
de algn tipo de contador digital, incluso en la mayora de los electrodomsticos
vienen equipados con uno.
Un contador digital en anillo, bsicamente consta de una entrada de impulsos que se
encarga de conformar (escuadrar) las seales, de manera que el conteo de los pulsos
no sea alterado por seales no deseadas, las cuales pueden falsear el resultado final.
Estos impulsos son acumulados en un contador propiamente dicho cuyo resultado, se
presenta mediante un visor que puede estar constituido por una serie de sencillos
dgitos de siete segmentos o en su caso mediante una sofisticada pantalla de plasma.
En electrnica digital un contador tipo anillo es un circuito secuencial construido a
partir de biestable y puertas lgicas capaces de realizar el cmputo de los impulsos
que recibe la entrada destinada a tal efecto
Por consiguiente para conteos repetitivos utilizamos contadores en anillo los cuales
tendrn un N nmero de estados ya sea en forma ascendente o descendente,
sncrona o asncrona ira cambiando de estado. Este puede ser muy til cuando la
secuencia de un conteo regresa al inicio o al punto de partida y es infinita ya que los
contadores sin control son contadores en anillo.
Para el diseo de contadores en anillo podemos elegir las configuraciones sncronas o
asncronas pero debemos buscar cual es la utilidad, si requiere precisin; ya que de
esos parmetros depender el diseo del circuitos porque si utilizamos el diseos en
forma sncrona ser ms compleja pero el conteo ser ms exacto y si utilizamos el

Pgina 69

diseo en forma asncrona la configuracin ser un poco ms fcil pero carecer de
exactitud.
En si los contadores en anillo son tan importantes como los dems contadores ya de
que aqu parte los dems contadores y debemos darle la utilidad necesaria y ms
adelante los estudiaremos a profundidad con ejercicios propuesto y prcticos.
COMENTARIOS Y APORTE PERSONAL
Por defecto todos los contadores que se implementen son cclicos es decir en anillo.
El mejor modo de implementar contadores es con Flip-Flops JK debido a las condiciones no importa, lo
que favorece en la simplificacin del circuito.
La implementacin de contadores en anillo se los puede hacer de forma ascendente y de forma
descendente.
La seal de reloj puede ser de forma sncrona y asncrona segn las necesidades del circuito a
implementarse.


Pgina 70

J
A
K
Q
Q
J
B
K
Q
Q
J
C
K
Q
Q
CLK
EJERCICIOS
EJERCICIOS RESUELTOS
1) Disear e Implementar un Mod 5 ascendente/sncrono en anillo con FF JK



Qn Qn+1
A B C A B C JA KA JB KB JC KC
0 0 0 0 0 1 0 X 0 X 1 X
0 0 1 0 1 0 0 X 1 X X 1
0 1 0 0 1 1 0 X X 0 1 X
0 1 1 1 0 0 1 X X 1 X 1
1 0 0 0 0 0 X 1 0 X 0 X
1 0 1 X X X X X X X X X
1 1 0 X X X X X X X X X
1 1 1 X X X X X X X X X
Mapas de Karnaugh
Implementacin





Pgina 71

Grafico 1: Implementacin del Mod 5 ascendente/sncrono en anillo

SIMULACION

2) Disear e Implementar un Mod 10 ascendente/sncrono en anillo con FF JK



Qn Qn+1
D C B A D C B A JD KD JC KC JB KB JA KA

Pgina 72

J
A
K
Q
Q
J
B
K
Q
Q
J
C
K
Q
Q
CLK
J
D
K
Q
Q
0 0 0 1 0 0 0 1 0 X 0 X 0 X 1 X
0 0 0 0 0 0 1 0 0 X 0 X 1 X X 1
0 0 1 1 0 0 1 1 0 X 0 X X 0 1 X
0 0 1 0 0 1 0 0 0 X 1 X X 1 X 1
0 1 0 1 0 1 0 1 0 X X 0 0 X 1 X
0 1 0 0 0 1 1 0 0 X X 0 1 X X 1
0 1 1 1 0 1 1 1 0 X X 0 X 0 1 X
0 1 1 0 1 0 0 0 1 X X 1 X 1 X 1
1 0 0 1 1 0 0 1 X 0 0 X 0 X 1 X
1 0 0 0 0 0 0 0 X 1 0 X 0 X X 1
1 0 1 1 X X X X X X X X X X X X
1 0 1 0 X X X X X X X X X X X X
1 1 0 1 X X X X X X X X X X X X
1 1 0 0 X X X X X X X X X X X X
1 1 1 1 X X X X X X X X X X X X
1 1 1 0 X X X X X X X X X X X X






Implementacin




Pgina 73



SIMULACIN
3) gDisear e Implementar un Mod 8 descendente/sncrono en anillo con FF JK



Qn Qn+1
A B C A B C JA KA JB KB JC KC
0 0 0 0 0 1 0 X 0 X 1 X
0 0 1 0 1 0 0 X 1 X X 1
0 1 0 0 1 1 0 X X 0 1 X
0 1 1 1 0 0 1 X X 1 X 1
1 0 0 1 0 1 X 0 0 X 1 X
1 0 1 1 1 0 X 0 1 X X 1
1 1 0 1 1 1 X 0 X 0 1 X

Pgina 74

J
C
K
Q
Q
J
B
K
Q
Q
J
A
K
Q
Q
CLK
1 1 1 0 0 0 X 1 X 1 X 1

Mapas de Karnaugh
IMPLENTACIN




SIMULACIN





Pgina 75





EJERCICIOS PLANTEADOS
1) Disear un contador Mod 8 ascendente/asncrono en anillo con FF JK
2) Disear un contador Mod 6 descendente/sncrono en anillo con FF JK
3) Disear un contador mod 16 ascendente/sncrono en anillo con FF JK
PRCTICAS (GUAS DE PRCTICA)
PRACTICA #1
TEMA
Contador Prefijables Mod 8 Ascendente/Descendente sncrono en Anillo utilizando FF
J-K-set-reset.
OBJETIVOS
Objetivo general
Implementar un contador Prefijables Mod 8 Ascendente/Descendente sncrono en
Anillo utilizando FF J-K-set-reset.
Objetivos especficos
Demostrar los conocimientos adquiridos en clases para el diseo del contador
Mod 8 Prefijables A/D.
Verificar el correcto funcionamiento del contador mediante el simulador
Proteus y de forma prctica.
Analizar el desempeo que realiza el set y reset en el biestable.
Observar el comportamiento de las seales de control en el funcionamiento del
contador.

Pgina 76

MARCO TERICO
Contador Prefijables Mod 8 A/D sncrono en Anillo con FFs J-K-set-reset.
Los contadores Prefijables nos permiten definir el estado de inicio en el cual empezara
el conteo ya sea de forma ascendente, descendente o ascendente/descendente de
anillo, sncronos o asncronos todo de acuerdo al diseo que se realice. Los biestable J-
k constan de un set y reset que nos permiten definir los estados en los que se realizar
una modificacin o en el estado en que se aplicara un reset para continuar con el
conteo.
Cabe resaltar que existen diversas formas de realizar un contador Prefijables para que
inicie desde un estado asignado pero esto se dar una sola vez en el primer ciclo, o
implementar un contador Prefijables para que siempre se inicie desde un estado
asignado, todo esto depender de la circuitera lgica que cada uno disee para el
funcionamiento del contador.
DESCRIPCIN DE MATERIALES
- 12 Resistencias de 220
- 2 Flip-Flops JK (74LS76)
- 2 compuerta NAND (74LS00)
- 1 compuerta AND 2 entradas (74LS08)
- 1 compuerta AND 3 entradas (74LS11)
- 1 compuerta OR 2 entradas (74LS32)
- 1 compuerta NOT 2 entradas (74LS04)
- 1 decodificador BCD a 7 segmentos ctodo comn(74LS48)
- 1 display 7 segmentos de ctodo comn
- 2 dip switch
- Protoboard
- Cables
PROCEDIMIENTO Y DESARROLLO

Pgina 77

1. Verificamos que el diagrama del diseo del circuito a implementarse este
correcto.
2. Verificamos que tengamos todos los materiales de la prctica
3. Con la ayuda del diagrama del circuito procedemos a armarlo en la protoboard
(tener cuidado al utilizar las compuertas verificar su funcionamiento)
4. Comprobamos el correcto funcionamiento del circuito
5. El circuito est listo para ser utilizado.
DIAGRAMA DEL CIRCUITO
RESULTADOS ESPERADOS:
Se comprob el funcionamiento del contador de la mejor manera
La primera seal de control nos permite establecer el estado de inicio del
conteo (0) y para ponerlo en marcha cambiamos a (1) y la segunda seal de
control permite el manejo del conteo de forma ascendente (0) o descendente
(1).

Pgina 78

El estado de inicio puede ser asignado segn nuestra conveniencia pueden ser
cualquiera de los 8 estados.
RESULTADOS OBTENIDOS:
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
CONCLUSIONES:
El contador Mod 8 prefijable A/D sncrono con FF J-K-set-reset funciona
correctamente tanto en el simulador como en la prctica.
La primera seales de control nos permite establecer el estado de inicio del
conteo y la segunda seal de control realiza el conteo ascendente o
descendente segn el estado en el que se los ponga.
Con los conocimientos adquiridos podremos disear contadores de manera
efectiva.
RECOMENDACIONES
Realizar el diseo del contador de forma manual luego simularlo y al final hacer
de forma prctica en la protoboard.
Tener todos los materiales disponibles para facilitar la implementacin del
contador.
Investigar el funcionamiento del FF J-k-set-reset para tener las ideas claras del
diseo.
Colocar todos los materiales de forma correcta y de igual manera las diferentes
conexiones.


Pgina 79

PRACTICA #2
TEMA
Contador Prefijable Mod 8 Ascendente/Descendente sncrono en Anillo utilizando el
circuito integrado 74193
OBJETIVOS
Objetivo general
Implementar un contador Prefijable Mod 8 Ascendente/Descendente sncrono en
Anillo utilizando circuitos integrados
Objetivos especficos
Utilizar contador prefijable sncrono 74193 en la implementacin del circuito.
Verificar el correcto funcionamiento del contador mediante el simulador
Proteus y de forma prctica.
Analizar las semejanzas y desigualdades entre el circuito realizado con FF y el
circuito utilizando CI 74193
FUNCIONAMIENTO DEL CIRCUITO
Cuando el selector est en estado bajo el circuito ser un contador mdulo 8
ascendente y cuando est en alto el circuito funcionar de la manera inversa, es decir,
en forma descendente. El selector PL en alto permitir al circuito funcionar
adecuadamente y cuando ste est en bajo, el circuito cargar el nmero prefijado en
el dip switch.
MARCO TERICO
Contador Prefijable Mod 8 A/D sncrono en Anillo con CI 74193
Los contadores Prefijables nos permiten definir el estado de inicio en el cual empezar
el conteo ya sea de forma ascendente, descendente o ascendente/descendente de
anillo, sncronos o asncronos todo de acuerdo al diseo que se realice.

Pgina 80

1
1
0
A
7
QA
13
B
1
QB
12
C
2
QC
11
D
6
QD
10
BI/RBO
4
QE
9
RBI
5
QF
15
LT
3
QG
14
U2
74LS48
1
0
OFF ON
1
2
4
3
DSW1
DIPSW_2
1
2
3
U3:A
74LS00
4
5
6
U3:B
74LS00
U4
NOT
D0
15
Q0
3
D1
1
Q1
2
D2
10
Q2
6
D3
9
Q3
7
UP
5
TCU
12
DN
4
TCD
13
PL
11
MR
14
U1
74LS193
R1
10k
DESCRIPCIN DE EQUIPOS Y MATERIALES
- 12 resistencias de 330
- 1 compuerta NAND (7400)
- 1 contador sncrono BCD (74193)
- 1 decodificador BCD a 7 segmentos ctodo comn(7448)
- 1 display 7 segmentos de ctodo comn
- 2 dip switch
- Protoboard
- Cables
PROCEDIMIENTO Y DESARROLLO
1. Realizamos la parte de desmultiplicacin, que es la que nos va a permitir que la
seal de reloj pase al reloj del contador ascendente o al reloj del contador
descendente.
2. Con la ayuda del data sheet del 74193, armamos la parte del contador
prefijable ascendente descendente.
3. Procedemos a verificar las salidas para que stas sean ingresadas al
decodificador BCD que manejar al display de 7 segmentos de ctodo comn.
4. Comprobamos el funcionamiento correcto del circuito.
DIAGRAMA DEL CIRCUITO

Pgina 81


RESULTADOS ESPERADOS:
Comprobar que el funcionamiento del circuito sea de acuerdo al realizado en la
simulacin.
La primera seal de control nos permite establecer el estado de inicio del
conteo (0) y para ponerlo en marcha cambiamos a (1) y la segunda seal de
control permite el manejo del conteo de forma ascendente (0) o descendente
(1).
El estado de inicio puede ser asignado segn nuestra conveniencia pueden ser
cualquiera de los 8 estados.
_________________________________________________________________
_______________________________________________________________
RESULTADOS OBTENIDOS:
_________________________________________________________________
_______________________________________________________________
_________________________________________________________________
_______________________________________________________________
_________________________________________________________________
_______________________________________________________________

CONCLUSIONES:
El contador Mod 8 prefijable A/D sncrono con el CI 74193 es ms fcil de
realizar que el implementado con FF.
Las seales de control nos permiten establecer el estado de inicio del conteo y
la segunda seal de control realiza el conteo ascendente o descendente segn
el estado en el que se los ponga.

Pgina 82

_________________________________________________________________
_______________________________________________________________
RECOMENDACIONES
Realizar el diseo del contador de forma manual luego simularlo y al final hacer
de forma prctica en la protoboard.
Tener todos los materiales disponibles para facilitar la implementacin del
contador.
Investigar el funcionamiento del FF J-k-set-reset para tener las ideas claras del
diseo.
Colocar todos los materiales de forma correcta y de igual manera las diferentes
conexiones.
_________________________________________________________________
_______________________________________________________________


Pgina 83




Pgina 84

Contadores Prefijables y Fijables
REFERENCIA CIENTIFICAS
[1]En muchos contadores sncronos y algunos asncronos, se puede fijar el nmero inicial
desde que el contador empieza a contar, es decir, son contadores con precarga.
En los contadores sncronos hay dos formas de realizar la precarga: asncrona y sncrona. Los
contadores asncronos solo presentan la posibilidad de realizar la precarga sncrona.
[1]La precarga asncrona se realiza independientemente de la seal reloj, utilizando las seales
asncronas preset y clear y una seal (PL) encargada de gestionar la precarga del contador. En
muchos contadores sncronos se utiliza la precarga sncrona. Esta se lleva a cabo durante el
flanco activo de la seal de reloj una vez que se activa la seal de control de precarga.
4.1. Cont. Prefijables Sncronos
[2] Muchos contadores sncronos paralelos de CI emplean el pre establecimiento sncrono con
la que el contador es prefijado durante la misma transicin activa de la seal de reloj que se
emplea para el conteo. El nivel lgico aplicado en la entrada.
[2] Muchos contadores sncronos (Paralelos) que estn disponibles en CI, estn diseados para
ser prefijables; en otras palabras, se pueden prefijar en cualquier valor inicial de conteo, ya sea
en forma sncrona (Independiente de la seal de reloj) o sncrona (durante la seal del reloj).
Esta operacin de prefijo tambin se la llama carga de contador.
[3]Los contadores empleados en los sistemas digitales con frecuencia requieren una capacidad
de carga en paralelo para transferir un nmero inicial binario antes de la operacin de conteo.
En la figura siguiente se muestra el diagrama lgico de un registro que tiene la capacidad de
cargar en paralelo y tambin puede operar como un contador. Si la carga de entrada es 0 y el
control de cuentas de entrada es 1, el circuito opera como un contador.
El dispositivo 74LS169 contiene un contador up/down de 4 bits con pre-carga. La figura P7.18
presenta la distribucin de plantillas as como una descripcin de las mismas.
4.2. Cont. Prefijables Asncronos
[4]Es un contador que adems de poder ser ascendente descendente, tambin puede tener
pre carga: esto es, tener la posibilidad de cargar un valor inicial con el que comenzar la cuenta.

Pgina 85

La figura 7.19 muestra el circuito lgico correspondiente a un contador con pre
establecimiento ascendente de tres bits. Las entradas J, K y CLK estn alambradas de modo
que la operacin de conteo sea ascendente. Las entradas asncronas preestablecer y
restablecer se alambran de modo que se pueda llevar a cabo el pre establecimiento en forma
asncrona.


Figura 4.1: Contador binario de 4-bits con carga paralela

Pgina 86



SINTESIS
Los contadores prefijables bsicamente se basan en el ajuste de un estado para que sea el
inicio del conteo, desventajosamente esta seleccin solo funciona para un solo conteo, para el
siguiente conteo el circuito comienza desde su estado original de inicio, estos pueden ser
sncronos y asncronos de acuerdo a la seal de reloj, los contadores prefijables sncronos
dependen de la seal de reloj debido a que esta va conectada a todos los Flip Flops eliminando
el estado no deseado, en cambio los contadores asncronos dependen de la salida de otro Flip
Flop, estos dos tipos de contadores los podemos encontrar en circuitos integrados que nos
sirven para realizar algn tipo de conteo que haya quedado inconcluso y se necesite de un
estado fijo para seguir con el conteo.


Figura 4.2: Contador paralelo prefijable con carga asncrona

Pgina 87



Pgina 88



Pgina 89



Pgina 90


EJERCICIOS
EJERCICIOS RESUELTOS
1) Disear un contador mod 12, prefijable, sncrono, de anillo, utilizando lgica
combinaciones y flip-flops jk.
a) Encontramos las tablas para el diseo basndonos en las caractersticas del contador y la
tabla de excitacin del flip-flop jk.

Pgina 91



b) A continuacin procedemos a la simplificacin de los mapas k para la obtencin de las
ecuaciones del circuito.
Tabla 4.1: Funcionamiento del contador

Pgina 92




c) Se dibuja el diagrama del circuito.

Pgina 93

Figura 4.3: contador mod 12, prefijable, sncrono, de anillo, utilizando
lgica combinaciones y flip-flops jk.

Pgina 94

2) Disear un contador mod 16, asncrono, prefijable, ascendente-descendente utilizando
flip-flops jk y utilizando multiplexores 2/1.

Pgina 95


Figura 4.4: Contador mod 16, asncrono, prefijable, ascendente-
descendente utilizando flip-flops jk y utilizando multiplexores 2/1

Pgina 96

3) Disear un contador mod 11, sncrono, prefijable, descendente, uniciclico, utilizando flip-
flops tipo D y compuertas nand.
a) Encontramos las tablas para el diseo basndonos en las caractersticas del contador y la
tabla de excitacin del flip-flop D.


Pgina 97


b) A continuacin procedemos a la simplificacin de los mapas k para la obtencin de las
ecuaciones del circuito.


Tabla 4.2: Funcionamiento del contador

Pgina 98



c) Se dibuja el diagrama del circuito.

Pgina 99


Figura 4.5: Contador mod 11, sncrono, prefijable, descendente, uniciclico con flip-flops
tipo D y compuertas nand.

Pgina 100

4.3. Ejercicios Propuestos
1) Disear un contador asncrono, mod 10 ascendente, unicclico, prefijable.
2) Disear un contador MOD 12, prefijable, sncrono, de anillo utilizando lgica
combinacional y flip-flops jk
3) Disear un contador MOD 8, ascendente-descendente, sncrono, prefijable de
anillo, utilizando lgica combinacional y flip-flops jk
4.4. Solucin a Ejercicios Propuestos
1) Disear un contador asncrono, mod 10 ascendente, uniciclico, prefijable.

Pgina 101


2) Disear un contador MOD 12, prefijable, sncrono, de anillo utilizando lgica
combinacional y flip-flops jk.
a) Determinamos el nmero de flip-flops a utilizar



Necesitamos 4 flip-flops jk
Figura 4.6: Contador asncrono, mod 10 ascendente, uniciclico,
prefijable.

Pgina 102

b) Determinamos las tablas de funcionamiento del contador


c) Obtenemos las tablas para realizar el diseo a partir de la tabla de excitacin del flip-flop
jk


Tabla 4.3: Funcionamiento del contador
Figura 4.4: Diseo del contador basado en la tabla de excitacin del flip-
flop jk

Pgina 103


d) Procedemos a obtener las ecuaciones para la implementacin simplificando las tablas de
diseo por el mtodo de los mapas k.




e) Se procede a implementar el circuito con los datos obtenidos.

Pgina 104


3) Disear un contador MOD 8, ascendente-descendente, sncrono, prefijable de anillo,
utilizando lgica combinacional y flip-flops jk
Figura 4.7: Contador MOD 12, prefijable, sncrono, de anillo
utilizando lgica combinacional y flip-flops jk

Pgina 105

a) Determinamos el nmero de flip-flops a utilizar



Necesitamos 3 flip-flops jk
b) Determinamos las tablas de funcionamiento del contador



c) Obtenemos las tablas para realizar el diseo a partir de la tabla de excitacin del flip-flop d
Figura 4.5: Funcionamiento del contador

Pgina 106




d) Procedemos a obtener las ecuaciones para la implementacin simplificando las tablas de
diseo por el mtodo de los mapas k.


Figura 4.6: Diseo del contador basado en la tabla de excitacin del flip-flop jk

Pgina 107

e) Se procede a implementar el circuito con los datos obtenidos.

Figura 4.8: Contador MOD 8, ascendente-descendente, sncrono, prefijable de anillo,
utilizando lgica combinacional y flip-flops jk.

Pgina 108

Entradas
Salidas
clk

EJERCICIOS PLANTEADOS
EJERCICO #1
Diseo de un contador sncrono capaz de realizar cuatro diferentes tipos de conteos.
1. OBJETIVOS
General:
Disear e implementar un contador sncrono MOD 8 con 4 tipos de conteo.
Especficos:
Disear un contador sncrono utilizando flip-flops y lgica combinacional que
genere 4 tipos de conteo.
Simular el contador diseado en un software para corregir los posibles errores.
Implementar el contador diseado y verificar su funcionamiento.

2. MARCO TEORICO
CONTADORES SINCRONOS
Un contador sncrono es un circuito lgico secuencial que se caracteriza por realizar un disparo
simultneo en los elementos de memoria en coordinacin con cada pulso de reloj.
El diseo de este tipo de contadores est basado en la lgica conbinacional para crear un
circuito de control el cual controla los elementos de memoria para que realizan el conteo, de
este modo se disminuye los tiempos de propagacin de cada seal evitando de este modo los
posibles errores que pueden generarse.









ELEMENTOS DE
MEMORIA
CIRCUITO LGICO
CONBINACIONAL DE
CONTROL
Figura 1: diagrama en bloques de un contador sncrono.

Pgina 109

En la figura 1 se muestra la estructura en bloques de un contador sncrono de n entradas (en
caso de ser prefijable) y n salidas, adems se observa que el circuito genera los conteos en
base a una etapa de control la cual est diseada en base a las caractersticas establecidas.
3. MATERIALES
4 Flip-flops jk (CI 7476).
2 Compuertas AND de 3 entradas (CI 7411).
1 Compuerta AND de 2 entradas (CI 7408).
3 Compuertas OR de 2 entradas (CI 7432).
2 Compuertas XOR de 2 entradas (CI 74386).
2 Compuertas NOT (CI 7404).
1 Decodificador BCD-7 segmentos (CI 7447).
1 Display de nodo comn.
1 Deepswitch de 2 posiciones.
1 Fuente de voltaje de 5v
9 resistencias de 220

4. DIAGRAMAS Y ESQUEMAS



5. PROCEDIMIENTO Y DESARROLLO

1) Se realiz la seleccin del contador a implementarse y decidir cules son los diferentes
conteos que va realizar.

2) Es adecuado que el contador realice cuatro tipos de conteos y as utilizar dos seales
de seleccin.


Pgina 110


3) Decidimos que los conteos podrn ser ascendentes o descendentes y a su vez podran
tener saltos de 1 o 2 unidades.
4) Se realiz el diseo del circuito a implementarse, lo cual se detalla a continuacin


()

()


()


()

ESTADO SIGUIENTE
X Y A B C A B C JA KA JB KB JC KC
0 0 0 0 0 0 0 1 0 X 0 X 1 X
0 0 0 0 1 0 1 0 0 X 1 X X 1
0 0 0 1 0 0 1 1 0 X X 0 1 X
0 0 0 1 1 1 0 0 1 X X 1 X 1
0 0 1 0 0 1 0 1 X 0 0 X 1 X
0 0 1 0 1 1 1 0 X 0 1 X X 1
0 0 1 1 0 1 1 1 X 0 X 0 1 X
0 0 1 1 1 0 0 0 X 1 X 1 X 0
0 1 0 0 0 0 1 0 0 X 0 X 0 X
0 1 0 0 1 0 1 1 0 X 1 X X 0
0 1 0 1 0 1 0 0 1 X X 1 0 X
0 1 0 1 1 1 0 1 1 X X 1 X 0
0 1 1 0 0 1 1 0 X 0 1 X 0 X
0 1 1 0 1 1 1 1 X 0 1 X X 0
0 1 1 1 0 0 0 0 X 1 X 1 0 X
0 1 1 1 1 0 0 1 X 1 X 1 X 1
1 0 0 0 0 1 1 1 1 X 1 X 1 X
1 0 0 0 1 0 0 0 0 X 1 X X 1
1 0 0 1 0 0 0 1 0 X X 1 1 X
1 0 0 1 1 0 1 0 0 X X 0 X 1
1 0 1 0 0 0 1 1 X 1 1 X 1 X
1 0 1 0 1 1 0 0 X 0 0 X X 1
1 0 1 1 0 1 0 1 X 0 X 1 1 X
1 0 1 1 1 1 1 0 X 0 X 1 X 0
1 1 0 0 0 1 1 0 1 X 1 X 0 X
1 1 0 0 1 1 1 1 1 X 1 X X 0
1 1 0 1 0 0 0 0 0 X X 1 0 X
1 1 0 1 1 0 0 1 0 X X 1 X 0
1 1 1 0 0 0 1 0 X 1 1 X 0 X
1 1 1 0 1 0 1 1 X 1 1 X X 0
1 1 1 1 0 1 0 0 X 0 X 1 0 X
1 1 1 1 1 1 0 1 X 0 X 1 X 0
ESTADO ACTUAL
BC XYA 000 001 011 010 110 11 101 100 BC XYA 000 001 011 010 110 11 101 100
00 0 X X 0 1 X X 1 00 X 0 0 X X 1 1 X
01 0 X X 0 1 X X 0 01 X 0 0 X X 1 0 X
11 1 X X 1 0 X X 0 11 X 1 1 X X 0 0 X
10 0 X X 1 0 X X 0 10 X 0 1 X X 0 0 X
BC XYA 000 001 011 010 110 11 101 100 BC XYA 000 001 011 010 110 11 101 100
00 0 0 1 1 1 1 1 1 00 X X X X X X X X
01 1 1 1 1 1 1 0 0 01 X X X X X X X X
11 X X X X X X X X 11 1 1 1 1 1 1 0 0
10 X X X X X X X X 10 0 0 1 1 1 1 1 1
BC XYA 000 001 011 010 110 11 101 100 BC XYA 000 001 011 010 110 11 101 100
00 1 1 0 0 0 0 1 1 00 X X X X X X X X
01 X 1 X X X X X X 01 1 1 X X X X 1 1
11 X X X X X X X X 11 1 1 X X X X 1 1
10 1 1 0 0 0 0 1 1 10 X X X X X X X X
A
s
c
e
n
,

s
a
l
t
o
s

1

A
s
c
e
n
,

s
a
l
t
o
s

2

D
e
s
c
e
n
,

s
a
l
t
o
s

1

D
e
s
c
e
n
,

s
a
l
t
o
s

2


5) Se simul el circuito en PROTEUS, para visualizar el funcionamiento y corregir errores

6) Se proceder a implementar el circuito en el laboratorio y se observara si se
obtuvieron los resultados esperados.

6. RESULTADOS ESPERADOS
Se espera que el circuito tenga 4 diferentes tipos de conteo.
Los tipos de conteo se deben generar de acuerdo a la combinacin en las entradas de
control tal como se muestra en la tabla 1.
Combinacin en las entradas de control Tipo de conteo que realiza
00 Cuenta en forma ascendente con saltos de 1
01 Cuenta en forma ascendente con saltos de 2
10 Cuenta en forma descendente con saltos de
1
11 Cuenta en forma descendente con saltos de
2
Mostrar la secuencia en un display de nodo comn para una mejor visualizacin.

Resultados Obtenidos:




7. CONCLUSIONES



RECOMENDACIONES







Tabla 1: Tipos de conteo del circuito de acuerdo a la combinacin en las entradas de
control.

Pgina 112


EJERCICIO
Contador sncrono ascendente/descendente, mod 16, controlado por una entrada,
utilizando contadores en circuito integrado
2. OBJETIVOS
General:
Disear e implementar un contador sncrono MOD 16 ascendente
descendente utilizando contadores en CI.
Especficos:
Disear un contador sncrono MOD 16 utilizando lgica combinacional y
contadores en circuitos integrados.
Simular el contador diseado en un software para corregir los posibles errores y
verificar su funcionamiento.
Implementar el contador diseado y verificar su funcionamiento en el laboratorio.

3. MARCO TEORICO
CONTADORES EN CIRCUITOS INTEGRADOS
En la actualidad, son muy utilizados los contadores encapsulados en pastillas o chips, pues
poseen muchas ventajas con respecto a los diseados con lgica combinacional y flip-flops.
Las ventajas que ofrecen estos contadores encapsulados son:
Ahorran espacio haciendo que el circuito sea de tamao reducido.
Como los tiempos de propagacin de las seales son muy bajos, existe menor
probabilidad de que se produzcan errores.
Evitan la perdida de informacin a travs de las conexiones cableadas pues un CI posee
estas conexiones internamente.
La lgica combinacional de control (en caso de necesitarse) se torna muy sencilla para
realizar controles en el contador.

Tipos de contadores en CI
A los contadores en circuitos integrados se los puede clasificar en 2 grandes grupos:
a) De acuerdo a su estructura interna:
Sncronos.
Asncronos.
b) De acuerdo a la tecnologa de fabricacin:
TTL (Lgica de transistor a transistor).

Pgina 113

C-MOS (Metal oxido semiconductor complementario).



4. MATERIALES
CI 74193 (Contador sncrono, ascendente/descendente, MOD 16).
CI 7447 (Decodificador BCD 7 segmentos).
CI 7411 (Compuertas AND de 3 entradas).
2 resistencias de 220.
CI 7404 (Compuerta NOT).
1 Deepswitch.
Cables de conexin.
Protoboard.
Fuente de voltaje de 5.
5. DIAGRAMAS Y ESQUEMAS


6. PROCEDIMIENTO
7) Se procedi a buscar el circuito integrado y las compuertas para disear el circuito
mencionado anteriormente.
8) Como el CI 74193 posee 2 entradas controladas por seal reloj para determinar el tipo de
conteo, se necesita disear un demultiplexor 1 a 2 para inyectar dicha seal en el
contador.



Tabla2: Tabla de verdad de demultiplexor 1/2

Pgina 114

ES
I
ES
I



9) Se proceder a implementar el circuito en el laboratorio y se observara si se obtuvieron los
resultados esperados.

7. RESULTADOS ESPERADOS
Se espera que el circuito tenga 2 tipos de conteo (ascendente/descendente), utilizando
una entrada de control.
Los tipos de conteo se deben generar de acuerdo al estado lgico presente en la
entrada de control como se muestra en la tabla 1.
Nivel lgico en la entrada de control Tipo de conteo que realiza
0 Cuenta en forma ascendente.
1 Cuenta en forma descendente
Mostrar la secuencia en un display de nodo comn para una mejor visualizacin.
Resultados Obtenidos:





CONCLUSIONES



RECOMENDACIONES


ES
I
Figura 1: Mapas K para obtener las ecuaciones lgicas en su mnima expresin.





Tabla 1: Tipos de conteo del circuito de acuerdo al nivel lgico en la entrada de control.

Pgina 115

Bibliografa
Cecilio Blanco Viejo, Fundamentos de electrnica digital, en circuitos digitales, ed. Paraninfo
S.A., Madrid, 2005, PP. 261.
Tocci, Ronald J. y Widmer, Sistemas Digitales Principios y aplicacin, Ed. Pearson Educacin,
Mxico, 2003, PP. 317-319.
Morris, Mano, Diseo Digital, ed. Pearson Educacin, Mxico, 2003, PP. 286-287
Jos M. Angulo, Electrnica Digital y Micro programable, Ed. Paraninfo S.A, Madrid, 2007,
pp. 144-145.
FUNDAMENTOS DE SISTEMAS DIGITALES de Thomas L. Floyd, Edicin 9, Captulo 8.



Pgina 116

BANCO DE PREGUNTAS
EVALUACION
1.)Cules son las diferencias entre un circuito contador sncrono y un asncrono?
a) Tiempo de propagacin
b) Diseo combinacional
c) Conexin a la seal de reloj (CLK)
d) Todas las anteriores
2.)Cul es la caracterstica principal de un contador asncrono?
a) Se emplea flip-flops tipo J-K
b) Se emplea flip-flops tipo D
c) nicamente el primer flip-flop se conecta a la seal de reloj
d) Todos los flip-flops se conectan en cascada
3.)Cul es la caracterstica principal de un contador sncrono?
a.) Se emplea flip-flops tipo J-K
b.) Todos los flip-flops se conectan a la seal de reloj
c.) nicamente el primer flip-flop se conecta a la seal de reloj
d.) Todos los flip-flops se conectan en cascada
4.)A qu se refiere un contador Mod Base 2?
a.) Que todos los flip-flops estn conectados a la seal de reloj
b.) Que el contador genera un conteo ascendente
c.) Que el contador genera un conteo descendente
d.) Que el contador genera todos los estados posibles segn el nmero de flip-flops
e.) Que el contador genera todos los 2
n
estados
f.) Todas las anteriores

Pgina 117

5.) Qu es un contador digital?
a) Ayuda a desplazar datos almacenados por cada flanco activo de reloj.
b) Grupo de flip-flops dispuestos de tal manera que su salida proporcionen una secuencia.
c) Son pulsos de reloj aleatorios.
d) Permite realizar un corrimiento de datos.
6.) Qu caractersticas tienen los contadores digitales?
a) Cuenta ascendente o descendentemente
c) Entrada serie salida paralelo.
d) Operacin sncrona o asncrona.
e) Presenta gran nmeros de variantes.
7.) Qu es un contador ascendente/descendente?
a) Es todo circuito secuencial capaz de almacenar en cada momento el nmero de pulsos
aplicados a una determinada entrada de circuito.
b) Lleva una conexin un tanto diferente sobre los flip-flops, esto aumenta la complejidad.
c) Est constituido por un conjunto de flip-flops en los que los pulsos de reloj se aplican a la
entrada.
d) Contador capaz de procesar en cualquier direccin a lo largo de una cierta secuencia.
8.) Qu es un contador sncrono ascendente descendente?
a.) La seal de control permite que la carga de los datos sea en forma paralela, y el
desplazamiento a lo largo de los biestable de los datos cargados.
b) Admite una entrada en serie.
c) Es aquel capaz de contar en una secuencia determinada en cualquier direccin.
d) Registro de desplazamiento de 8 bits con entrada paralelo y salida en serie.

Pgina 118

9.) El contador 74193 se refiere a:
a) Contador descendente MOD-2
b) Contador ascendente/descendente prefijable MOD-16
c) Registro de desplazamiento
d) Contador ascendente MOD-16

10.) Contador ascendente:
a) Responder a las TPP en una de las dos entradas de reloj.
b) Funciona con cada flanco activo de reloj
c) Almacena datos
d) Alcanza mayores velocidades
11.) Las salidas de conteo deben ser en forma:
a) Regular, y se encuentra siempre presente en las salidas Q3 hasta Q0 de los flip-flops.
c) De control baja.
d) Paralela
e) Serial
12.) Salidas finales de conteo se utilizan cuando:
a) Los datos ingresan en forma paralela y se obtienen en forma serial.
b) Es un grupo de flip-flops conectados uno a continuacin del otro.
c) Realizan un corrimiento de datos hacia la izquierda o hacia la derecha.
d) Dos o ms unidades del 74193 se conectan como contador con etapas mltiples.
13.) Defina que es un contador en anillo?

Pgina 119

_____________________________________________________________
14.) A los contadores en anillo se les conoce tambin como contadores?
a) Prefijables
b) Concntricos
c) Cclicos
d) Ninguna
15.) En los contadores en anillo tenemos un N nmero de estados que pueden ser de
forma?

16.) Cuando un contador anillo se encuentra en el ltimo estado genera un salto hacia?
a) Hacia el segundo estado
b) Hacia el primer estado
c) Hacia el estado intermedio del contador dependiendo el MOD
d) Ninguna de las respuestas
17.) Cmo sabemos que numero de Flips-Flops necesitamos para implementar un contador
Mod a la ensima(n)
)


d) Ninguna de los anteriores
18.) Por qu razn al momento de usar Flips-Flops JK nos facilita la implementacin de
nuestros contadores?


Pgina 120

19.).- Que tabla perteneciente a los diferentes tipos De Flips-Flops nos permite hacer el
diseo de nuestros contadores?
a) Tabla Caracterstica
b) Tabla de Excitacin
c) Tabla de Transicin
d) Ninguna
20.) En los contadores tipo anillo las salidas nos van a mostrar si son ascendentes o
descendentes cuales?
a) Ascendentes Salida Normal
b) Ascendentes Salida Negada
c) Descendentes Salida Normal
d) Descendentes Salida Negada
21.) Los contadores con precarga son:
a) Contadores asncronos
b) Contadores sncronos
c) Contadores asncronos y sncronos
d) Contadores unicclicos
22.) Los contadores sncronos tienen dos formas de realizar la precarga:
a) Asncrono
b) Sncrono
c) Asncrono y sncrona
d) Ninguna de las anteriores
23.) La precarga asncrona se realiza independientemente de:

Pgina 121

a.) Preset
b) Reset
c) Seal de reloj
d) Seal (PL)
24.) Se encarga de gestionar la precarga del contador
a) Preset
b) Reset
c) Seal de reloj
d) Seal (PL)
25.) La precarga sncrona se lleva a cabo:
a) Durante el flanco activo de la seal de reloj
b) Durante el flanco pasivo de la seal de reloj
c) Durante el flanco activo-pasivo de la seal de reloj
d) Durante el flanco pasivo-activo de la seal de reloj
26.) Cuando el contador es prefijado durante la misma transicin activa de la seal de reloj
que se emplea para el conteo se emplea:
a) contadores sncronos paralelos con pre establecimiento sncrono
b) contadores sncronos paralelos con pre establecimiento asncrono
c) contadores sncronos paralelos con pre establecimiento sncrono-asncrono
d) Ninguna de las anteriores
27.) Los contadores 121ncronos pueden ser fijados:
a) Cualquier valor
b) Depende condicin del reset

Pgina 122

d) Depende de la lgica combinacional
e) En el dato que nos da el DATASHEET
28.) Se pueden prefijar en cualquier valor inicial de conteo, ya sea en forma sncrona
(Independiente de la seal de reloj) o sncrona (durante la seal del reloj).
a) Recarga de contador
b) Carga de contador
c) Fijacin del contador
d) Prestablecimiento del contador
29.) A qu se refiere un contador Mod No Base 2?
a) Que el contador genera un conteo ascendente
b) Que el contador genera un conteo descendente
c) Que el contador genera todos los estados posibles segn el nmero de flip-flops
d) Que el contador solo genera ciertos estados pero no genera los 2
n
estados
e) Todas las anteriores
30.) Con qu otro nombre se les denomina a los contadores asncronos?
a) Como contadores con propagacin
b) Como contadores de sincronizados
c) Como contadores con retardo
d) Todas las anteriores


Pgina 123

SOLUCIN DE LAS PREGUNTAS:
1.)Cules son las diferencias entre un circuito contador sncrono y un asncrono?
c) Conexin a la seal de reloj (CLK)
2.)Cul es la caracterstica principal de un contador asncrono?
c) nicamente el primer flip-flop se conecta a la seal de reloj
3.)Cul es la caracterstica principal de un contador sncrono?
b.) Todos los flip-flops se conectan a la seal de reloj
4.)A qu se refiere un contador Mod Base 2?
e.) Que el contador genera todos los 2
n
estados
5.) Qu es un contador digital?
Grupo de flip-flops dispuestos de tal manera que su salida proporcione una secuencia.
6.) Qu caractersticas tienen los contadores digitales?
Cuenta ascendente o descendentemente
Operacin sncrona o asncrona.
7.) Qu es un contador ascendente/descendente?
Contador capaz de procesar en cualquier direccin a lo largo de una cierta secuencia.
8.) Qu es un contador sncrono ascendente descendente?
Es aquel capaz de contar en una secuencia determinada en cualquier direccin.
9.) El contador 74193 se refiere a:
Contador ascendente/descendente Prefijables MOD-16
10.) Contador ascendente:
Responder a las TPP en una de las dos entradas de reloj.
11.) Las salidas de conteo deben ser en forma:
Regular, y se encuentra siempre presente en las salidas Q3 hasta Q0 de los flip-flops.
12.) Salidas finales de conteo se utilizan cuando:
Dos o ms unidades del 74193 se conectan como contador con etapas mltiples.
13.)-Es un circuito secuencial construido a partir de biestables y puertas lgicas
capaces de realizar el cmputo de los impulsos que recibe la entrada destinada a tal
efecto.

Pgina 124


14.) A los contadores en anillo se les conoce tambin como contadores?
c) Cclicos
15.) En los contadores en anillo tenemos un N nmero de estados que pueden ser de
forma?
Ascendente Sncrona
Ascendente Asncrona
Descendente Sncrona
Descendente Asncrona
16.) Cuando un contador anillo se encuentra en el ltimo estado genera un salto hacia?
b) Hacia el primer estado
17.) Cmo sabemos que numero de Flips-Flops necesitamos para implementar un contador
Mod a la ensima(n)

; Donde n es el nmero de estados requeridos (Mod) y tiene que cumplircon la


condicin mencionada.
)


18.) Por qu razn al momento de usar Flips-Flops JK nos facilita la implementacin de
nuestros contadores?
Porque la tabla de excitacin de los Flips-Flops JK en sus estados siguientes tiene la
condicin prohibida que nos facilita la simplificacin de de nuestro diseo.
19.).- Que tabla perteneciente a los diferentes tipos De Flips-Flops nos permite hacer el
diseo de nuestros contadores?
b) Tabla de Excitacin
20.) En los contadores tipo anillo las salidas nos van a mostrar si son ascendentes o
descendentes cules?

Pgina 125

a) Ascendentes Salida Normal
d) Descendentes Salida Negada
21.) Los contadores con precarga son:
c) Contadores asncronos y sncronos
22.) Los contadores sncronos tienen dos formas de realizar la precarga:
c) Asncrono y sncrona

23.) La precarga asncrona se realiza independientemente de:
c) Seal de reloj
24.) Se encarga de gestionar la precarga del contador
c) Seal de reloj
25.) La precarga sncrona se lleva a cabo:
a) Durante el flanco activo de la seal de reloj
26.) Cuando el contador es prefijado durante la misma transicin activa de la seal de reloj
que se emplea para el conteo se emplea:
a) contadores sncronos paralelos con pre establecimiento sncrono
27.) Los contadores sncronos pueden ser fijados:
a) Cualquier valor
28.) Se pueden prefijar en cualquier valor inicial de conteo, ya sea en forma sncrona
(Independiente de la seal de reloj) o sncrona (durante la seal del reloj).
b) Carga de contador
29.) A qu se refiere un contador Mod No Base 2?
d) Que el contador solo genera ciertos estados pero no genera los 2
n
estados

Pgina 126

30.) Con qu otro nombre se les denomina a los contadores asncronos?
a) Como contadores con propagacin

Potrebbero piacerti anche